SU1075183A2 - Device for measuring phase difference - Google Patents

Device for measuring phase difference Download PDF

Info

Publication number
SU1075183A2
SU1075183A2 SU823430436A SU3430436A SU1075183A2 SU 1075183 A2 SU1075183 A2 SU 1075183A2 SU 823430436 A SU823430436 A SU 823430436A SU 3430436 A SU3430436 A SU 3430436A SU 1075183 A2 SU1075183 A2 SU 1075183A2
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
signal
key
phase difference
Prior art date
Application number
SU823430436A
Other languages
Russian (ru)
Inventor
Виктор Антонович Яцкевич
Original Assignee
Гомельский Государственный Университет
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Гомельский Государственный Университет filed Critical Гомельский Государственный Университет
Priority to SU823430436A priority Critical patent/SU1075183A2/en
Application granted granted Critical
Publication of SU1075183A2 publication Critical patent/SU1075183A2/en

Links

Landscapes

  • Measuring Phase Differences (AREA)

Description

Изобретение относитс  к измерительной технике и может найти приме нение в различных фазоизмерительных системах СВЧ диапазона. По основному авт.св. № 783706 известно устройство дл  измерени  р нести фаз, содержащее сумматор, выход которого соединен с входом детектора , подключенного к второму вх ду крммутаТора, к первому входу кот рого присоединен первый выход блока управлени , второй и третий выходы KOTopioro подключены соответственно управл ющим входам первого и второг ключей, присоединенных выходами к входам сум1латора, а четвертый выход блока управлени  подключен к управл ющим входам .запоминающих блоков, информационные входы которых соединены с первым и вторым выходами коммутатора, третий выход которого соединен с одним входом вычитающего блока, соединенного другими выходам С выходами запоминающих блоков и вх дами трехполюсного функционального преобразовател , выход .которого под ключен к одному входу измерител  от пений, другой вход которого присоединен к выходу .вычитающего, блока ij Работа известного устройства основана на принципе периодической поочередной подаче на детектор вход |ных сигналов и их суммы, запоминани детектированных сигналов и их обработки , р результате которой на выходе устройства формируетс  сигнал UB,, acos, (О где U еых сигнал на выходной шине устройства, О - Посто нный коэффициент, tp - измер ема  разность фаз между входными сигналами Достоинством известного устройства  вл етс  независимость выходно го сигнала от амплитуды и частоты Входных сигналов, однако искома  разность фаз Cji определ етс  числен но по величине выходного сигнала неоднозначно Cf- 1 а ГС COS° Это  вл етс  недостатком устройства , так как достоверность измерени  фазового сдвига в диапазоне 0-360° снижаетс , становитс  неодн значной. Цель изобретени  заключаетс  в п вышении точности измерени  путем од нозначного определени  величины раз ности фаз. Указанна  цель достигаетс  тем, что в устройство дл  измерени  разности фаз дополнительно введены блок сравнени  амплитуд, третий запо ми1&юп ;ий блок, фазовращатель и третий ключ, выход которого подключен к входу первого ключа и выходу фазо вращател , вход которого присоединен к первой входной шине и входу третьего ключа,управл ющий вход которого подключен к дополнительному выходу блока управлени , к четвертому входу которого присоединен управл ющий вход третьего запоминающего блока (информационный вход которого подключен к третьему выходу коммутатора , и первому входу блока сравнени  амплитуд, второй вход которого присоединен к выходу третьего запоминающего -блока, а выход подключен к дополнительной выходной шине. На чертеже приведена схема предлагаемого устройства дл  измерени .разности фаз. Схема содержит сумматор 1, детектор 2, коммутатор 3, блок .4 управлени , первый.-ключ 5, второй ключ б, первый запоминающий блок 7, в.торой запоминающий блок 8, вычитающий блок 9, трехполюсный функциональный преобразователь 10, измеритель 11 отношений, третий ключ 12, фазовращатель 1з, первую входную шину 14, третий запоминающий блок 15, блок 16 сравнени - амплитуд, дополнительную выходную шину 17, вторую.входную шину 18. ... Сумматор 1 сбединен с входом детектора 2, выход которого подключен к второму входу коммутатора 3, к первому входу которого присоединен первый выход блока 4 управлени , .второй и третий выходы которого подключены соответственно к управл ющим входам первого и второго ключей 5 и 6, выходы которых присоединены к входам сумматора 1, а четвертый выход блока 4 управлени  подключен к управл ющим входам запоминающих блоков 7 и 8, информационные входы которых соединены с первым и вторым выходами коммутатора 3, третий выход которого соединен с одним входом вычитающего блока 9, другие входа которого соединены с выходами запоминающих блоков 7 и и и входами функционального преобразовател  10, выход которого подключен к.одному входу измерител  11 отношейний , другой вход которого присоединен к выходу вычитающего блока 9, а выход третьего ключа 12 подключен . к входу первого ключа 5 и выходу фазовращател  13, вход которого присоединён к первой входной шине 14 и входу третьего ключа 12, управл ющий вход которого подключен к дополнительному выходу блока 4 управлени , к четвертому входу которого присоединен управл ющий вход третьего запоминающего блока 15, информационный вход которого подключен к третьему выходу коммутатора 3 и первому входу блока 16 сравнени  амплитуд , второй -вход которого присоединен к выходу третьего запоминающего блока 15, выход блока 16 сравнени  амплитуд подключен к дополнительной выходной шине 17, а вход второго кл ча 6 присоединен ко второй входной шине 18, Работа устройства основана на последовательной подаче на детектор 2 входных сигналов, их суммы, а также их суммы при дополнительном малом фазовом сдвиге одного из вход ных сигналов. Величина искомой разности фаз однозначно определ етс  по сигналам на выходе измерител  11 отношений и дополнительной выходной шине 17. Измерени  производ тс  в четыре цикла, которые задаютс  блоком 4. В первом цикле открыты третий и первый ключи 12 и 5 и первый входной сигнал с первой входной шиной 14 через ключи.12 и 5 поступает через сумматор 1 на вход детектора 2, с выхода которого сигнал, пропорциональный квадрату амплитуды первого входного сигнала, поступает через коммутатор 3 на информационный вход первого запоминающего блока 7 и там фиксируетс . .Во втором цикле открыт только второй ключ б и на детектор 2 с шины 18 через ключ 6 и сумматор 1 поступает второй входной сигнал, кото рый после детектировани  оказываетс  пропорциональным квадрату амплитуды второго входного, сигнала. Этот сигнал через коммутатор 3 поступает на информационный вход запоминающег блока 8 и там фиксируетс . Указанные два цикла полностью ан логичны первым двум циклам работы известного устройства. Основное отличие заключаетс  в третьем цикле работы. В этом цикле первый и второй ключи 5 и 6 открыты а третий ключ 12 закрыт. При этом первый входной сигнал с шины 14 проходит через фазовращатель 13, от крытый ключ 5 и поступает на один вход сумматора 1, на другой вход которого поступает второй входной сигнал с шины 18, Сигнал с выхода сумматора 1 поступает на детектор а на третьем выходе коммутатора 3 формируетс  сигнал, содержащий три слагаемых и равный векторной сумме входных сигналов с шин 14 и 18, с учетом дополнительного фазового сдвига первого сигнала, вносимого включенным фазовращателем 13. Два слагаем&х равны соответственно значени м сигналов U, и Uj , зафи сированных в запоминающих блоках 7 и 8 во врем  двух предыдущих циклов , а амплитуда третьего слагаемог равна US2blLl,-U,cos(qn-bt) где и 9 амплитуда третьего слагав-: мого сигнала на выходе коммутатора З . -{/о - амплитуды сигналов на выходе коммутатора 3 после первого и второго циклов, зафиксированные в запоминающих блоках 7 и В, Cf - искома  разность фаз межJ ду входными сигналами, - фазовый сдвиг, вносимый фазовращателем 13, Ь- некотора  посто нна  измерени . . Сигнал, равный векторной сумме напр жений, поступает чере.з коммутатор 3 на информационный вход .третьего запоминающего блока 15 и там фиксируетс . В последнем четвертом цикле измерени  устройство работает аналогично третьему циклу известного устройства.. При этом открыты все три- ключа 5,6 и 12 и на выходе детектора 2 формируетс  сигнал, равный векторной сумме входных сигналов без дополнительного фазового сдвига, так как фазовращатель 13 закорочен из 2Ъл и7Щ-СО&, амплитуда третьего слагаемого сигнала на выходе коммутатора 3 во врем  четвертого цикла- измерени . Сумматорный сигнал, полученный во врем  четвертого цикла измерени  с третьего выхода коммутатора 3 поступает на один вход вычитающего блока 9 , на два других входа которого поступают сигналы с запоминающих блоков 7 и 8, при этом в блоке 9 происходит вычитание первых двух слагаемых суммарного сигнала и на его выходе формируетс  сигнал , пропорциональный только cosc{i Одновременно преобразователь 10 осуществл ет перемножение амплитуды входных сигналов (результаты измерени  первого и второго циклов) и извлечение квадратного корн  из произведени . Этот сигнал поступает на один вход измерител  11 отношений, на другой вход которого дтоступает сигнал с выхода вычитающего блока 9, при этом на выходе измерител  11 отношений по вл етс  окончательный выходной сигнал (J gbix О COStf, не позвол ющий однозначно определить искомый фазовый сдвиг Cf .. . Одновременно с этим во врем  четвертого цикла суммарный сигнал, равный векторной сумме входных сигналов без дополнительного фазового сдвига с третьего- выхода ко мутатора 3поступает на второй вход 16, на первый вход которого с выхс1да блока 15 поступает суммарный . сигнал, равный векторной сумме вход ных сигналов с дополнительным фазовьпл сдвигбм и зафиксированный во-вр м -; третьего цикла. Оба эти сигнала содержат два соответственно равных слагаемых, пропорциональных квадратам амплитуд входных сигналов, а отличаютс  только третьими слагаемыми , поэтому разность ними ргшна 2 b cos(qi 4 щ - cos q лЦ U. В блоке 16 осуществл етс  сравнение амплитуд этих суммарных сигн шов , т.е. фактически определ етс  следующее 005( гО . или С .((, В результате сравнени  на выходе блока 16 по вл етс  сигнал, который указывает какое из соотношений (б) или. (7)выполн етс . Этот сигнал поступает на дополнительную выходную шину 17. Необходимо отметить, что величиHii вносимого фазовращателем. 13 фазо вого сдвига ДЦ|  вл етс  малой величиной и соответствует порогу чув ствительности блока 16 сравнени  амплитуд на граничной частоте . За счет введени  фазовращателем 13 малого фазового сдвига л (f и первого входного сигнала о.беспечи ваетс  некоторое приращение самой функции, причем знак приращени  {выражение (.6) и (7 определ етс  блоком 16. Искома , величина разности фаз однозначно определ етс  по известному знаку этого приращени  больше или меньше нул ) и известной величи ны модул  разности фаз, который определ етс  также, как и в известном устройстве. При этом учитываетс , что четна  функци  cos убывает и возрастает при значении аргумента О- iT и - 1 соответственно. ™ Mcfi4. s) где q - искома  развость фаз, определ ема  как Ц)±С1ГССОеи на выходе блока 16 по вл етс  сигнал, указывающий, что выполн етс  соотношение (7) , . функци  убывает, то О Ц /2 (угол лежит в 1 квадранте.. Если же на выходе блока 1б сравнени  амплитуд по вл етс  сигнал, указывающий, что выполн етс  соотношение (6), т.е. функци  возрастает , то ц) fi (угол лежит в IV квадранте ) . Аналогичным образом, если модуль разности фаз лежит в пределах (--, с) то при выполнении соотношени  (ту tr/ i С| ;Гг (угол лежит во 11 квадранте), а при выполнении соот ношени  (6) (угол лежит в llf квадранте. Таким образом, по сигналу на выходе блока 16, .указывающему знак приращени  и известному значению модул  разности фаз определ етс  квадрант , в котором лежит искомый угол. Предлагаемое изобретение обеспечивает работоспособность в широкой noJioce частот и широком динамическом диапазоне входных сигналов. Сравнение технических характеристик предлагаемого устройства с известным устройством показывает, что техническое преимущество за вл емого устройства заключаетс  в обеспечении однозначного определени  измер емой разности фаз в Диапазоне 0-360®. В известном устройстве измеренна  разность фаз определ етс  неоднозначно. Знак плюс или минус измер емого фазового сдвига остаетс  неопределенным. Этот недостаток известн зго устройства, снижающий достоверность всего измерени , .в за вл емом устройстве устран етс .The invention relates to a measurement technique and can be used in various microwave phase measurement systems. According to the main auth. No. 783706, a device for measuring phase phases is known, which contains an adder, the output of which is connected to the detector input connected to the second input of the transmitter, to the first input of which the first output of the control unit is connected, the second and third outputs of the KOTopioro are connected respectively to the control inputs of the first and the second of the keys connected by the outputs to the inputs of the accumulator, and the fourth output of the control unit is connected to the control inputs of the storage units, the information inputs of which are connected to the first and second outputs of the switch, the third output of which is connected to one input of the subtractive unit connected to other outputs. With the outputs of the storage units and inputs of a three-pole functional converter, the output of which is connected to the single input of the meter from the singing, the other input of the ij It is based on the principle of periodically alternating the input signals to the detector and their sum, storing the detected signals and their processing, resulting in the formation of cc signal UB ,, acos, (About where U is the signal on the output bus of the device, O is the constant factor, tp is the measured phase difference between the input signals. The advantage of the known device is that the output signal is independent of the amplitude and frequency of the input signals, however The desired Cji phase difference is determined numerically by the output signal ambiguously Cf-1 and HS COS ° This is a drawback of the device, since the accuracy of the measurement of the phase shift in the range of 0-360 ° decreases, becomes unequal. The purpose of the invention is to increase the measurement accuracy by unambiguously determining the magnitude of the phase difference. This goal is achieved by adding an amplitude comparison unit to the device for measuring the phase difference, the third record 1 & block, the phase shifter and the third key, the output of which is connected to the input of the first key and the output of the phase rotator, the input of which is connected to the first input bus and the input of the third key, the control input of which is connected to the auxiliary output of the control unit, to the fourth input of which the control input of the third storage unit is connected (whose information input is connected to the third the output of the switch, and the first input of the amplitude comparison unit, the second input of which is connected to the output of the third memory block, and the output connected to the additional output bus. The drawing shows a diagram of the proposed device for measuring the phase difference. The circuit contains the adder 1, detector 2, switch 3, control unit .4, first.-key 5, second key b, first storage unit 7, second storage unit 8, subtraction unit 9, three-pole functional converter 10, ratio meter 11, third key 12, phase rotator 1c, first input bus 14, third storage unit 15, comparison unit 16 — amplitudes, additional output bus 17, second input bus 18. ... The adder 1 is connected to the input of the detector 2, the output of which is connected to the second input of the switch 3, to the first input of which is connected to the first output of the control unit 4, the second and third outputs of which are connected respectively to the control inputs of the first and second keys 5 and 6, the outputs of which are connected to the inputs of the adder 1, and the fourth output of the control unit 4 is connected to the control inputs blocks 7 and 8, the information inputs of which are connected to the first and second outputs of the switch 3, the third output of which is connected to one input of the subtractive block 9, the other inputs of which are connected to the outputs of the storage blocks 7 and and and the inputs of the functional converter 10 whose output is connected to To one input there is a meter 11, the other input of which is connected to the output of the subtracting unit 9, and the output of the third key 12 is connected. to the input of the first key 5 and the output of the phase shifter 13, the input of which is connected to the first input bus 14 and the input of the third key 12, the control input of which is connected to the auxiliary output of the control unit 4, to the fourth input of which the control input of the third storage unit 15 is connected, information the input of which is connected to the third output of the switch 3 and the first input of the amplitude comparison unit 16, the second input of which is connected to the output of the third storage unit 15, the output of the amplitude comparison unit 16 is connected to The output bus 17, and the second input 6 is connected to the second input bus 18. The device is based on the sequential supply of 2 input signals to the detector, their sum, as well as their sum with an additional small phase shift of one of the input signals. The value of the sought phase difference is unambiguously determined by the signals at the output of the ratio meter 11 and the additional output bus 17. The measurements are performed in four cycles, which are set by block 4. In the first cycle, the third and first keys 12 and 5 and the first input signal from the first input are opened bus 14 through keys 12 and 5 comes through adder 1 to the input of detector 2, from the output of which a signal proportional to the square of the amplitude of the first input signal enters through switch 3 to the information input of the first storage unit 7 and fixes there Ruets In the second cycle, only the second key b is opened and the detector 2 from bus 18 through key 6 and adder 1 receives a second input signal, which after detection turns out to be proportional to the square of the amplitude of the second input signal. This signal through the switch 3 is fed to the information input of the storage unit 8 and is recorded there. These two cycles are completely analogous to the first two cycles of operation of the known device. The main difference is in the third cycle of operation. In this cycle, the first and second keys 5 and 6 are open and the third key 12 is closed. The first input signal from the bus 14 passes through the phase shifter 13, from the indoor key 5 and goes to one input of the adder 1, to the other input of which a second input signal comes from the bus 18, the signal from the output of the adder 1 goes to the detector and to the third output of the switch 3, a signal is formed that contains three terms and is equal to the vector sum of the input signals from buses 14 and 18, taking into account the additional phase shift of the first signal introduced by the switched on phase shifter 13. The two terms are equal to & x equal respectively to the values of the signals U and Uj, GOVERNMENTAL in storing units 7 and 8 during two previous cycles, and the third amplitude equal slagaemog US2blLl, -U, cos (qn-bt) where the amplitude of the third and 9 slagav-: the direct signal at the output of the switch W. - {/ o - amplitudes of signals at the output of switch 3 after the first and second cycles, recorded in memory blocks 7 and B, Cf - sought-for phase difference between input signals, - phase shift introduced by phase shifter 13, b - some measurement constant. . A signal equal to the vector sum of the voltages is received through the switch 3 to the information input of the third storage unit 15 and fixed there. In the last fourth measurement cycle, the device operates similarly to the third cycle of the known device. At that, all three-switches 5.6 and 12 are open and the output of detector 2 generates a signal equal to the vector sum of the input signals without additional phase shift, since the phase shifter 13 is short-circuited V2 and VC-CO &, the amplitude of the third term of the signal at the output of switch 3 during the fourth measurement cycle. The summing signal received during the fourth measurement cycle from the third output of the switch 3 is fed to one input of the subtractive unit 9, to the other two inputs of which signals are received from the storage units 7 and 8, while in block 9 the first two terms of the total signal are subtracted and its output generates a signal proportional only to cosc {i. At the same time, the converter 10 multiplies the amplitude of the input signals (measurement results of the first and second cycles) and extracts the square root from no. This signal is fed to one input of the meter 11 ratios, to the other input of which a signal is output from the subtractive unit 9, and the output of the meter 11 ratios is the final output signal (J gbix O COStf, which does not allow unambiguously to determine the desired phase shift Cf ... Simultaneously, during the fourth cycle, the sum signal, equal to the vector sum of the input signals without an additional phase shift from the third output of mutator 3, goes to the second input 16, to the first input of which from the output of block 15 enters total signal equal to the vector sum of the input signals with an additional phase shift and fixed at the third cycle, both of which contain two respectively equal terms proportional to the squares of the amplitudes of the input signals, and differ only by the third terms, therefore the difference between them is 2 b cos (qi 4 y - cos q LC of U. In block 16, the amplitudes of these total signals are compared, i.e., the following 005 is actually determined (rO. or C. ((, As a result, a signal appears at the output of block 16, which indicates which of the relations (b) or. (7) is fulfilled. This signal goes to an additional output bus 17. It should be noted that the value of ii introduced by the phase shifter The 13 phase shift of the DC | is small and corresponds to the sensitivity threshold of the amplitude comparison unit 16 at the limiting frequency. By introducing a small phase shift π by the phase shifter 13 (f and the first input signal of the switch. etc {expression (.6) and (7 is determined by block 16. The search variable, the magnitude of the phase difference is uniquely determined by the known sign of this increment is greater than or less than zero) and the known magnitude of the phase difference modulus, which is also defined as in the well-known This takes into account that the even function cos decreases and increases with the value of the argument O-iT and - 1, respectively. ™ Mcfi4. s) where q is the desired phase separation, defined as C) ± S1GSSOee and at the output of block 16 appears a signal indicating that relation (7) is fulfilled,. the function decreases, then O D / 2 (the angle lies in 1 quadrant. If, however, a signal appears at the output of block 1b of the amplitude comparison, indicating that relation (6) is fulfilled, i.e. the function increases, then q) fi (The angle lies in the IV quadrant). Similarly, if the modulus of the phase difference lies within (-, с) then when the relation is satisfied (tu tr / i С |; Gg (the angle lies in the 11th quadrant), and when the ratio (6) is fulfilled (the angle lies in llf quadrant. Thus, the signal at the output of block 16, indicating the increment sign and the known value of the modulus of the phase difference, determines the quadrant in which the desired angle lies. The present invention provides performance in a wide noJioce frequency and wide dynamic range of input signals. Comparison of technical characteristics pre A device with a known device indicates that the technical advantage of the device is to provide an unambiguous determination of the measured phase difference in the Range 0-360®. In the known device, the measured phase difference is ambiguous. The plus or minus sign of the measured phase shift remains undefined This disadvantage of the known device, which reduces the reliability of the entire measurement, is eliminated in the claimed device.

Claims (1)

УСТРОЙСТВО' ДЛЯ ИЗМЕРЕНИЯ РАЗНОСТИ ФАЗ по авт.св. № 783706, отличающееся тем, что, целью црвышения точности измерения путем однозначного ' определения, величины разности фаз, в устройство введены блок сравнения амплитуд, <1 СИ третий запоминающий блок, фазовращатель и третий ключ, выход которого подключен к входу первого ключа и выходу фазовращателя, присоединен*ного входом к первой входной шине и входу третьего ключа, управляющий вход которого подсоединен к дополнительному выходу блока управления, к четвертому входу которого присоединен управляющий вход третьего запоминающего блока, при этом информационный вход его соединен с третьим выходом коммутатора и первым входом блока сравнения амплитуд, второй вход которого присоединен к выходу третьего запоминающего блока а выход - к дополнительной выходной шинеDEVICE 'FOR MEASURING THE DIFFERENCE OF PHASES by ed. No. 783706, characterized in that, in order to increase the accuracy of the measurement by unambiguously determining the phase difference value, an amplitude comparison unit, <1 SI third storage unit, a phase shifter and a third key, the output of which is connected to the input of the first key and the output of the phase shifter, are introduced into the device connected to the first input bus and the input of the third key, the control input of which is connected to the additional output of the control unit, the fourth input of which is connected to the control input of the third storage unit, including its data input connected to the third output switch and the first input of the amplitude comparator, the second input of which is connected to the output of the third memory unit and an output - to an additional output line
SU823430436A 1982-05-05 1982-05-05 Device for measuring phase difference SU1075183A2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823430436A SU1075183A2 (en) 1982-05-05 1982-05-05 Device for measuring phase difference

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823430436A SU1075183A2 (en) 1982-05-05 1982-05-05 Device for measuring phase difference

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU783706 Addition

Publications (1)

Publication Number Publication Date
SU1075183A2 true SU1075183A2 (en) 1984-02-23

Family

ID=21009186

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823430436A SU1075183A2 (en) 1982-05-05 1982-05-05 Device for measuring phase difference

Country Status (1)

Country Link
SU (1) SU1075183A2 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство №783706, кл. G 01 R 25/00,.1979 (54 ) *

Similar Documents

Publication Publication Date Title
SU1075183A2 (en) Device for measuring phase difference
US10782329B2 (en) Phase analysis circuit
JPH02298872A (en) Phase measuring circuit
RU2117954C1 (en) Signal-to-noise ratio meter
RU93018953A (en) METHOD OF MEASURING THE DIFFERENCE PHASES OF TWO SIGNALS
RU93048476A (en) METHOD FOR DETERMINING THE DIFFERENCE OF PHASES OF TWO SIGNALS
SU877376A1 (en) Pressure ratio converter
SU1748085A1 (en) Digital tracking phase meter
SU901934A1 (en) Device for measuring phase shift
SU1038949A1 (en) Device for correlation analysis (its versions)
SU783706A1 (en) Apparatus for measuring phase difference
RU2001409C1 (en) Device for determining phase relation of two sine-wave signals
SU1651229A1 (en) Digital phase meter
SU960646A1 (en) Current active and reactive component measuring method
SU1559303A1 (en) Device for measuring phase characteristics of four-terminal network
SU1471145A1 (en) Method of measuring frequency of sine signal
SU1539708A1 (en) Device for preliminary processing of electric prospecting signals
SU750390A1 (en) Device for measuring parameters of capacitors
SU847218A1 (en) Method of measuring electric signal amplitude value
SU1457161A2 (en) Device for determining characteristics of a-d converter
SU1013750A1 (en) Method and device for measuring interferention order
RU2117374C1 (en) Method for detection of asynchronous operation of power transmission system
JPH01298916A (en) Digital frequency relay
SU1307382A1 (en) Method of measuring phase shift
SU515999A1 (en) Fluctuation meter in microwave amplifiers