SU1067587A1 - Synchronous demodulator - Google Patents

Synchronous demodulator Download PDF

Info

Publication number
SU1067587A1
SU1067587A1 SU802943515A SU2943515A SU1067587A1 SU 1067587 A1 SU1067587 A1 SU 1067587A1 SU 802943515 A SU802943515 A SU 802943515A SU 2943515 A SU2943515 A SU 2943515A SU 1067587 A1 SU1067587 A1 SU 1067587A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inverter
wave
rectifier
Prior art date
Application number
SU802943515A
Other languages
Russian (ru)
Inventor
Анас Софович Закиров
Татьяна Михайловна Королева
Борис Иосифович Ланцман
Original Assignee
Предприятие П/Я Г-4152
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4152 filed Critical Предприятие П/Я Г-4152
Priority to SU802943515A priority Critical patent/SU1067587A1/en
Application granted granted Critical
Publication of SU1067587A1 publication Critical patent/SU1067587A1/en

Links

Landscapes

  • Rectifiers (AREA)

Abstract

СИНХРОННЫЙ ДЕМОДУЛЯТОР, держащий суммируккшй усилитель, в ход которого соединен с выходной ишнЬйустройства, первый вход сое нен с выходом первого однополупериодного выпр мител , второй вход - с исходом второго однополупериодного выпр мител , а третий вход с первыми входами первого и второго однополупериодных выпр мителей и сигнальным входом устройства, и инвертор, отличающийс  тем, что, с целью повышени  точности, в него введены первый и второй диоды, катоды кйторых соединены соответственно с вторым входом первого однополупериодного выпр мител  и выходом инвертора , а аноды - с входом инвертора и вторым входом второго однополупериодного выпр мител , при этом анод первого диода подключен к управл ю- s щей шине устройства.Synchronous demodulator holding summirukkshy amplifier in turn is connected to the output ishnyustroystva first input soy nen with the output of the first half-wave rectifier, the second input - to the outcome of the second half-wave rectifier, and the third input to the first inputs of the first and second half-wave rectifiers and signal an input of the device, and an inverter, characterized in that, in order to improve accuracy, the first and second diodes are introduced into it, the cathodes of the chytor are connected respectively to the second input of the first half-half Nogo rectifier output and the inverter, and the anodes - to the input of the inverter and a second input of the second half-wave rectifier, the anode of the first diode is connected to the control bus Yu-s-boiling apparatus.

Description

Изобретение относитс  к аналоговы функциональным преобразовател м, предназначенным дл  преобразо-вани  сигнала переменного тока в сигнал посто нного тока, и может найти применение в след щих системах и устройствах преобоазовани  и обработки инФоомаиии. Известен СИНХРОННЫЙ демолул тоо, солеожаший лва oлнoпoлvпeDиoдныx выпо мител  и лиФФеовнпиальный УСИлитель с (Ьильтпом нижних Частот в иепи отоииательной обратной св зи СИ. 14елостатком па ного устройства  вл етс  .погрешность, обусловленна  ПРИНЦИПОМ работы, так как выходной сигнал синхронного демодул тора в значительной степени зависит от результата вычитани  двух больших и близких по величине сигналов на одном из однополупериодных выпр мителей . Таким образом, относительно небольша  погрешность в коэффициент передачи этого однополупериодного выпр мител  приводит к суще,ственной погрешности преобра 5овани . Наиболее близким к изобретению по технической сущности и достигаемому результату  вл етс  синхронный демодул тор, содержащий первый одно полупериодный выпр митель. Выход ко toporo непосредственно и через инвертор соединен соответственно с пер выми входами ВТОРОГО и третьего одно полупериодных выпр мителей, вторые входы которых соединены с шиной вход ного сигнала устройства и первым входом суь матора, второй и третий входы которого подключены соответст венно к выходам второго,и третьего однополупвриодных выпр мителей, а шина опорного сигнала устройства соединена с входом первого однополу риодного выпр мител  21. Недостатком этого устройства  вл етс  невысока  точность преобразовани  из-за дрейфа нул  инвертора привод щего в конечном счете к боль шим погрешност м на выходе сумматора .. Цель изобретени  - повышениетточ ности. Указанна  цель достигаетс  тем, что в устройство, содержащее суммирующий . усилитель, выход которого соединен с выходной шиной устроййтв первый вход соединен с выходом первого однополупериодного выпр мител  второй вход - с выходом второго одно полупериодного выпр мител , а третий вход - с первыми входами первого и второго однополупериодных выпр ми телей и сигнальным входом устройств и инвертор, введены первый и второй диоды, катоды которых соединены соответственно с вторым входом первого однополупериодного выпр мител  и выходом инвершора, а аноды - с входом инвертора и вторым входом второго однополупериодного выпр мител , при этом анод первого диода подключены к управл ющей шине устройства ,. На чертеже представлен предлагаемый синхронный детектор. Синхронней детектор содержит перр вый и второй однополупериодные выпр мители 1 и 2, суммирующий усилитель 3, первый и второй диоды 4 и 5 на вторых входах однополупериодных выпр мителей 1. и 2 и инвертор б. Соотношени  между коэффициентами передачи суммирующего усилител  3 и однополупериодных выпр мителей 1 и 2 имеют следующий вид: Цаых - и йых , Цаых , . Ux,U2 Uev где Uftbi-K - напр жение на выходе устройства; и - напр жение на выходе первого однополупериодного выпр мител  1; Ui - напр жение на выходе второго однополупериодного выпр мител  2; и&у - напр жение на сигнальном входе устройства. Синхронный демодул тор работает следующим образом. При отсутствии входного сигнала Ufex 0, на выходах первого и второго однополупериодных выпр мителей 1 и 2 сигнал равен 0 так как в положительный полупериод управл ющего сигнала U сигнал на выходе операционного усилител  первого однополупериодного выпр мител  1 отрицателен и, следовательно, не проходит на выход первого однополупериодного выпр мител  1, На выходе инвертора 6 в этот полуперирд сигнал отрицателен , а на выходе операционного усилител  второго однополупериодного выпр мител  2 полохсителен и, следовательно , не проходит на выход . второго однополупериодного выпр мител  2. В отрицателвный полупериод сигнал и не поступает .на вторые входы первого и второго однополупериодных выпр мителей 1 и 2 благодар  закрытым в этот промежуток времени первому и второму диодам 4 и 5. Следовательно, управл ющий сигнал U запирает первый и второй однополупериодные выпр мители 1 и 2 в течение одной половины периода и не вли ет на их работу в течение другой половины периода и таким образом практически не вли ет на погрешность входного сигна31а. При подаче на сигнальный вход устройства напр жени  Ujy и синхронный демодул тор ботает следующим образом. Сигналы Uix и и синфазны. В пол жительный полупериод и и Utx первый и второй однополупериодные выпр ми ли 1 и 2 заперты, выходной сигнал устройства Uwt-Uw.В отрицательный полупериоди и Ue напр жение с сигнального входа устройства проходит через первый однополупериодный выпр митель 1 и выходной сигнал на выходе суммирую щего усилител  3 образуетс  следую щим образом:. -au,-Ue, 2uex-u,-Ub Так как в эту половину периода U5% отр ицательно, то в течение все периода управл ющей частоты сигйал на выходе синхронного демодул тора отрицателен и равен входному по величине. . Сигналы Utx и и противофазны. Синхронный демодул тор работает анало гично, только в отрицательный полупериод О открыт второй однополупериодный выпр кмтель 2. Следовательно, в этом случае в течение всего периода управл ющей частоты сигнал на выходе устройства положителен и равен ВХОДНОМУ по величине. Технико-экономическа  эффективность предлагаемого устройства состоит в. том,что погрешность его по сравнению с прототипом определ етс  только погрешност ми коэффициентов передачи суммирующего усилител , перйогс и второго однополупериодных выпр ми™ телей, без учета инвертора, которые в свою очередь определ ютс  в основном погрешност ми масштабных резисторов и могут быть уменьшены до дес тых и сотых долей процента.The invention relates to analog functional converters designed to convert an AC signal into a DC signal, and can be used in tracking systems and devices for the conversion and processing of information. Known SYNCHRONOUS DEMOLOUL Too, the saline lion of the left olopopo- rus Symptoms and liPeoRaNYE USE with a (Low Frequency Syndicator) Outlet SEI feedback SI. from the result of subtracting two large and similar signals on one of the half-wave rectifiers. Thus, there is a relatively small error in the transmission coefficient of this same-field A periodical rectifier leads to a substantial conversion error. The closest to the invention to the technical essence and the achieved result is a synchronous demodulator containing the first one half-period rectifier. The output to the toporo is directly and through an inverter connected to the first inputs of the SECOND and the third one of the half-period rectifiers, the second inputs of which are connected to the bus of the input signal of the device and the first input of the motherboard, the second and third inputs of which are connected respectively to the outputs of the second and third half-wave rectifiers, and the device’s reference signal bus is connected to the input of the first single-phase rectifier 21. The disadvantage of this device is the low conversion accuracy due to the drift of the inverter zero which ultimately leads to large errors adder output. The purpose of the invention is to increase the accuracy. This goal is achieved in that the device contains a summing. an amplifier whose output is connected to the output bus of the device; the first input is connected to the output of the first half-wave rectifier; the second input is connected to the output of the second one half-cycle rectifier, and the third input is connected to the first inputs of the first and second half-wave rectifiers and the signal input of the devices and the inverter, The first and second diodes are introduced, the cathodes of which are connected respectively to the second input of the first half-wave rectifier and the output of the inverter, and the anodes to the input of the inverter and the second input of the second half-wave A rectifier, while the anode of the first diode is connected to the control bus of the device,. The drawing shows the proposed synchronous detector. The synchronous detector contains first and second half-wave rectifiers 1 and 2, summing amplifier 3, first and second diodes 4 and 5 at the second inputs of half-wave rectifiers 1. and 2, and inverter b. The ratios between the transfer coefficients of summing amplifier 3 and half-wave rectifiers 1 and 2 are as follows: Tsayy - and yykh, Tsayy,. Ux, U2 Uev where Uftbi-K is the output voltage of the device; and - the voltage at the output of the first half-wave rectifier 1; Ui is the voltage at the output of the second half-wave rectifier 2; and & y is the voltage at the signal input of the device. Synchronous demodulator works as follows. In the absence of an input signal Ufex 0, at the outputs of the first and second half-wave rectifiers 1 and 2, the signal is 0 because in the positive half of the control signal U the signal at the output of the operational amplifier of the first half-wave rectifier 1 is negative and, therefore, does not pass to the output of the first one half-wave rectifier 1, at the output of the inverter 6 into this half-perird, the signal is negative, and at the output of the operational amplifier of the second half-wave rectifier 2 is semi-dense and, therefore, does not pass to the output . The second half-wave rectifier 2. In the negative half-cycle, the signal does not arrive at the second inputs of the first and second half-wave rectifiers 1 and 2, due to the first and second diodes 4 and 5 closed during this time interval. half-wave rectifiers 1 and 2 during one half of the period and do not affect their operation during the other half of the period and thus have practically no effect on the error of the input signal 31a. When applied to the signal input of the voltage device Ujy and the synchronous demodulator, it works as follows. Uix and and in-phase signals. During the positive half-cycle and and Utx, the first and second half-wave rectified 1 and 2 are locked, the output signal of the device is Uwt-Uw. In the negative half-cycle and Ue, the voltage from the signal input of the device passes through the first half-wave rectifier 1 and the output signal at the output is summed Amplifier 3 is formed as follows: -au, -Ue, 2uex-u, -Ub Since this half of the period U5% is negative, during the entire period of the control frequency, the signal at the output of the synchronous demodulator is negative and equal to the input value. . Utx and and antiphase signals. The synchronous demodulator works similarly, only in the negative half-period O the second half-wave rectifier 2 is open. Therefore, in this case, during the entire control frequency period, the signal at the device output is positive and is equal to the INPUT value. Technical and economic efficiency of the proposed device consists in. The fact that its error in comparison with the prototype is determined only by the errors of the transfer coefficients of the summing amplifier, periogs and the second half-wave rectifier ™, excluding the inverter, which in turn are determined mainly by the errors of the scale resistors and hundredths of a percent.

Claims (1)

СИНХРОННЫЙ ДЕМОДУЛЯТОР, содержащий суммирующий усилитель, выход которого соединен с выходной шинОй’устройства, первый вход соединен с выходом первого однополупериодного выпрямителя, второй вход - с выходом второго однополупериодного выпрямителя, а третий вход с первыми входами первого и второго однополупериодных выпрямителей и сигнальным входом устройства, и инвертор, отличающийся тем, что, с целью повышения точности, в него введены первый и второй диоды, катоды которых соединены соответственно с вторым входом первого однополупериодного выпрямителя и выходом инвертора, а аноды - с входом инвертора и вторым входом второго однополупериодного выпрямителя, при этом анод первого диода подключен к управляющей шине устройства.A SYNCHRONOUS DEMODULATOR containing a summing amplifier, the output of which is connected to the output bus of the OY device, the first input is connected to the output of the first half-wave rectifier, the second input is the output of the second half-wave rectifier, and the third input is the first inputs of the first and second half-wave rectifiers and the signal input of the device and an inverter, characterized in that, in order to increase accuracy, the first and second diodes are introduced into it, the cathodes of which are connected respectively to the second input of the first half-wave th rectifier and the inverter output, and the anodes - to the input of the inverter and a second input of the second half-wave rectifier and the anode of the first diode is connected to the control unit bus. ся □о.Xia □ about.
SU802943515A 1980-06-19 1980-06-19 Synchronous demodulator SU1067587A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802943515A SU1067587A1 (en) 1980-06-19 1980-06-19 Synchronous demodulator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802943515A SU1067587A1 (en) 1980-06-19 1980-06-19 Synchronous demodulator

Publications (1)

Publication Number Publication Date
SU1067587A1 true SU1067587A1 (en) 1984-01-15

Family

ID=20903292

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802943515A SU1067587A1 (en) 1980-06-19 1980-06-19 Synchronous demodulator

Country Status (1)

Country Link
SU (1) SU1067587A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Гэнги. трансформат операционным усилителем в схеме ф вого детектора. - Электроника, 1969, № 10, с. 33. 2. Авторское свидетельство ССС 855937, кл. Н 03 D 3/06, 1979 (прототип). . (54) *

Similar Documents

Publication Publication Date Title
US4131847A (en) Device for measuring active and/or reactive component of AC current or AC power
US3112449A (en) Converter for converting alternating current signals to proportional constant polarity signals including compensating diode feedback
KR960011534B1 (en) Negative sequence detector for a continuous wave frequency transducer
US3735391A (en) Magnetic synchro angle resolver
SU1067587A1 (en) Synchronous demodulator
US4147972A (en) Control circuit for an a-c control element
US3564389A (en) Ac to dc converter
US2696582A (en) Phase sensitive rectifier
JPH05232157A (en) Voltage drop detection device
US3384805A (en) Rms measuring circuit
KR0182333B1 (en) Control device for inverter
US3517298A (en) Harmonic-insensitive gated a.c.-to-d.c. converter
US3641420A (en) Harmonic-insensitive ac-to-dc converter
SU1478286A1 (en) Synchronous demodulator
Richman et al. A new fast computing RMS-to-DC conversion
RU204749U1 (en) DEVICE FOR MEASURING THE FREQUENCY OF THREE-PHASE SINUSOID VOLTAGE
JPH0682137B2 (en) Power detection circuit
SU1192171A1 (en) Method of automatic control of electrical conditions of three-phase ore-smelting electric furnace
SU600496A1 (en) Metal detector
JPH05103482A (en) Controller for power converter
JPS6237433Y2 (en)
SU1273815A1 (en) Wide-band a.c.-to d.c. converter
SU1405078A1 (en) Function converter
SU1531014A1 (en) Linear rectifier
SU815821A1 (en) Current relay