SU1061286A1 - Устройство дл демодул ции фазоманипулированного сигнала - Google Patents

Устройство дл демодул ции фазоманипулированного сигнала Download PDF

Info

Publication number
SU1061286A1
SU1061286A1 SU823461658A SU3461658A SU1061286A1 SU 1061286 A1 SU1061286 A1 SU 1061286A1 SU 823461658 A SU823461658 A SU 823461658A SU 3461658 A SU3461658 A SU 3461658A SU 1061286 A1 SU1061286 A1 SU 1061286A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
phase
phase detector
trigger
Prior art date
Application number
SU823461658A
Other languages
English (en)
Inventor
Юрий Петрович Зубков
Анатолий Леонидович Кириченко
Петр Борисович Галилов
Евгений Иванович Нефедов
Original Assignee
Ставропольское высшее военное инженерное училище связи им.60-летия Великого Октября
Институт Радиотехники И Электроники Ан Ссср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ставропольское высшее военное инженерное училище связи им.60-летия Великого Октября, Институт Радиотехники И Электроники Ан Ссср filed Critical Ставропольское высшее военное инженерное училище связи им.60-летия Великого Октября
Priority to SU823461658A priority Critical patent/SU1061286A1/ru
Application granted granted Critical
Publication of SU1061286A1 publication Critical patent/SU1061286A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

1. УСТРОЙСТВО ДЛЯ ДЕМОДУЛЯЦИИ ФАЗОМАНИПУЛИРОВАННОГО СИГНАЛА , содержащее первый фазовый детектор и последовательно соединенные умножитель частоты, фильтр, делитель частота, фазовращатель, элемент задержки, второй фазовый детектор , пороговый блок и первый триггер, причем первый вход первого фазового- детектора соединен с входом умножител  частоты, а выход фазовращател  подключен к второму входу второго фазового детектора, о тл ича ю щ е ее   тем, что, с целью уменьшени  искажений демодулируемого сигнала, введены элемент ИЛИ и последовательно соединенные селектор импульсов,инвертор и второй триггер, при этом выход фазовраадател  подключен к второму входу первого фазового детектора, выход которого и выход делител  частоты подключены соответственно к первому и второму входам селектора импульсов, второй выход которого подключён к первому вхо.цу мента ИЛИ, второй вход и выход которого соединены соответственно с выходом первого триггера и с управл ющим входом инвертора.

Description

2. Устройство по п. 1, отличающеес  тем, чгто селектор импульсов состоит из последовательно соединенных первого дифференцирующего блока, первого элемента И и ключа, последовательно соединенных второго дифференцирук цего блока, инвертора и второго элемента И, причем выходы первого и второго дифференцирующих блоков подключены к вторым входам соответственно второго и первого элементов И, вход первого дифференцирующего блока, соединен с вторым входом ключа и  вл етс  первым входом селектора импульсов, вторым входом которого  вл етс  вход второго дифференцирующего блока, а выход ключа и выход второго элемента И  вл ютс  соответственно первым и вторым выходами селектора импульсов..
1
Изобретение относитс  к электросв зи и может найти применение д;1  когерентной обработки фазо- . манипулированного сигнала;
Известно устройство дл  демодул ции фазоманипулированного сигнала , содержащее блок формировани  опорного колебани  и фазовый детектор l ,
Недостатком известного устройства  вл етс  наличие эффекта обратной работы.
Наиболее близким техническим решением к изобретению  вл етс  . устройство дл  демодул ции фазоманипулированного сигнала, содержащее первый фазовый детектор и последовательно соединенные умножитель частоты, фильтр, делитель частоты , фазовращатель, элемент задер ки, второй фазовый детектор, пороговый блок и первый триггер,причем первый вход первоЪо фазового детектора соединен с входом умножител  частоты, а выход фазовращател  подключен к второму входу второго фазового детектора 2.
Недостатком данного устройства состоит в наличии искажений демо дулированного сигнала из-за переходных процессов и эффекта обратной работы, происход щей в канале св зи в Незначащие моменты времени . .
Цель изобретени  - уменьщение искажений демодулируемого сигнала .
Дл  этого в устройство дл  демодул ции фазоманипулированного сигнала, содержащее-первый фазовый детектор и последовательно соединенные умножитель частоты, фильтр, делитель частоты, фазовращатель, элемент- задержки, второй фазовый детектор, пороговый блок и первый триггер, причем первый вход первог фазового детектора соединен с входом умножител  частоты а выход фазовращател  подключен к второму
- входу второго фазового детектора, введены элемент ИЛИ и последоват ьно соединенные селектор импульсов , инвертор и второй триггер,
при этом выход фазовращател  подключен к второму входу первого фазово-, го детектора, выход которого и вы- ход делител  частоты подключены соответственно к первому и второ0 му входам селектора импулйсов, второй выход которого подключен к первому входу элемента ИЛИ, второй вход и выход которого соединены соответственно с выходом первого
J триггера и с управл ющим входом инвертора.
При этом селектор импульсов состоит из последовательно соединенных первого диф.ферендирующего блока, первого элемента И и ключа, последовательно соединенных второго дифференцирующего блока, инвертора и второго элемента И, причем выходы первого и второго дифференцирующих блоков подключены к вторьом входам соответственно второго и первого элементов И, вход первого дифференцирующего блока соединен с вторым : входом ключа и  вл етс , первым входом селектора импульсов, вторым
0 входом которого  вл етс  вход вто-. рого дифференцирующего блока, а. выход ключа и выход второго элемента И  вл ютс  соответственно пер-; вым и вторым выходами селектора им-5 пульсов. ,
На фиг-. 1 изображены электричес кие функциональные схемы устройства и селектора импульсов) на фиг. 2 эпюры напр жени , по сн ющие работу
0 устройства.
Устройство содержит первый фазовый детектор 1, умножитель частоты 2, фильтр 3, делитель частоты 4, фазовращатель 5, элемент задержки б, второй фазовый детектор 7, поро -овый блок 8, первый триггер 9, элемент ИЛИ 10, селектор импульсов 11, инвертор 12 и второй триггер 13 причем селектор импульсов 11 сос тоит из первого дифференцирующего блока 14, первого элемента И 15, ключа 16, второго дифференциорующего блока 17,инвертора 18 и второго элемента И 19. Устройство работает следуюгцим образом.. . . Пусть передаетс  последовательность двоичных символов (фиг.2а)L В канал св зи передаетс  фазоманипулированный сигнал (фиг. 25) . Если в канале св зи происходит обратна  работа , то на вход умножител  частоты поступает искаженный сигнал (фиг.ЗЬ) . В умножителе частоты 2 устран етс  манипул ци  фазы сигнала, а в фильтре 3 ослабл етс  вли ние помех. При помощи дели тел  частЬты 4 и фазовращател  5 фо мируетс  опорное напр жение необхоДИМОЙ частоты и фазы, которое посту пает на второй вход первого фаз обо г детектора 1 и входы второго фазового детектора 7, на второй - непосре ственно, а на первый - через эл-емент- задержки 6.До по влени  скачка фазы опорного, напр жени  разность фаз напр жений на входе второго фа зового детектора 7 посто нна и .определ етс  временем задержки элеме та задержки б. Пусть произошла обратна  работа в-моменты времени .;(фиг. 2г} .Тогда опорное колебание поступает на фазо вый детектор 1 и из-за обратной ра боты происходит искажение переданной информации, т.е. на выходе пер вого .фазового детектора 1 формируетс  посл1§довательность двоичных символов (фиг. 2:k) котор а  значительно отличаетс  от переданной (1ФИТ. 2а. Далее последоватёл.ьность двоичных символов поступает на вход селектора импульсов 11. Последовательность двоичных символов (фиг. ) подаетс  на вход первого дифференцирующего блока 14, на выходе которого выдел ютс  импул Сы, соответствующие фронтам и спада этой последовательности (фиг. 2|т) . Они поступают на первый вход первог элемента И 15, На второй вход icoiroрого подаютс  импульсы с периодом следовани ,, равным периоду: опорного колебани  (фиг. 2Q} Эти импульсы выдел ютс  йторым дифференцирующим блоком 17, на вход которого пос тупае.т опорное напр жение с выхода делител  частоты 4. Таким образом, на вход ключа 16 подаютс  управл ющие импульсУ (фиг. 2 к) только в моменты совпадени  импульсов, с периодом следовани , равным пери:оду опорного колебани , и импульсов , соответствующих фронтам и спадам последовательности двоичных символов. Следовательно, ключ 16 открываетс  только в моменты перехода двоичных символов в противоположное , состо ние. На выходе . 16 в эти моменты времени по вл ютс  импульсы различной-пол рности при переходе 1 в О отрицательные , при переходе О в 1 - положительные (фиг. 2м) . При этом изменени  пол рности посылок из-за обратной работы на выход ключа16 нeпp6xoд т тaк как он открываетс  только в моменты совпадени  импульсов, соответствующих периоду следовани  опорного колебани , и импульсов, соответствующих фронтам и спсщам последовательности двоичных символов. Импульсы, соответствующие фронтам и спадам последовательности двоичных символов (фиг. 2 н) , с выхода второго дифференцирующего блока 17 также подаютс  на второй вход элемента И 19, а на первый его вход через инвертор 18 подаютс  импульсы с периодом следовани , равным периоду опорного колебани  (фиг.2е) с вьрсода второго дифференцйруквдего блока 17. Следовательно, на втором входе второго элемента И 19 импульсы присутствуют только в промежутках между импульсами с периодом следовани , равным периоду опорного колебани с Таким образом, на выходе второго элемента И 19 импульсы {фиг. 2.л) присутствуют только в том случае, когда иа его входы поступают имг пульсы, соответствующие фро.нтам и спадам последовательности двоичных символов, и импульсы, соответствующие моментам отсутстви  импульсов с периодом следовани , равнЕлм периоду опорного колебани . Этот случай соответствует моментам обратной работы в незначащие моменты времени. Импульсы (фиг. 2А) с выхода первого элемента И 19 подаютс  на первый вход элементаИЛИ 10, с выхода которого импульсы поступают на управл ющий вход инвертора 12 и заставл ют его .измен ть пол рность демодулированной последовательности, т.е. происходит исправление ошибок, вызванных обратной работой в незначащие моменты времени. В.моменты по влени  скачка фазы опорного колебани  (фиг. 2г) разность фаз напр жени  на входе второго фазового детектора 7 также измен етс  скачком. При этом срабатывают пороговый .блок 8 и первый триггер 9. На выходе последнего по вл ютс  ымпульсы (фиг. 2л), которые через инвертор 12 измен ютпо рность демодулированной последоательности , T.ei происходит исправление ошибок, вызванных обратной работой.
В результате исправлени  ошибок, вызванных обратной работой в незначащие моменты времени, на выходе инвертора 12 по вл ютс  импульсы (фиг. 2н) различной пол рности.Эти импульси поступают на вход второ .го триггера 13 и измен т ;его состо ние: положительными импульсами - в единичное состо ние, а отрицательными - в нулевое. Таким образом, на выходе второго триггера 13 по вл етс  последовательност
двоичных символов ( фиг. 2,6),, котора  соответствует переданной (фиг. 2а) . Переходные процессы также не вли ют на качество приема, так как не поступают на вход пер- ; вого фазового детектора 1.
Технико-экономический эффект от использовани  изобретени  сострит в. повышении качества приема за счет уменьшени  искажений демодулированного сигнала при переходных процессах и обратной работе,происход щие в канале св зи в незначащие моменты времени.

Claims (2)

1. УСТРОЙСТВО ДЛЯ ДЕМОДУЛЯЦИИ ФАЗОМАНИПУЛИРОВАННОГО СИГНАЛА, содержащее первый фазовый детектор и последовательно соединенные умножитель частоты, фильтр, делитель частоты, фазовращатель, элемент задержки, второй фазовый детектор, пороговый блок и первый триггер, причем первый вход первого фазового4детектора соединён с входом умножителя частоты, а выход фазовращателя подключен к второму входу второго фазового детектора, о т л и ч а ю щ е е с я тем, что, с целью уменьшения искажений демодулируемого сигнала, введены элемент ИЛИ и последовательно соединенные селектор импульсов,инвертор и второй триггер, при этом выход фазовращателя подключен к второму входу первого фазового детектора, выход которого и выход делителя частоты подключены соответственно к первому и второму входам селектора импульсов, второй выход которого подключён к первому входу эле- § мента ИЛИ, второй вход и выход которого соединены соответственно с выходом первого триггера и с уп· равняющим входом инвертора.
О
КЗ □О , о >
2. Устройство поп. 1, отличающееся тем, ято селектор импульсов состоит из последовательно соединенных первого дифференцирующего блока, первого элемента И и ключа, последовательно соединенных второго дифференцирующего блока, инвертора и второгц элемента И, причем выходы первого и второго дифференцирующих блоков подключены к вторым входам соответственно второго и первого элементов И, вход первого дифференцирующего блока, соединен с вторым входом ключа и является первым входом селектора импульсов, вторым входом которого является вход второго дифференцирующего блока, а выход ключа и выход второго элемента И являются соответственно первым и вторым выходами селектора импульсов.
SU823461658A 1982-07-05 1982-07-05 Устройство дл демодул ции фазоманипулированного сигнала SU1061286A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823461658A SU1061286A1 (ru) 1982-07-05 1982-07-05 Устройство дл демодул ции фазоманипулированного сигнала

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823461658A SU1061286A1 (ru) 1982-07-05 1982-07-05 Устройство дл демодул ции фазоманипулированного сигнала

Publications (1)

Publication Number Publication Date
SU1061286A1 true SU1061286A1 (ru) 1983-12-15

Family

ID=21019541

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823461658A SU1061286A1 (ru) 1982-07-05 1982-07-05 Устройство дл демодул ции фазоманипулированного сигнала

Country Status (1)

Country Link
SU (1) SU1061286A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Заездный A.M. и др. Фазрразностна модул ци , м., Св зь, 1967, с. 92. 2. Авторское свидетельство СССР №511716, кл. Н 04 L 7/02, 1974 .(прототип). *

Similar Documents

Publication Publication Date Title
US4344178A (en) Costas loop QPSK demodulator
US3028487A (en) Digital phase demodulation circuit
US3440548A (en) Timing recovery circuit using time derivative of data signals
US3479457A (en) Method and apparatus for the demodulation of electric waves phase- or frequency-modulated by high-speed coded signals
US3983501A (en) Hybrid tracking loop for detecting phase shift keyed signals
SU1061286A1 (ru) Устройство дл демодул ции фазоманипулированного сигнала
US3447086A (en) Rectangular-code regenerator
US3919653A (en) Automatic frequency corrector for differential phase demodulator
US3037568A (en) Digital communications receiver
US4088957A (en) Method and apparatus for synchronously detecting a differentially encoded carrier signal
US4138680A (en) Selective sampling method
GB1117724A (en) Processes and devices for the demodulation of carrier waves phase modulated by telegraphic signals and the like
SU1381684A1 (ru) Синхронный демодул тор
US3919652A (en) Split-phase signal detector
US4586023A (en) Means and method for data transmission on wired channels
GB1311745A (en) Quadrature-modulated carrier decoder arrangement
SU1555892A1 (ru) Устройство тактовой синхронизации
SU1571789A1 (ru) Спектральное устройство дл приема сигналов относительной фазовой манипул ции
SU995264A1 (ru) Цифровой фазовый дискриминатор
SU1099402A1 (ru) Устройство дл формировани тактового синхросигнала
SU565408A1 (ru) Приемник сигналов относительной фазовой манипул ции
SU1185627A1 (ru) Устройство синхронизации приемника многочастотных сигналов
SU1160360A1 (ru) Устройство для коррекции шкалы времени
SU1264307A1 (ru) Рекурсивный цифровой фильтр
SU1171964A1 (ru) Устройство дл цифровой демодул ции сигналов с одной боковой полосой