SU1049907A1 - Микропрограммное устройство управлени - Google Patents

Микропрограммное устройство управлени Download PDF

Info

Publication number
SU1049907A1
SU1049907A1 SU823454420A SU3454420A SU1049907A1 SU 1049907 A1 SU1049907 A1 SU 1049907A1 SU 823454420 A SU823454420 A SU 823454420A SU 3454420 A SU3454420 A SU 3454420A SU 1049907 A1 SU1049907 A1 SU 1049907A1
Authority
SU
USSR - Soviet Union
Prior art keywords
register
output
inputs
address
elements
Prior art date
Application number
SU823454420A
Other languages
English (en)
Inventor
Анатолий Федорович Дряпак
Original Assignee
Организация П/Я Х-5263
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Организация П/Я Х-5263 filed Critical Организация П/Я Х-5263
Priority to SU823454420A priority Critical patent/SU1049907A1/ru
Application granted granted Critical
Publication of SU1049907A1 publication Critical patent/SU1049907A1/ru

Links

Landscapes

  • Executing Machine-Instructions (AREA)

Abstract

МИКРОПРОГРАММНОЕ УСТРОЙСТВ УПРАВЛЕНИЯ, содержащее блок пам ти микрокоманд, выход которого соединен с информационным входом регистра микрокоманд, выход адреса следующей микрокоманды которого подключен к . первым входам элементов И первой группы , вторые входы которых соединены с выходом элемента НЕ, выход регистра адреса микрокоманд соединен с, адресным входом блока пам ти микрокоманд, отличающеес  тем, что, с цепью сокращени  оборудовани , оно дополнительно содержит элемент И и группу элементов НЕ, причем вход условий устройства соединен с первым входом элемента И, второй вход которого соединен с выходом признака ждущего режима регистра микрокоманд, и выход - с входом элемента НЕ, выход . которогб соединен с первыми входами элементов И второй группы, вторые входы которых соединены с выходом первого признака режима записи в регистр адреса микрокоманд регистра микрокоманд , выход второго признака режима записи в регистр адреса микрокоманд которого соединен с третьими входами элементов И первой группы, выходы i Kotopux соединены с единичными входами регистра адре.са микрокоманд, нуле (Л вые входы которого соединены с выходами элементов И второй группы,;; третьи входы которых соединены с выходами элементов НЕ группы соответственно , входы которых соединены с выходом адреса следующей микрокоманды регистра микрокоманд.

Description

I Изобретение относитс  к вычислительной технике и может быть использовано дл  построени  автоматов управлени  различных вычислительных устройств. Одним из важных показателей функциональной мои ности микропрограммного устройства управлени  (МПУ)  вл етс  возможность работы с мукроподпрограммами (МПП), что при большом количестве последних дает значительную экономию оборудовани . Известно МПУ, которое может рабоЦ тать с МПП и содержит блок хранени  ми крокоманд, ре гистр микрокоманд, дешифратор адреса микрокоманд, регистр адреса микрокоманд, мультиплек сор адреса микрокоманд . Недостатком устройства  вл етс  наличие регистра возврата с логикой управлени , что усложн ет устройство Известно МПУ, в состав котороговход т все блоки, перечисленные дл  устройства Щ , за исключением регистра возврата и дополнительно введен блок управлени  Y . Однако функции регистра возврата в устройстве выполн ет часть регистра команд, хран ща  код операции, чт требует введени  дополнительного обо рудовани  , размещенного как в блоке управлени , так и вне его, дл  управлени  передачей в нужный момент кода операции в регистр адреса микро команд. При этом во многих системах Коман коды операции различных форматов команд территориально располагаютс  в различных част х командного слова, что также потребует в устройстве дополнительного оборудовани  дл  комму тации частей регистра команд с входом регистра адреса микрокоманд. Кроме тбго, оба известных устройс ва не могут работать с МПП длиной в одну микрокоманду, что наиболее часто требуетс  дЛ  минимизации общего числа микрокоманд путем склеивании одинаковых микрокоманд, встречающихс в микропрограммах. Цель изобретени  - сокращение обо рудовани . Поставленна  цель достигаетс  тем что МПУ, содержащее блок пам ти микрокоманд , выход которого соединен с информационным входом регистра микро команд, выход адреса следующей микро |команды которого подключен к первым |входам элементов И первой группы; вт 07 рые входы которых соединены с выходом элемента НЕ, выход регистра адреса микрокоманд соединен с адресным входом блока пам ти микрокоманд, дополнительно содержит элемент И и группу элементов НЕ, причем вход усповий устройства соединен с первым входом элемента И, второй вход которого соединен с выходом признака ждущего режима регистра микрокоманд, а выход - с входом элемента НЕ, выход которого соединен с первыми входами элементов И второй группы, вторые входы которых соединены с выходом первого признака режима записи в ре-, гистр адреса микрокоманд регистра микрокоманд, вцход второго признака |эежима записи в регистр адреса микрокоманд которого соединен с третьими входами элементов И первой группы , выходы которых соединены с единичными входами регистра адреса микрокоманд , нулевые входы которого соединены с выходами элементов И второй группы, третьи входы которых соединены с выходами элементов НЕ группы соответственно, входы которых соединены с выходом адреса следующей микрокоманды регистра-микрокоманд. На чертеже представлена схема предлагаемо-го устройства. Устройство содержит блок 1 пам ти микрокоманд, регистр 2 микрокоманд, одноразр дные пол  3 и признаков регистра микрокоманд режима записи в регистр адреса микрокоманд, поле 5 регистра микроко.манд адреса следующей микрокоманды, одноразр дное поле 6 регистра микрокоманд признака ждущего режима, элемент НЕ 7, группу элементов НЕ 8,регистр 9 адреса микрокоманд, вход 10 условий устр ойства , группы элементов И 1 и 12, элемент И 13.. Устройство работает следующим образом . По адресу, наход щемус  в регистре 9 адреса микрокоманд, из блока 1 пам ти микрокоманд выбираетс  в регистр 2 микрокоманд текуща  микрокоманда . (На чертеже указана та часть регистра микрокоманд, котора  участвует в формировании адреса следующей микрокоманды). Рассмотрим механизм формировани  следующей микрокоманды. о предлагаемом устройстве возможно несТсолько режимов формировани  адреса следующей микрокоманды, которые определ ютс  состо нием трех полей 3, 4 и 6 регистра 2 микрокоманд и входа 10 условий. В первом режиме формируетс  адрес следующей микрокоманды, равный содержимому пол  5 регистра 2 микро .команд. Содержимое по/1  регистра 2 поступает на входы элементов И 12 непосредственно, а на входы элементов И 11 - через элементы НЕ 8. Так как в каждом разр де выходы элементов И 11 и 12 соединены соответствен но с входами R и S регистра 9 адреса микрокоманд, то при налргчии единиц на входе 10 условий, в пол х 3, и нул  в поле 6 регистра 2 микрокоманд на всех остальных входах элементов И 11 и 12 - также единицы, и содержимое пол  5 фиксируетс  в триг герах И регистра адреса микрокоманд. Во втором режиме формируетс  адрес следующей микрокоманды, равный дизъюнкции содержимого пол  5 регистра 2 микрокоманд И и содержимого регистра 9 адреса микрокоманд И. Этот режим определ етс  единичным со сто нием входа 10 условий, пол  k и нулевым состо нием полей 3 и 6 регис ра 2 микрокоманд И. При этом режиме блокируютс  элементы И 11, а следова тельно, и поступление информации из пол  5 на входы регистра 9. В резуль тате этого содержимое регистра 9 адреса микрокоманд И дополн етс  едини цами, поступающими через элементы И 12 из пол  5 регистра 2 микрокоманд И. В тр.етьем режиме формируетс  адре следующей микрокоманды, равный ; . конъюнкции содержимого пол  5 и содержимого регистра 9 адреса микрокоманд И. Этот режим определ етс  ед ничным состо нием входа 1 О условий, пол  3 и нулевым состо нием полей 4 и 6 регистра 2 микрокоманд. Режим отличаетс  от предыдущего тем, что блокируетс  на элементах И 12 поступ ление информации в регистр 9 по вхо дам S из пол  5 регистра 2 микроко. манд и разрешаетс  по входам R. . В четвертом режиме блокируетс  за пись в регистр .9 адреса микрокоманд И, врезультате чего происходит многократна  выборка одной и той же ми рокоманды, так как содержимое регист ра 9 адреса микрокоманд не мен етс . В этом режиме запись в регистр 9 ад раса микрокоманд И запрещена блокировкой элементов И 11 и 12 сигналом, поступающим с выхода элемента НЕ 7 при единичном состо нии пол  6 регисТ ра 2 микрокоманд до сн ти  единицы с входа 10 условий. Поэтому этот режим  вл етс  ждущим. После сн ти  единицы с входа 10 условий содержимое пол  5 регистра микрокоманд заноситс  в регистр 9 айреса микрокоманд одним из трех описанных выше способов в зависимости от состо ни  полей 3 и 4 регистра 2 микрокоманд. Рассмотрим как с помощью этих режимов записи в регистр адреса микрокоманд возможен выход из МПП в различные точки микропрограмм без дополнительного регистра возврата. Возможность возврата обеспечиваетс  запоминанием части адреса (назовем ее основой адреса возврата) следующей микрокоманды, перед которой происходит уход на МПП, хранение этой части во врем  выполнени  МПП и использование ее последней микрокомандой МПП дл  формиро.в.ани  адреса возврата в точку, откуда был совершен уход. В предлагаемом устройстве основа адреса возврата остаетс  неизменной на прот жении выполнени  МПП в регистре адреса микрокоманд, куда она была занесена при уходе. Адреса микрокоманд МПП задаютс  остальными разр дами регистра 9 адреса микрокоманд, а разр ды адреса, зан тые основой адреса возврата, блоком 1 пам ти микрокоманд игнорируютс . Последн   микрокоманда МПП заносит в измен емую часть адреса код, который в совокупности с кодом основы воспринимаетс  блоком 1 пам ти микрокоманд как адрес возврата. Сохранение, любой части адреса в регистре 9 адреса микрокоманд и одновременно запись (изменение) в оставшуюс  часть обеспечиваютс  в устройстве комбинированием режимов записи в регистр адреса микрокоманд. П (5 и м е р. Регистр 9 адреса микрокоманд содержит восемь разр дов. Адрес, по которому выбираетс  перва  микрокоманда МПП равен 0110 1011. Длина МПП равна дев ти микрокомандам. Левые четыре (старших разр да регист-i ра адреса микрокоманд хран т основу адреса возврата. В этом случае основа адреса возврата равна 0110. Тогда младшие четыре разр да регистра адреса микрокоманд можно использовать дл  задани  адресов микрокоманд в ИПП. В таблице приведен один из вариан тов формировани  адресов микрокоманд В приведенном примере возможен во . врат в 16 точек, что однозначно опре дел етс  разр дностью основы адреса eoteepaTa. Разделение регистра адреса микрокоманд на часть, Аран и1ую основу адреса возврата, и часть, с помощью которой производитс  задание адресов микрокоманд в МПП, дл  каждой НПП ра лично. Количество разр дов в каждой части тоже может быть различным и зависит от числа возвратов и длины МПП. Устройство позвол ет,.склеивать {объед+1н ть) отдельные одинаковые микрокоманды, испоЛьзу  рассмотренный выше механизм, так как любую микрокоманду можно рассматривать как выраженную МПП рамму. При объединении одинаковых микрокоманд также требуетс  адрес возврата, который бы позвол л использовать ее в разных микропрограммах .. Таким образом сохранение в части регистра адреса микрокоманд основы адреса возвр ата и одновременное задание адресов микрокоманд микроподпрограмм другой его частью дает возможность уменьшать объем блока пам ти микрокрманд за счет многократного использовани ., микроподпрограмм.длиной от одной микрокоманды и более без дополнительного оборудовани .
Указан номер команды, адрес которой представлен в графе 5

Claims (1)

  1. МИКРОПРОГРАММНОЕ УСТРОЙСТВ^ УПРАВЛЕНИЯ, содержащее блок памяти микрокоманд, выход которого соединен с информационным входом регистра микрокоманд, выход адреса следующей микрокоманды которого подключен к . первым входам элементов И первой группы, вторые входы которых соединены с выходом элемента НЕ, выход регистра адреса микрокоманд соединен с,адресным входом блока памяти микрокоманд, отличающееся тем, что, с целью сокращения оборудования, оно дополнительно содержит элемент И и группу элементов НЕ, причем вход условий устройства соединен с первым входом элемента И, второй вход которого соединен с выходом признака ждущего режима регистра микрокоманд, и выход - с входом элемента НЕ, выход . которого соединен с первыми входами элементов И второй группы, вторые входы которых соединены с выходом первого признака режима записи в регистр адреса микрокоманд регистра микрокоманд, выход второго признака режима записи в регистр адреса микрокоманд которого соединен с третьими входами , элементов И первой группы, выходы которых соединены с единичными входа- § ми регистра адреса микрокоманд, нулевые входы которого соединены с выхо* дами элементов И второй группы, . третьи входы которых соединены с выходами элементов НЕ группы соответственно, входы которых соединены с выходом адреса следующей микрокоманды регистра микрокоманд.^
    SU „„ 1049907 >
SU823454420A 1982-04-22 1982-04-22 Микропрограммное устройство управлени SU1049907A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823454420A SU1049907A1 (ru) 1982-04-22 1982-04-22 Микропрограммное устройство управлени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823454420A SU1049907A1 (ru) 1982-04-22 1982-04-22 Микропрограммное устройство управлени

Publications (1)

Publication Number Publication Date
SU1049907A1 true SU1049907A1 (ru) 1983-10-23

Family

ID=21017158

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823454420A SU1049907A1 (ru) 1982-04-22 1982-04-22 Микропрограммное устройство управлени

Country Status (1)

Country Link
SU (1) SU1049907A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Микропрограммное управление. М., Мир, 1973, G, 44-46, рис. 2.5. 2. Авторское свидетельство СССР tf 1503240, кл. G 06 F 9/22, 1974 (прототип). *

Similar Documents

Publication Publication Date Title
US4520439A (en) Variable field partial write data merge
US3380025A (en) Microprogrammed addressing control system for a digital computer
US3553653A (en) Addressing an operating memory of a digital computer system
US4124893A (en) Microword address branching bit arrangement
KR860008500A (ko) 데이터 처리장치
US4446517A (en) Microprogram memory with page addressing and address decode in memory
US4251862A (en) Control store organization in a microprogrammed data processing system
US4070703A (en) Control store organization in a microprogrammed data processing system
JPH0346850B2 (ru)
GB986103A (en) Improvements in or relating to electronic digital computing machines
EP0032955A1 (en) Microprogram controlled data processor
US4754424A (en) Information processing unit having data generating means for generating immediate data
SU1049907A1 (ru) Микропрограммное устройство управлени
GB1003924A (en) Indirect addressing system
US3599186A (en) Memory-centered computer system
US3441908A (en) Data storage system
KR860003555A (ko) 디스크 제어기용 비트스트림 구성장치
US3344403A (en) File selection system
JPH0192851A (ja) アドレス空間切替装置
US3332066A (en) Core storage device
US4404629A (en) Data processing system with latch for sharing instruction fields
KR860009421A (ko) 논리기능을 가진 기억회로
SU773624A1 (ru) Процессор с микропрограммным управлением и динамическим ветвлением
SU987623A1 (ru) Микропрограммное устройство управлени
SU1109752A1 (ru) Микропрограммное устройство управлени