SU1042167A1 - Ждущий генератор импульсов - Google Patents

Ждущий генератор импульсов Download PDF

Info

Publication number
SU1042167A1
SU1042167A1 SU823427597A SU3427597A SU1042167A1 SU 1042167 A1 SU1042167 A1 SU 1042167A1 SU 823427597 A SU823427597 A SU 823427597A SU 3427597 A SU3427597 A SU 3427597A SU 1042167 A1 SU1042167 A1 SU 1042167A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
zero
integrator
Prior art date
Application number
SU823427597A
Other languages
English (en)
Inventor
Олег Иванович Хлыстов
Владимир Семенович Белов
Original Assignee
Псковский Филиал Ленинградского Ордена Ленина Политехнического Института Им.М.И.Калинина
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Псковский Филиал Ленинградского Ордена Ленина Политехнического Института Им.М.И.Калинина filed Critical Псковский Филиал Ленинградского Ордена Ленина Политехнического Института Им.М.И.Калинина
Priority to SU823427597A priority Critical patent/SU1042167A1/ru
Application granted granted Critical
Publication of SU1042167A1 publication Critical patent/SU1042167A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)
  • Electronic Switches (AREA)

Abstract

ЖДУЩИЙ. ГЕНЕРАТОР ИМПУЛЬСОа, содержащий блок коммутирующих клю- , чей, к входам которого подключены первый и .второй источники эталонного напр жени , а выход -св зан с первым входом интегратора, второй вход интегратора через стробир ующий ключ соединен с выходом интегратора, эходом первого порогового устройства, выходом генератора и входом второго порогового устройства, выход кото- рого подключен к нулевому входу первого триггера, соединенного своим нулевьомвыходом с первым входом первого элемента И, второй вход которого подключен к выходу первого, порогового устройства и входу первого элемента НЕ, св занного по выходу с управл ющим входом стробирующего ключа/ отл-ичающийс  тем, что, с целью расширени  функциональных возможностей за счет получени  трапецеидальных импульсов с заданной длительностью плоской вер11шны, в устройство дополнительно введены второй элемент И, первый вход которого соединен с первым входом устрой ства, второй вход - с управл ющим входом стробирующего ключа и выходом первого элемента .НЕ, управл емый генератор тактовой частоты, выход которого с.оединен с третьим входом первого элемента И, первый вход с первы1 входом первого элемента И и нулевым выходом первого .триггера, а второй вход - с вторым входом устройства; второй триггер, единичный вход которого соединен с единичным входом первого триггера и выходом второго элемента И; третий элемент И, первый вход которого соединен .с нулевым выходом.второго триггера, второй вход - с выходом первого поо S рогового устройства, вторым входом первого элемента И и .входом первого (Л элемента НЕ, а .выход - с первым управл ющим входом блока коммутирующего ключей; мажоритарный элемент 2 из 3, первый вход которого через второй элемент НЕ соединен с выходом второго порогового устройства и нулевым входом первого триггера, второй вход - с единичным В1ыходом-первого триггера, третий вход - с единичным, ю выходом второго триггера и четвертым .входом первого элемента И, а выход с вторым управл ющим входом блока коммутирующих ключей; а также с;чет- , ffi чик импульсов, первый вход которогосоединен с выходом первого элемента И, второй вход - с нулевым Bxo,i:tOM второго триггера и выходом схемы совпадени  кодов, первые вхЬды крторой подключены к разр дным выходам счетчика, а вторые - к разр дным выходам блока пам ти. - .

Description

Изобретение относитс  к импульсн технике, а именно к генераторам импульсов , и может быть использовано в различных устройствах автоматики и радиоэлектроники. Известно устройство дл  формироваки  трапецеидального напр жени , содержащее усилитель напр жени , ко денсатор, аналоговые ключи, резистор , повторитель напр жени , инвертор , компараторы напр жени , логиче кие элементы НЕ и 2И-ИЛИ. Устройств позвол ет формировать напр жение трапецеидальной формы с высокой ста бильностью его амплитуды Однако данное устройство не може работать в ждущем режиме, не позвол ет осуществл ть независимую регулировку длительностей фронта, верши ны и спада выходного сигнала, так как длительность сформированного сигнала- определ етс  временем дейст ви  на его входе управл ющего напр  жени . Наиболее близким к изобретению по технической сущности  вл етс  генератор импульсов, содержащий блок коммутирующих ключей, выход которого подключен к- первому входу первого интегратора, второй вход пе вого интегратора через первый стробирующий ключсоединен с выходом пер вого интегратора, входом первого.по рогового устройства, выходом устрой ства и входом второго порогового устройства, выход которого подключен к нулевому входу триггера, соединенного своим единичным входом с входом устройства, а единичным вы ходом - с первым управл ющим входом блока коммутирующих ключей, к входу которого подключен первый и второй источники эталонного напр жени , при этом нулевой выход триггера CBH зав через первый вход элемента И, второй вход которого соединен с выходом первого порогбвого устройства и входом элемента НЕ, с управл ющим входом коммутирующего ключа, включенного между третьим источником эта лонного напр жени  и первым входом второго интегратора, второй вход которого через второй стробирующий клю св занный по управл ющему- входу с выходом элемента НЕ и управл ющим входом первого стробирутощего ключа, подключен к выходу второго интегратора и через третье пороговое устройство - к второму управл ющему вхо . ду блока коммутиоующих ключей 2 . Однако известный генератор не позвол ет получать трапецеидальные импульсы с неограниченной длительностью плоской вершины, так как при увеличении длительности плоскрй вершины выходное напр жение генератора стремитс  к нулю из-за разр да интегрирующей емкости через паразитные проводимости элементов схемы. При этом с увеличением длительности вершины ухудшаетс  ее стабильность и точность установки, что обусловлено невысокой стабильностью и точностью работы аналогового интегратора,определ ющего длительность плоской вершины трапецеидального импульса Кроме того, известное устройство имеет невысокую помехозащищенность, так .как входные импульсы, поступающие во врем  формировани  трапецеидального импульса, вызывают кратковременные сбои в работе устройства. Целью изобретени   вл етс  расширение функциональных возможностей за счет получени  трапецеидальных импульсов с заданной длительностью плоской вершины. Поставленна  цель достигаетс  тем, что в ждущий генератор импульсов , содержащий блок коммутирующих ключей, к входам которого подключены первый и второй источники эталонного напр жени -, а выход св зан с первым входом интегратора, второй вход интегратора через стробирующий ключ соединен с выходом интегратора, входом первого порогового устройства, выходом генератора и входом второго порогового устройства,, выход которого подключен к нулевому -входу первого триггера, соединённого своим нулевым выходом с первым входом пер- , вого элемента И, второй вход которого подключен к выходу первого порогового устройства и входу первого элемента НЕ, св занного по выходу с управл ющим входом стробирующего ключа, дополнительно введены второй элемент И, первый вход которого соединен с первым входом устройства, второй вход - с. управл ющим входом стробирующего ключа и выходом первого элемента НЕ, управл емый генератор тактовой частоты, выход которого соединен с третьим входом первого элемента И, первый, вход - с первым входом первого элемента И и нулевым выходом первого триггера, а-второй вход - с вторым входом устройства; второй триггер, единичный вход кото-. рого соединен с единичным входом первого триггера и выходом второго элемента И; третий элемент И, первый вход которого соединен с нулевым выходом второго триггера, второй вход с выходом первого порогового устройства , вторым входом первого лемента И и входом первого элемента НЕ, а выход - с первым управл ющим входом блока коммутирующих ключей; мажоритарный элемент 2 из 3, первый ВХОД которого-через второй элемент НЕ соединен с выходом второго порогового устройства и нулевым входом первого триггера, второй вход - с единичным выходом первого триггера. третий вход - с единичным выходом второго триггера и четвертым входом первого элемента И, а выход - с вто рым управл ющим входом блока коммутирующи} ключей; а также счетчик им , первый вход которого соеди нен с выходом первого элемента И, второй вход - с нулевым входом второго триггера и выходом схемы совпадени  кодов, первые входы которой подключены к разр дным.выходам счет чика, а вторые - к разр дным выхода блока пам ти. На чертеже представле на структур на  .блок-схема устройства. Устройство содержит блок 1 комму тирующих ключей, первый 2 и второй 3 источники эталонных напр жений, интегратор 4, стробирующий ключ 5, первое 6 и второе 7 пороговое устройства , первый триггер 8, первый 9 и второй 10 элементы И, первый элемент НЕ 11, управл емый генерато 12 тактовой частоты, второй триггер 13, третий элемент И 14, мажоритарный элемент 2 из 3 15, второй элемент НЕ 16,счетчик 17 импульсов, схему 18 совпадени  кодов и блок 19 пам ти, . Устройство работает следующим образом. В исходном состо нии на единичны выходах триггеров 8 и 13 присутствует низкий Уровень, а на нулевых высокий , на выходах мажоритарного элемента 15 -и элемента И 14 присутствует низкий уровень, коммутирующи -ключи блока 1 эалерты, выходное напр жение интегратора 4 равно нулю сигналы на выходах пороговых устройств 6 и 7 отсутствуют, стробирую щий ключ 5 открыт,, генератор 12 находитс  в заторможенном состо нии, на выходе схемы 18 совпадени  кодов сигнал отсутствует, содержимое счет чика 17 равно нулю, на второй вход элемента И10 поступает высокий выходной уровень элемента НЕ, разрешающий прохождение запускающихимпульсов . В момент поступлени  запускающег импульса на первый вход устройства триггеры 8 и 13 устанавливаютс  в единичное состо ние и на их единичных выходах по вл етс  высокий уровень . На выходе мажоритарного элемента 15 устанавливаетс  высокий уровень, отпирающий второй коммутирующий ключ блока 1,- и на первый вход интегратора 4 подаетс  эталонное напр жение с выхода источника 2 Начинаетс  стади  формировани  фрон та выходного импульса. В момент по влени  напр жени  на выходе интегратора 4 срабатывает пороговое устройство 6, на его выходе устанав ливаетс  высокий уровень, поступающ (. на вход первого элемента НЕ 11 и вторые входы элементов И 9 и 14, На выходе первого элемента НЕ 11 устанавливаетс  низкий уровень, что приводит к запиранию ключа 5 и запрещению прохождени  импульсов через элемент И 10. Выходное напр жение интегратора начинает расти по линейному закону до уровн , при котором срабатывает пороговое устройство 7 и на его выходе устанавливаетс  высокий уровень. Это приводит к тому, что на выходе второго элемента НЕ 16 и единичном выходе триггера 8 устанавливаетс  низкий уровень, а на нулевом выходе триггера 8 - высокий. На выходе мажоритарного элемента 15 устанавливаетс  низкий уровень., запирающий второй коммутиру ющий ключ блока 1. Выходное напр жение интегратора -4 фиксируетс  и запоминаетс . В этот момент заканчиваетс  формирование фронта выходного импульса и начинаетс  формирование .вершины. Одновременно с запиранием второго коммутирующего ключа блока 1 высокий, уровень с нулевого выхода триггера 8 запускает генератор 12 тактовой частоты и разрешает прохождение тактовых импульсов иерез первый элемент И 9 на вход счетчика 17. Запись импульсов в счетчик 17 продолжаетс  до момента совпадени  кодов счетчика 17 и блока 19-пам ти.. В этот момент на выходе схемы 18 совпадени  кодов вырабатываетс  сигнал, сбрасывающий счетчик 17 и триггер 13 в нулевое состо ние. На единичном выходе триггера 13 устанавливаетс  низкий уровень, запирающий элемент И 9 и поступающий на третий вход мажоритарного элемента 15, а на нулевом выходе триггера 13 устанавливаетс  высокий уровень, поступающий через открытый элемент И 14 на первый управл ющий вход блока 1. На этом заканчиваетс  формирование вершины И начинаетс  формирование спада выходного импульса. Эталонное напр жение второго источника .3 через открытый первый коммутирующий ключ б|ЛОка 1 подаетс  на первый вход интегратора 4. Так как это напр жение-имеет по,л р(}ость, противоположную пол рности эталонног .о напр жени  источника 2, то выходное напр жение интегратора 4 начинает уменьшатьс  по линейному закону. В момент времени, когда оно стает равным нулю, пороговое устройство 6 возвращаетс  в исходное состо ние и на его выходе по вл етс  низкий уровень, что приводит к отпиранию стробирующего ключа 5, запиранию первого коммутирующего ключа блока и отпиранию второго элемента И 10. Формирование выходного импульса заканчиваетс  -и все узлы схемы возвра щаютс  в исходное состо ние.При большой длительности ве{шины выходного импульса из-за наличи  паразитных .проводимостей выходное напр жение интегратора уменьшаетс . Уменьшение выходного напр жени  интегратора 4 продолжаетс  до уровн , при котором пороговое устройство 7, обладающее гисте резисом, возвращает с  в исходное состо ние. Это ПРИВОДИТ к по влению на первом входемажоритарного элемента 15 высокого уровн . Так как на третьем входе мажоритарного элемента 15 присутствует высокий уровень с е диничного выхода триггера 13, то на его выход устанавливаетс  высокий уровень, от пирающий второй коммутирующий ключ блока 1. Этгшонное напр жение источ ника 2 поступает на первый вход интегратора 4 и приводит к увеличению его выходного напр жени  до первог начсшьного уровн , при котором срабатывает noi oroBoe устройство 7. -На его выходе устанавливаетс  высокий уровень, что приводит к запиранию второго коммутирующего ключа блока 1. Таким образом, амплитуда трапецеидального импульса, поддерживаетс  на заданном уровне дл  импульсов любой длите:г1ьности. Если во врем  формировани  вершины трапецеидального импульса на второй вход устройства подаетс  сигнал запрета, то генератор 12 прекращает вырабатывать тактовые им пульсы и счет импульсов в счетчике 17 прекращаетс  В этом состо нии устройство может находитьс  сколь угодно долго до поступлени  на его второй вход сигнала разрешени ,что позвол ет формировать трапецеидальные импульсы с неограниченной длительностью плоской вершины, причем их амплитуда будет поддерживатьс  посто нной с .заданной точностью, определ емой порогами срабатывани  порогового устройства 7. Кроме того, устройство имеет высокую помехоза1цищенность, так как во врем  формировани  выходного сиг нала прохождение запускающих импульсов блокируетс  ЭлeJ4eнтoм И 10. Предлагаемый генератор импульсов позвол ет получить в ждущем режиме трапецеидальные импульсы с неограниченной длительностью плоской вершины и стабильной амплитудой при высокой помехозащищенности. При этом обеспечена независима  регулировка длительностей фронта, вершины и спада выходных импульсов. Данное .устройство способно генерировать импульсы, форма которых практически соответствует треугольной , пилообразной или пр моугольной. При использовании в качестве источ иков эталонных напр жений преобразователей код - аналог управление работой.устройства и параметрами импульсов мбжбтбыть осуществлено с помощью ЦВМ, что позвол ет автомат тизировать процесс формировани  трапецеидгшьных импульсов с заданными параметрами..

Claims (1)

  1. ЖДУЩИЙ.ГЕНЕРАТОР ИМПУЛЬСОВ^ содержащий блок коммутирующих ключей, к входам которого подключены первый и .второй источники эталонного напряжения, а выход связан с первым входом интегратора, второй вход интегратора через стробирующий ключ соединен с выходом интегратора, входом первого порогового устройства, выходом генератора и входом второго порогового устройства, выход которого подключен к нулевому входу первого триггера, соединенного своим нулевым'выходом с первым входом первого элемента И, второй вход кото- . рого подключен к выходу· первого порогового устройства и входу первого элемента НЕ, связанного по выходу с управляющим входом стробирующего ключа, отличающийся тем, что, с целью расширения функциональных возможностей за счет получения трапецеидальных импульсов с заданной длительностью плоской вершины, в устройство дополнительно введены 'второй элемент И, первый вход которого соединен с первым входом устрой·.
    ства, второй вход - с управляющим входом стробирующего ключа и выходом первого элемента НЕ, управляемый генератор тактовой частоты, выход которого соединен с третьим входом первого элемента И, первый вход с первые входом первого элемента И и нулевым выходом первого .триггера, а второй вход - с вторым входом устройства; второй триггер, единичный вход которого соединен с единичным входом первого триггера и выходом второго элемента И; третий элемент И, первый вход которого соединен с нулевым выходом второго триггера, второй вход - с выходом первого по- , рогового устройства, вторым входом первого элемента И и '.входом первого' элемента НЕ, а выход с первым управляющим входом блока 'коммутирующего ключей; мажоритарный элемент 2 из 3, первый вход которого через второй элемент НЕ соединен с выходом второго порогового устройства и нулевым входом первого триггера, второй вход - с единичным выходом первого триггера, третий вход - с единичным, выходом второго триггера и четвертым входом первого элемента И, а выход - с вторым управляющим входом блока коммутирующих ключей; а также с,чет- , чик импульсов, первый вход которого соединен с выходом первого элемента И, второй вход - с нулевым входом второго триггера и выходом схемы совпадения кодов, первые вхбды κφτοрой подключены к разрядным выходам счетчика, а вторые - к разрядным вы- : ходам блока памяти. < .
    SU .1042167
SU823427597A 1982-04-22 1982-04-22 Ждущий генератор импульсов SU1042167A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823427597A SU1042167A1 (ru) 1982-04-22 1982-04-22 Ждущий генератор импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823427597A SU1042167A1 (ru) 1982-04-22 1982-04-22 Ждущий генератор импульсов

Publications (1)

Publication Number Publication Date
SU1042167A1 true SU1042167A1 (ru) 1983-09-15

Family

ID=21008154

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823427597A SU1042167A1 (ru) 1982-04-22 1982-04-22 Ждущий генератор импульсов

Country Status (1)

Country Link
SU (1) SU1042167A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. Авторское свидетельство СССР 811492, кл. Н 03 К 4/06, 1981. 2. Авторское свидетельство СССР № 756615, кл. Н 03 К 4/00, 1976. *

Similar Documents

Publication Publication Date Title
US5554973A (en) Electrostatic capacitance-type sensor
US3710140A (en) Flip-flop and hold phase detector
US4024414A (en) Electrical circuit means for detecting the frequency of input signals
US4799024A (en) Circuit arrangement to monitor the time spacing of signals
US4128811A (en) Frequency indicating circuit
US3122647A (en) Pulse length discriminator utilizing two gating circuits
WO1985005744A1 (en) Frequency controlled oscillator
SU1042167A1 (ru) Ждущий генератор импульсов
US3539827A (en) Frequency selective circuit
US3392348A (en) Oscillator frequency control
US2724776A (en) Signal generator
US2475625A (en) Controllable pulse generator
KR840005640A (ko) 필드 편향 제어용 신호 발생방법 및 회로
US3946321A (en) Digital encoder
US3138761A (en) Electronic memory circuit utilizing feedback
US3452219A (en) Voltage controlled digital circuits
SU523311A1 (ru) Автогенератор струнного датчика
US3299282A (en) Comparator circuit using a transistor gated blocking oscillator
SU1642512A1 (ru) Устройство дл активного подавлени шума
US3464017A (en) Electrical square wave generating circuit
SU1120422A1 (ru) Цифровое реле частоты
SU1601736A1 (ru) Цифровой генератор качающейс частоты
SU636788A1 (ru) Амплитудный селектор
SU1550602A1 (ru) Генератор импульсов
SU980301A1 (ru) Резервированный генератор