Изобретение относитс к информационно-измерительной и вычислительной технике , в частности к устройств«1М, предстевл ющим собой аналогч шифровые анализаторы частотных характеристик. Известен анализатор частотных характеристик , содержащий генератор тестовог гармонического сигнала и вычислитель коэффициентов Фурье, реализующий алгоритм Фурье дл вычислени синф&зной и квадратурной составл ющих сигнала реакции исследуемого объекта на тестовый сигнал 1 ..... Недостатком указанного анализатора вл етс начало процесса вычислени интегралов Фурье до окончани перехошшк процессов в системе, вызванных измен©нием какого-либо параметра тестового сигнала (например, амплитуды). Наиболее близким по технической сущ ности к изобретению вл етс а:шлизатор содержащий последовательно включенные управл емый тактовый генератор, ревер сившлй счетчик, посто нное запоминающе устройство, цифроа1шлоговый преобразоватепь , выход которого вл етс выхопс л анализатора частотных характеристик, два множительных устройства, первые входы которых объединены и вшпйтс входом анализатора, формирователь спорных функций, вход которого соединен с выходом реверсивного счетчика, а выходы - соответственно с второнми входами множительных устройств, два аналогоцифровых преобразовател , входы которзлх подключены к выходам множительных ует ройств, а выходы - к входам цифровых интеграторов, триггер, счетчик, управл ю щий вход которого соединен с выходом триггера, а тактовый - с выходсм управл емого тактового генератора, формирователь сигнала Начало измерени , выход которого соединен с установогшым входом триггера, второй установочный i вход триггера соединен с выходом счетчика . В момент нажати на Начало измерени триггер изллен ет свое состо ние , при этом на вход счетчика с ва хода триггера приходит сигнал Разрешение счета , а на управл ющий вход ин теграторов - сигнал Разрешение вычислени интегралов . По окончании периоде измер емого сигнала, который определ етс временем заполнени счетчика, на его выходе формируетс сигнал переполнени , который восзвращает триггер в исходное состо ние, при этом прекращает с работа интеграторов. В этот момент содержимое интеграторов соответствует интегралу от произведени исследуемого сигнала, т. е. сигнала реакций объекте на тестовый гармонический сигнал, на цифровые опорные сигналы и cos w-t 2 . Недостатком известного анализатора вл етс начало процесса вычислени непосредственно после по влени сигнала Начало намерени , что досто рность резу ь1а«Яах измерени , поскольку частично процесс и;м 1ерени может 1п Ёхэисходить при переходнсйм процессе, св занном с измерением какого-либо параметра тестового сигнала, подаваемого на исследуемую систему, если таковое произошло непосредственно перед началом иаиерени . Этот эффект про вл етс особенно сильно при исследовании динамических характеристик слабо деформированных механических объектов. Целью изобретени вл етс повышение точности. Поставленна цель достигаетс тем, что в анализатор гастотных характеристик , содержащий первый тактовый генератор , которого соединен с входом реверсивного счетчика, выход которого подключен к входу блока посто нной пам ти , выход которого соединен с входом цифроанало1лэвого преобразовател , выход которого овл етс первым информационным выходом анализатора, выход первого тактового генератора подключен к входу счетчика, выход которого соединен с первым установочным входом триггера, выход которого соединен с управл ющим входом счетчика и управл ющими входами первого и BTopoix) интеграторов, информационшле входы которых соединены с выходом соответственно первого и второго аналого-цифровых преобразователей , входы подключены к выходам соответственно первого и второго умножителей, первые входы которых объединены и вл ютс информационным входом анализатора, выход реверсивного счетчика срединен с входом формировате л тригонометрических функций, выходы синуса и косинуса которого соединены с вторыми входами соответственно первого и второго умножителей, а выходы первого и второго интеграторов вл ютс соответственно вторым и третьим информационными выходами анализатора, введены тактовый генератор, ключ, группа N последовательно соединенных счетчиков-делителей и мультиплексор, причем выход второго тактового генератора соединен с первым входом ключа, выход которого подключен к входу первого счет чика-делител группы и первому входу мультиплексора, выход которого соеди шен с вторым установочным входом триггера , выход t -го ( 1,N ) счетчика-де лител соединен с ( i + I) взсодом i мультиплексора, а второй вход ключа вл етс входом запуска анализатора. На чертеже дана блок-схема анализатора . Анализатор частотных характеристик содержит тактовый генератор 1, реверсивный счетчик 2, блок 3 посто нной пам ти, цифроаналоговый преобразователь 4, умножители 5 и 6, формирователь 7 тригонометрических функций, аналого- иф ровые преобразователи 8 и 9, интеграторы 1О и 11, тактовый генератор 12, ключ 13, вход 14 запуска, счетчики-делители 15, мультиплексор 16, триггер 17, счетчик 18, первый информационный выход 19, информационный вход 20, второй 21 и третий 22 информшшонные выходы. Анализатор работает следующим образом . При подаче сигнала запуска по входу 14 формируетс сигнал, замыкающий ключ 13, при этом на выходе ключа 13 по в тс импульсы, формируемые тактовым генератором 12. Процесс вычисйхени интегралов Фурье анализатором частотаы характеристик начнетс после того, как с выхода мультиплексора 16 - на первый установочньй 1 вход триггера 17 поступит импульс, игмен ющий его состо ние. Интервал времени между запуском и по влением импульса, измен ющего состо ние триггера 17, определ етс тем, какой из входов мультиплексора 16 подклю чен к его выходу. В зависимости от кода , подаваемого на управл ющий вход мультиплексора 16, врем выстаивани анализатора частотных характеристик, т. е. задержка между запуском и начало процесса вычислени интеграла, измен е-р 10 14 в дискретно, может быть « тределено о формуле e-t - коэффициент деление счетчиков-делителей iBj К 1,2...- соответствует иомеру очет ласа-аелител 15, выход которого подкл чен на выход мультиплексора 16; f - частота тактового генератора 12. При К О, что соответствует прдключенню на выход мульт1шлексора 16 CHDM -нала с выхода ключа 13, врем выстаква ни равно нулю. После того, как „триггер 17 изменит свое состо вгае, счетчик 18 начинает от сч тывагь интервал времени, соответствующий периоду тестового сигнала, а в цифровых интеграторах 10 и 11 начина -етс накопление интегралов Фурье. В . дальнейшем процесс работы устройст1Й аналогичен работе известного лвалиэа--: тора частотных характеристик. Таким образом, введение в анализатор частотных характеристик тактового генератора 12, ключа 13, счетчиков-дештелей 15, мультиплексора 16 позвол ет вводить задержку между моментом формировани сигнала на входе 14 и началом процесса вычислени синфазной и квадратурной составл ющих исследуемого сигнала. Величина времени выстаивани измен етс дискретно в соответствии с кодом, подаваемым на управл ющий вход мультиплексора 16. Введение управл емой задержки обеспечивает и гереиие параметров исследуемого сигнала заведомо после окончани переходных процессов в исследуемой динамической системе , что повышает достоверность результатов измерени и исключает по вление дополнитефэных погрешностей анализатора частотных характеристик.The invention relates to information-measuring and computing equipment, in particular, to devices "1M", representing analogous code-analyzers of frequency characteristics. A frequency response analyzer is known that contains a harmonic signal tester generator and a Fourier coefficient calculator that implements the Fourier algorithm for calculating the symphonic and quadrature components of the test signal of the object under test to the test signal 1 ..... The disadvantage of this analyzer is the start of the process of calculating Fourier integrals until the end of remesh processes in the system, caused by a change in some parameter of the test signal (for example, amplitude). The closest to the technical essence of the invention is a: a schlizator containing a sequentially connected controlled clock generator, a reversing counter, a permanent storage device, a digital-to-word converter, the output of which is the output of the frequency characteristics analyzer, two multipliers, the first inputs of which combined with the input of the analyzer, the driver of the disputed functions, the input of which is connected to the output of the reversible counter, and the outputs, respectively, with the second inputs of the devices, two analog-to-digital converters, the inputs of which are connected to the outputs of multiplying devices, and the outputs to the inputs of digital integrators, a trigger, a counter, the control input of which is connected to the output of the trigger, and a clock input - with the output of a controlled clock generator, a signal generator The beginning of the measurement, the output of which is connected to the set trigger input, the second installation i trigger input is connected to the counter output. At the moment of pressing the Measurement trigger, the trigger clears its state, while the Counter Resolution signal comes to the counter input from the trigger turn signal, and the Integral Calculation Resolution signal is sent to the integrator control input. At the end of the period of the measured signal, which is determined by the filling time of the counter, an overflow signal is generated at its output, which returns the trigger to the initial state, thus terminating the operation of the integrators. At this moment, the content of the integrators corresponds to the integral of the product of the signal under study, i.e., the signal of the response of the object to the test harmonic signal, to the digital reference signals and cos w-t 2. The disadvantage of the known analyzer is the start of the calculation process immediately after the signal is received. The beginning of the intention is that the durability of the measurement is partial, since the process is partly and the result of the test can be detected during the transition process associated with the measurement of a test signal parameter, supplied to the system under investigation, if any, occurred immediately before the start of iaireni. This effect is especially pronounced when studying the dynamic characteristics of weakly deformed mechanical objects. The aim of the invention is to improve the accuracy. The goal is achieved by the fact that the analyzer contains the first clock generator, which is connected to the input of a reversible counter, the output of which is connected to the input of the permanent memory unit, the output of which is connected to the input of the digital-analogue converter, which output the first information output of the analyzer , the output of the first clock generator is connected to the input of the counter, the output of which is connected to the first installation input of the trigger, the output of which is connected to the control input of the counter the sensor and control inputs of the first and BTopoix) integrators, whose information inputs are connected to the output of the first and second analog-digital converters, respectively, the inputs are connected to the outputs of the first and second multipliers, the first inputs of which are combined and the information input of the analyzer, the output of the reversible counter median with the input of the form of trigonometric functions, the outputs of the sine and cosine of which are connected to the second inputs of the first and second multipliers, respectively, and the outputs The first and second integrators are, respectively, the second and third information outputs of the analyzer, a clock generator, a key, a group of N series-connected counter-dividers and a multiplexer are entered, the output of the second clock generator connected to the first input of the key, the output of which is connected to the first the divider of the group and the first input of the multiplexer, the output of which is connected to the second setup input of the trigger, the output of the t -th (1, N) counter-distributor is connected to the (i + I) second of the multiplexer, and th key input is a trigger input of the analyzer. The drawing is a block diagram of the analyzer. The frequency characteristics analyzer contains a clock generator 1, a reversible counter 2, a block of 3 permanent memory, a digital-analog converter 4, multipliers 5 and 6, a former 7 of trigonometric functions, analogue converters 8 and 9, integrators 1О and 11, clock generator 12 , key 13, start input 14, counter-dividers 15, multiplexer 16, trigger 17, counter 18, first information output 19, information input 20, second 21 and third 22 informative outputs. The analyzer works as follows. When the trigger signal is applied to the input 14, a signal is generated that closes the key 13, and at the output of the key 13, the pulses generated by the clock generator 12 are applied to the MS. The process of calculating the Fourier integrals by the frequency analyzer will start after the output of the multiplexer 16 goes to the first 1 trigger input 17 will receive a pulse that beats its state. The time interval between the start and the appearance of a pulse that changes the state of the trigger 17 is determined by which of the inputs of the multiplexer 16 is connected to its output. Depending on the code applied to the control input of the multiplexer 16, the dwell time of the frequency response analyzer, i.e., the delay between the start and the beginning of the integral calculation process, changing es 10 14 discretely, can be limited by the formula et the division of the divisor counters iBj K 1,2 ...- corresponds to the las-Aelitel 15 counting timer, the output of which is connected to the output of multiplexer 16; f is the frequency of the clock generator 12. When K O, which corresponds to the connection of the output of the multiplexer 16 CHDM channels to the output of the key 13, the exhibition time is not equal to zero. After the trigger 17 changes its state, the counter 18 starts from counting the time interval corresponding to the test signal period, and in digital integrators 10 and 11 the accumulation of Fourier integrals begins. AT . Further, the operation of the device is similar to the work of the well-known lvliaa--: torus of frequency characteristics. Thus, introducing into the analyzer the frequency characteristics of the clock generator 12, key 13, counters 15, multiplexer 16 allows introducing a delay between the moment the signal is formed at input 14 and the beginning of the calculation process of the in-phase and quadrature components of the signal under study. The magnitude of the aging time varies discretely in accordance with the code applied to the control input of the multiplexer 16. The introduction of a controllable delay also ensures that the parameters of the signal under investigation are known after the end of the transient processes in the studied dynamic system, which increases the reliability of measurement results and eliminates the appearance of additional error frequency response analyzer.
t-4rJt-4rJ