SU1001446A1 - Одновибратор - Google Patents

Одновибратор Download PDF

Info

Publication number
SU1001446A1
SU1001446A1 SU802984329A SU2984329A SU1001446A1 SU 1001446 A1 SU1001446 A1 SU 1001446A1 SU 802984329 A SU802984329 A SU 802984329A SU 2984329 A SU2984329 A SU 2984329A SU 1001446 A1 SU1001446 A1 SU 1001446A1
Authority
SU
USSR - Soviet Union
Prior art keywords
logic element
resistor
output
capacitor
input
Prior art date
Application number
SU802984329A
Other languages
English (en)
Inventor
Валерий Дмитриевич Глушков
Светлана Васильевна Журова
Алексей Алексеевич Яковлев
Original Assignee
Предприятие П/Я В-8466
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8466 filed Critical Предприятие П/Я В-8466
Priority to SU802984329A priority Critical patent/SU1001446A1/ru
Application granted granted Critical
Publication of SU1001446A1 publication Critical patent/SU1001446A1/ru

Links

Landscapes

  • Electronic Switches (AREA)

Description

() ОДН08ИБРАТОР

Claims (1)

  1. Известен одновибратор, содержащий логический элемент и последовательно соединенные конденсатор и резисто соедин ющий выход логического элемен та с общей шиной, обща  точка которых соединена с одним из входов логи ческого элемента 2 И, другой выход которогосоединен с клеммой запуска t 1 . Однако известный одновибратор характеризуетс  недостаточно высокой стабильностью длительности импульса при изменении питающего напр жени . Это св зано с тем, что пороговое напр жение логического элемента на КМД транзисторах растет с ростом напр жени  питани  быстрее, чем выходное. Цель изобретени  - повышение стабильности длительности импульса. Поставленна  цель достигаетс  тем, что в одновибратор, содержащий логический элемент 2 И на КМДП-тран .зисторах и последовательно соединенные конденсатор и резистор, соедин ющие выход логического элемента с общей шиной, введен дополнительный резистор , соедин ющий среднюю точку RC-цепочки с объединенными входами логического элемента , и корректирующий усилитель, содержащий р-п-р транзистор, коллектор которого соединен с объединенными входами логического элемента, база соединена с шиной питани  и через параллельно соединенные резистор и диод - с эмиттером , а эмиттер через конденсатор с входной клеммой. На чертеже приведена принципиальна  электрическа  схема одновибратора . Схема содержит логический элемент 1 (схема логического повторител ), вход которого соединен с коллектором транзистора 2 и с дополнительным резистором 3, а выход через врем задающий конденсатор подключен к общей точке врем задающего резистора 5 и дополнительного резистора 3. Эмиттер 310 транзистора 2 соединен с катодом диода 6, с резистором 7 и дополнительным конденсатором 8, а его база соединенна  с анодом диода 6 и другим концом резистора 7$ подключена к источнику питани . Устройство работает следующим образом В исходном состо нии транзистор 2 закрыт и на входе и на выходе ло-гического элемента 1 будет низкий уровень О. Врем задающий конденсатор разр жен. При запуске схемы положительным импульсом дифференцирующа  цепь из конденсатора 8 и резистора 7 вырабатывает положительный сигнал коротко длительности, который открывает тран зистор 2 и на вход логического элемента (повторител ) 1 поступает импульс , амплитуда которого практически равна напр жению питани . Этот си нал открывает логический элемент, перевод  его в единичное состо ние Положительный перепад напр жени  с выхода элемента 1 через цепь обратной св зи поступает на вход элемента . Схема переходит в квазиустоймивое состо ние, в котором происходит формирование длительности выходного ИгМпульса за счет зар да врем задающего конденсатора А. После того, как напр жение на входе логического повторител  снизитс  до порогового напр ж ни , элемент переключаетс , формиру  задний фронт выходного импульса. Схе ма возвращаетс  в исходное устойчивое состо ние. Врем  восстановлени  схемы опреде л етс  временем разр да конденсатора через резистор 5 и выходное сопротивление логического элемента 1 Повышенна  стабильность длительности- выходного сигнала одновибратора достигаетс  за счет сложени  на входе логического элемента 1 дозированного по длительности и зависимо от питающего напр жени  амплитуды выходного сигнала корректирующего ус лител  1 с сигналом от цепи обратно св зи, в результате чего происходит компенсаци  отставани  величины напр жени  результирующего сигнала на входе логического элемента 1 от вели ЧИНЫ изменени  порога переключени  Иц при изменении питающего напр жени  о-г и, до Ug, включение транзистора 2 .по схеме с общей базой характеризуетс  малым cipeMeHeM рассасывани  и позвол ет получать короткие запускающие импульсы на вход логического повторитеrifij ЧТО в свою очередь позвол ет получать короткие выходные сигналы (менее 100 не). Дирд 6 служит дл  защиты база-эмиттарного перехода транзистора от обратного напр жени  и быстрого восстановлени  дополнительного конденсатора 8. Дополнительный резистор 3 служит дл  разв зки входа логического элемента от его выхода при запуске.. Длительность i формируемого выходного сигнала одновибратора определ етс  по формуле ««iw где R - Врем задающий резист-: р 5, С - Врем задающий конденсатор 4; Е источник питани  логического элемента 1 порГ пороговое напр жение логического элемента 1 Формула изобретени  Одновибратор J содержащий логический элемент 2И на КМДП--транзисторах и последовательно соединенные конденсатор и резистор, соедин ющие выход логического элемента с общей шиной, отличающийе  тем, что, с целью повышени  стабильности длительности импульса, в него введен до-полнительный резистор, соедин ющий среднюю точку RC-цепочки с объединенными входами логического элемента, и корректирующий усилитель, содержащий , р-п-р-транзистор , коллектор которого соединен с объединенными входами логического элемента, база соединена с шиной питани  и через парал-лельно соединенные резистор и диод -. с эмиттером, а э иттep через конденсатор - с входной клеммой. Источники информации, прин тые во внимание при экспертизе К Гутников ИоС. Интегральна  электроника в измерительных устройствах Энерги , 1980, с- 232, рис, 15-За.
    dfod П
    л.
SU802984329A 1980-09-25 1980-09-25 Одновибратор SU1001446A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU802984329A SU1001446A1 (ru) 1980-09-25 1980-09-25 Одновибратор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU802984329A SU1001446A1 (ru) 1980-09-25 1980-09-25 Одновибратор

Publications (1)

Publication Number Publication Date
SU1001446A1 true SU1001446A1 (ru) 1983-02-28

Family

ID=20918627

Family Applications (1)

Application Number Title Priority Date Filing Date
SU802984329A SU1001446A1 (ru) 1980-09-25 1980-09-25 Одновибратор

Country Status (1)

Country Link
SU (1) SU1001446A1 (ru)

Similar Documents

Publication Publication Date Title
US3508167A (en) Pulse generator
US3986053A (en) Regenerator for pulse code modulation systems
US4513258A (en) Single input oscillator circuit
US2827568A (en) Transistor multivibrator
SU1001446A1 (ru) Одновибратор
US3033998A (en) Pulse former
JPH0255968B2 (ru)
CN211791469U (zh) 振荡器电路及开关霍尔传感器
JPS5883200A (ja) 電子式遅延電気雷管
US4086838A (en) Vibrato signal generating arrangement for an electronic musical instrument
US4281262A (en) Circuit arrangement for evaluating pulse generator signals of various amplitudes
SU1762379A1 (ru) Кварцевый генератор
SU900411A1 (ru) Одновибратор
SU938371A1 (ru) Одновибратор
US3474352A (en) D.c. to a.c. converter for use with battery driven clocks and the like
SU769710A1 (ru) Ждущий мкльтивибратор
JPH0212752Y2 (ru)
SU345600A1 (ru) Устройство задержки
SU1401551A1 (ru) Фотодатчик
SU1026285A1 (ru) Генератор импульсов
SU454671A1 (ru) Ждущий нессиметричный мультивибратор
SU974581A1 (ru) Таймер
JPS6243367B2 (ru)
SU493003A1 (ru) Мультивибратор
SU832710A1 (ru) Одновибратор