SE430455B - RECEIVER DEVICE WITH THE FUNCTION TO COMPRESS NOISE DURING Sudden Interruptions - Google Patents

RECEIVER DEVICE WITH THE FUNCTION TO COMPRESS NOISE DURING Sudden Interruptions

Info

Publication number
SE430455B
SE430455B SE7903456A SE7903456A SE430455B SE 430455 B SE430455 B SE 430455B SE 7903456 A SE7903456 A SE 7903456A SE 7903456 A SE7903456 A SE 7903456A SE 430455 B SE430455 B SE 430455B
Authority
SE
Sweden
Prior art keywords
signals
circuit
output signal
analog
sudden interruption
Prior art date
Application number
SE7903456A
Other languages
Swedish (sv)
Other versions
SE7903456L (en
Inventor
H Murakami
H Yamamoto
K Irie
K Hirade
Original Assignee
Nippon Telegraph & Telephone
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP4669178A external-priority patent/JPS54139417A/en
Priority claimed from JP53046693A external-priority patent/JPS5849874B2/en
Priority claimed from JP12143278A external-priority patent/JPS5549042A/en
Application filed by Nippon Telegraph & Telephone filed Critical Nippon Telegraph & Telephone
Publication of SE7903456L publication Critical patent/SE7903456L/en
Publication of SE430455B publication Critical patent/SE430455B/en

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers without distortion of the input signal
    • H03G3/20Automatic control
    • H03G3/30Automatic control in amplifiers having semiconductor devices
    • H03G3/34Muting amplifier when no signal is present or when only weak signals are present, or caused by the presence of noise signals, e.g. squelch systems
    • H03G3/345Muting during a short period of time when noise pulses are detected, i.e. blanking

Description

7903456- 7 2 latorn till anordningens utgång och som är anordnade att under sådana betingelser då organen för detektering av ett plötsligt avbrott detekterar ett plötsligt avbrott och dennas period utvälja signaler från interpoleringsanordningen och att över- föra de utvalda signalerna till anordningens utgångsuttag. 7903456- 7 2 lator to the output of the device and which are arranged to, under such conditions when the means for detecting a sudden interruption detect a sudden interruption and its period, select signals from the interpolation device and to transmit the selected signals to the output sockets of the device.

Utformningen och arbetssättet hos mottagningsorganen som har till uppgift att undertrycka transientbrus under plötsliga avbrott samt andra ändamål och fördelar med upp- finningen kommer att framgå av den nu följande detaljbeskriv- ningen, varvid hänvisas till bifogade ritningar, på vilka fig. l är ett blockschema som visar en utföringsform av mot- tagaranordningen med funktion att undertrycka transientbrus under plötsliga avbrott i överensstämmelse med föreliggande uppfinning, fig. 2 är ett blockschema som visar en utförings- form av den i en del av fig. l visade kretsen för detektering av plötsliga avbrott, fig. 3 visar skilda tidssignaler i vågor för att förklara arbetssättet hos den i fig. l visade anord- ningen, fig. 4 visar sambandet mellan skilda signalvågor och tidsvågor för att förklara arbetssättet hos den i fig. l visade anordningen under det plötsliga avbrottet, och fig. 5-8 visar blocksoheman som åskådliggör skilda modifierade ut- föringsformer av föreliggande uppfinning.The design and operation of the receiving means for suppressing transient noise during sudden interruptions and other objects and advantages of the invention will become apparent from the following detailed description, taken in conjunction with the accompanying drawings, in which: Fig. 1 is a block diagram shows an embodiment of the receiving device with the function of suppressing transient noise during sudden interruptions in accordance with the present invention, Fig. 2 is a block diagram showing an embodiment of the circuit for detecting sudden interruptions shown in a part of Fig. 1, Fig. 3 shows different time signals in waves to explain the operation of the device shown in Fig. 1, Fig. 4 shows the relationship between different signal waves and time waves to explain the operation of the device shown in Fig. 1 during the sudden interruption, and Figs. 5-8 show block sohemans illustrating various modified embodiments of the present invention.

Fig. l visar en utföringsform av en radiomottagare för undertryckning av transientbrus under plötsliga avbrott i överensstämmelse med uppfinningen. På ritningen avser hänvis- ningsbeteckningen ll ett ingångsuttag, till vilket matas modulerade analogsignaler (signaler i form av tal modulerat på bärvâg) från mobila stationer eller basstationer som har frekvensmodulerats, pulskodmodulerats eller amplitudmodule- rats. Banan genom vilken nämnda modulerade analogsignaler mottas av antennen (inte visad) på radiomottagaren och från denna antenn leder till nämnda ingångsuttag är känd, och eftersom denna bana inte har något direkt samband med före- liggande uppfinning har den inte beskrivits.Fig. 1 shows an embodiment of a radio receiver for suppressing transient noise during sudden interruptions in accordance with the invention. In the drawing, the reference numeral 11 refers to an input socket to which modulated analog signals (signals in the form of numbers modulated on a carrier) are fed from mobile stations or base stations which have been frequency modulated, pulse code modulated or amplitude modulated. The path through which said modulated analog signals are received by the antenna (not shown) on the radio receiver and from this antenna leads to said input socket is known, and since this path has no direct connection with the present invention, it has not been described.

Nämnda modulerade analogsignaler som förs till ingångs- uttaget ll vidarebefordras till en förstärkar- och demodula- torkrets 12 och till en krets 15 'för detektering av ett 79013456-7 3 plötsligt eller momentant avbrott. Denna krets 15 för detekte- ring av ett plötsligt avbrott reagerar endast för bärvågs-_ energin som ingår i de modulerade analogsignalerna, dvs. den mottagna energin. När den mottagna energin kommer att ligga under den förutbestämda nivån i en förutbestämd takt anses ett plötsligt avbrott ha inträffat, varvid en utgångssignal matas ut från kretsen för detektering av ett plötsligt avbrott, medan om den mottagna energin ligger över den förutbestämda nivån anses det att det plötsliga avbrottet har upphört, var- vid utgångssignalen från nämnda krets 13 som anger ett plöts- ligt avbrott upphör.Said modulated analog signals which are fed to the input socket 11 are forwarded to an amplifier and demodulator circuit 12 and to a circuit 15 'for detecting a sudden or momentary interruption. This circuit 15 for detecting a sudden interruption reacts only for the carrier energy contained in the modulated analog signals, i.e. the received energy. When the received energy will be below the predetermined level at a predetermined rate, a sudden interruption is considered to have occurred, an output signal being output from the circuit for detecting a sudden interruption, while if the received energy is above the predetermined level, it is considered that the sudden interruption has ceased, whereby the output signal from said circuit 13 indicating a sudden interruption ceases.

Fig. 2 visar en utföringsform av kretsen 13 för detekte- ring av ett plötsligt avbrott. På bifogade ritning sänds de- modulerade analogsignalerna från ingàngsuttaget ll till en helvägslikriktare 132 via ett uttag 131 för likriktning i nämnda likriktare. Utgångssignalen från likriktaren matas till ett lågpassfilter 135 med en gränsfrekvens av ca 500 Hz samt matas vidare till ett negativt ingångsuttag hos en kompa- rator 134 som innefattar en operationsförstärkare. Vid kompa- ratorns 134 positiva ingångsuttag är en referensspänningskälla Vs ansluten. Utgångssignalen från komparatorn 134 matas till en läskrets 155 som låser utgångssignalen från komparatorn 134 med klockpulstidgivning (CLl) samt vidarebefordrar sig- nalen till ett utgàngsuttag 156 såsom utgångssignalen Z från denna detekteringskrets 13.Fig. 2 shows an embodiment of the circuit 13 for detecting a sudden interruption. In the accompanying drawing, the demodulated analog signals are transmitted from the input socket 11 to a full-way rectifier 132 via a socket 131 for rectification in said rectifier. The output signal from the rectifier is fed to a low-pass filter 135 with a cut-off frequency of about 500 Hz and is further fed to a negative input socket of a comparator 134 which comprises an operational amplifier. At the positive input terminal of the comparator 134, a reference voltage source Vs is connected. The output signal from the comparator 134 is fed to a read circuit 155 which locks the output signal from the comparator 134 with clock pulse timing (CL1) and forwards the signal to an output terminal 156 as the output signal Z from this detection circuit 13.

Kretsen 13 för detektering av ett plötsligt avbrott diskriminerar eller urskiljer att ett plötsligt avbrott in- träffade i det ögonblick då den mottagna energin blev mindre än exempelvis 0 dâu' i syfte att detektera transient brus som härrör från fenomenet med snabb fading.The circuit 13 for detecting a sudden interruption discriminates or discovers that a sudden interruption occurred at the moment when the received energy became less than, for example, 0 dâu 'in order to detect transient noise arising from the phenomenon of rapid fading.

Den i fig. 2 visade låskretsen kan vara av en godtyck- lig lämplig typ under förutsättning att den bildar en krets som håller utgångssignalen från komparatorn 134 under den föreskrivna tiden. Det är tillräckligt om kretsen är en helt vanlig fasthållningskrets, ooh klockstyrning behövs egentligen inte.The latch shown in Fig. 2 may be of any suitable type provided that it forms a circuit which holds the output signal from the comparator 134 for the prescribed time. It's enough if the circuit is a normal holding circuit, ooh clock control is not really needed.

Nämnda förstärkar- och demodulatorkrets 12 demodulerar de modulerade analogingångssignalerna medelst en känd metod 79G3456- 7 4 och sänder de demodulerade analogsignalerna X till omkopplaren 14 och till fördröjningsminnesorganet 20 via ana1og-digital- omvandlaren eller PCM-kodaren 15. PCM-kodaren 15 samplar ana- logsignalerna eller talsignalerna med en förutbestämd samplings- frekvens fs (= 1/Ts), Ts, såsom signaler med frekvensen 8 kHz, 'och omvandlar det erhållna värdet till digital-talsignaler med exempelvis 12 bitar. Frekvenssignalerna som utnyttjas för att utföra samplingsoperationen består av klockpulser CL1 som alstras av en klockpulsgenerator 18 och som är visade i fig.Said amplifier and demodulator circuit 12 demodulates the modulated analog input signals by a known method and transmits the demodulated analog signals X to the switch 14 and to the delay memory means 20 via the analog-to-digital converter or the PCM encoder 15. the log signals or speech signals with a predetermined sampling frequency fs (= 1 / Ts), Ts, such as signals with the frequency 8 kHz, 'and converts the value obtained into digital speech signals with, for example, 12 bits. The frequency signals used to perform the sampling operation consist of clock pulses CL1 generated by a clock pulse generator 18 and shown in FIG.

BA; Digital-talsignalerna sänds sålunda till fördröjnings- minnesorganet 20, som kommer att beskrivas i detalj nedan.BA; The digital speech signals are thus transmitted to the delay memory means 20, which will be described in detail below.

Klockpulserna som matas ut från klockpulsgeneratorn 18 kommer nu att beröras närmare. Först inkluderar klockpulser som matas ut från klockpulsgeneratorn 18 klockpulsen CLl i en samplingsperiod TS, såsom är visat i fig. BA, såsom har nämnts ovan. Denna klockpuls CLl används såsom samplingssignal för den ovannämnda analog-digitalomvandlaren l5,vidare såsom skriv- signal för inskrivning i registret i fördröjningsminnesorganet 20, eller som lässignal för utläsning i interpoleringsanord-2 ningen från minnet. I denna utföringsform uppgår signalernas frekvens till 8 kHz.The clock pulses output from the clock pulse generator 18 will now be touched upon more closely. First, clock pulses output from the clock pulse generator 18 include the clock pulse CL1 in a sampling period TS, as shown in Fig. BA, as mentioned above. This clock pulse CL1 is used as a sampling signal for the above-mentioned analog-to-digital converter 15, further as a write signal for writing in the register in the delay memory means 20, or as a read signal for reading in the interpolation device from the memory. In this embodiment, the frequency of the signals is 8 kHz.

Klockpulsgeneratorn 18 alstrar också klockpulser CL2 med den i fig. 3B visade frekvensen TF. Dessa klockpulser utnyttjas för att bestämma anordningens ramperiod, och i den aktuella utföringsformen anses anordningen ha en frekvens som är sexton gånger större än klockpulsens frekvens, dvs. TF = 16 TS.The clock pulse generator 18 also generates clock pulses CL2 with the frequency TF shown in Fig. 3B. These clock pulses are used to determine the frame period of the device, and in the present embodiment the device is considered to have a frequency which is sixteen times greater than the frequency of the clock pulse, i.e. TF = 16 TS.

Klockpulsgeneratorn 18 alstrar klockpulser CL4 med frek- vensen TW enligt fig. BD, vilka pulser sedermera används såsom utläsningssignaler när signaler läses ut ur registret i för- dröjningsminnesorganet 20 och skrivs in i minnet. Perioden TW hos dessa klockpulser CL4 bör vara kort för att hindra inverkan på utläsningen från registret. I denna utföringsform är perioden TW bestämd enligt följande: T - 1 X 16 x 1 s w _ TV2 "8"'_'"'ooo "TG ' Värdet 128 är en konstant som är bestämd för detektering av 7903456-7 5 minimivärdet hos tonhöjdsfrekvensen som skall gdetekteras ur det mänskliga talet.The clock pulse generator 18 generates clock pulses CL4 with the frequency TW according to Fig. BD, which pulses are subsequently used as read-out signals when signals are read out of the register in the delay memory means 20 and written into the memory. The period TW of these clock pulses CL4 should be short to prevent the effect on the reading from the register. In this embodiment, the period TW is determined as follows: T - 1 X 16 x 1 sw _ TV2 "8" '_' "'ooo" TG' The value 128 is a constant determined to detect the minimum value of the pitch frequency. to be detected from human speech.

Klockpulsgeneratorn 18 alstrar klockpulser CL3 med frekvensen TR enligt fig. 30, varvid dessa pulser används så- som tidssignaler för utläsning av signaler ur minnet i för- dröjningsminnesorganet 20 för detektering av en tonhöjds- period. I den aktuella utföringsformen är frekvensen TR be- stämd enligt följande: X..l'_6__x s. 128 8000 127 X 52 X 2 Värdet 32 är en konstant för fastställande av data för tiden som utgör åtminstone ungefär hälften av den längsta perioden vid detektering av tonhöjdsperioden enligt metoden för extra- hering av tonhöjden på grundval av funktionen av den genom- snittliga storleksskillnaden (AMDF-metoden), till vilken är hänvisat nedan.The clock pulse generator 18 generates clock pulses CL3 with the frequency TR according to Fig. 30, these pulses being used as time signals for reading signals from the memory in the delay memory means 20 for detecting a pitch period. In the present embodiment, the frequency TR is determined as follows: X..l'_6__x p. 128 8000 127 X 52 X 2 The value 32 is a constant for determining data for the time which constitutes at least about half of the longest period at detection. of the pitch period according to the method for extracting the pitch based on the function of the average size difference (AMDF method), to which reference is made below.

Det ovannämnda fördröjningsminnesorganet 20 kommer nu att beskrivas. Detta organ omfattar ett register 21 som mot- tar digital-talsignaler från omvandlaren 15, ett minne 22, en skrivkrets 23 för att skriva in registrets utgångssignal i minnet 22, ett adressminne 24 för lagring av adressinfor- mationen hos minnet 22, en läskrets 25 för utläsning av i minnet 22 lagrade samplingssignaler och en styrenhet 26 som styr dessa elements drift.The above-mentioned delay memory means 20 will now be described. This means comprises a register 21 which receives digital speech signals from the converter 15, a memory 22, a writing circuit 23 for writing the output signal of the register in the memory 22, an address memory 24 for storing the address information of the memory 22, a reading circuit 25. for reading sampling signals stored in the memory 22 and a control unit 26 which controls the operation of these elements.

Registret 21 omfattar ett skiftregister för lagring i tur och ordning av det förutbestämda antalet digital-talsig- naler som omvandlas till PCM-koder av omvandlaren 15. Detta register 2l är så utformat att exempelvis sexton digital-tal- signaler lagras i serie, varvid registrets lagringsoperation styrs av en styrsignal S1 som utsänds från styrenheten 26 (fig. 3E). Registret 21 mottar med andra ord signalerna från omvandlaren 15 i enlighet med den ovannämnda klockpulsen CLl, varvid innehållet i dessa signaler sänds till skriv- kretsen 25 i en höghastighetsperiod hos klockpulsen CL4 sedan sexton digital-talsignaler har lagrats.The register 21 comprises a shift register for sequentially storing the predetermined number of digital speech signals which are converted into PCM codes by the converter 15. This register 21 is designed so that, for example, sixteen digital speech signals are stored in series, the register storage operation is controlled by a control signal S1 transmitted from the control unit 26 (Fig. 3E). In other words, the register 21 receives the signals from the converter 15 in accordance with the above-mentioned clock pulse CL1, the contents of these signals being sent to the writing circuit 25 in a high-speed period of the clock pulse CL4 after sixteen digital speech signals have been stored.

Skrivkretsen 23 skriver in signalerna som har utlästs ur minnet 21 i minnet 22 som utpekas av adressminnet i tur 7903456- 7 . 6 och ordning. Skrivkretsen 25 mottar skrivtidsignaler É2 som äri synkroniserade med klookpulsen CL4 och som tillförs från styr- enheten 26 (som är visad i fig. BE). Skrivkretsen 23 mottar också styrsignalerna S3 som alltid alstras såvida inte ett plötsligt avbrott detekteras men som upphör när ett sådant plötsligt avbrott verkligen inträffar och sedan alstras på nytt så snart avbrottet har upphört. Minnet 22 kan exempel- vis omfatta ett direktåtkomstminne och har förmåga att lagra signaler under ungefär dubbla den maximala perioden hos talet.The write circuit 23 writes the signals which have been read out from the memory 21 into the memory 22 which is designated by the address memory in turn 7903456-7. 6 and order. The writing circuit 25 receives writing time signals É2 which are synchronized with the clock pulse CL4 and which are applied from the control unit 26 (which is shown in Fig. BE). The write circuit 23 also receives the control signals S3 which are always generated unless a sudden interruption is detected but which cease when such a sudden interruption actually occurs and then generated again as soon as the interruption has ceased. The memory 22 may, for example, comprise a direct access memory and is capable of storing signals for approximately twice the maximum period of the speech.

Exempelvis kan minnets 22 kapacitet uppgå till 256 samplar.For example, the capacity of the memory 22 can amount to 256 samples.

Signalerna som sänds ut under styrning av styrenheten 26 via skrivkretsen 23 skrivs i adressen för det minne som utpekas av adressminnet 24, eller annars läses samplingssignalerna, som är lagrade i adressen via läskretsen 25 som är utpekad av adressminnet 24, ut i tur och ordning. Läskretsen 25 och adressminnet 24 mottar styrsignalerna S4, S5 från styrenheten 26 och verkställer utläsningsoperationen från minnet 22.The signals transmitted under the control of the control unit 26 via the write circuit 23 are written in the address of the memory designated by the address memory 24, or else the sampling signals stored in the address via the read circuit 25 designated by the address memory 24 are read out in turn. The read circuit 25 and the address memory 24 receive the control signals S4, S5 from the control unit 26 and perform the read operation from the memory 22.

Styrsignalerna S¿ används för att sända innehållet hos minnet 22 till kretsen 30 för diskriminering av tonhöjdsperioden, vilken krets kommer att beröras närmare nedan, och dessa sig- naler utgörs av pulser som alstras med en tidsbestäming som är synkroniserad med klockpulserna CLj med frekvensen TR (se fig. 50), varvid ifrågavarande pulser är grupperade i en grupp omfattande 52 x 2. Styrsignalerna S4 är visade i fig. EG.The control signals S¿ are used to send the contents of the memory 22 to the circuit 30 for discriminating the pitch period, which circuit will be discussed in more detail below, and these signals consist of pulses generated with a timing synchronized with the clock pulses CLj with the frequency TR ( see Fig. 50), the pulses in question being grouped in a group comprising 52 x 2. The control signals S4 are shown in Fig. EC.

Styrsignalerna S5 alstras med en tidsbestämning som är synkro- niserad med samplingspulsen CLl, såsom framgår av fig. 3H, och sistnämnda styrsignaler används för att sända innehållet i minnet 22 till interpoleringsanordningen 40, som kommer.att beröras nedan. De nämnda signalerna S4 omfattar pulser som är grupperade i en grupp omfattande 127 x 52 x 2 delar.The control signals S5 are generated with a timing synchronized with the sampling pulse CL1, as shown in Fig. 3H, and the latter control signals are used to send the contents of the memory 22 to the interpolator 40, which will be discussed below. The mentioned signals S4 comprise pulses which are grouped in a group comprising 127 x 52 x 2 parts.

Kretsen 30 för diskriminering av tonhöjdsperioden fast- ställer huruvida signalerna som utläses med tidsbestämningen som är visad i fig. 3G och i ramperioden från minnet 22 via läskretsen 30 befinner sig vid tonhöjdsperioden eller inte.The pitch period discrimination circuit 30 determines whether or not the signals read with the timing shown in Fig. 3G and in the frame period from the memory 22 via the read circuit 30 are at the pitch period.

Om det fastställs att signalerna har tonhöjdsperioden kommer utgångssignalen V1 att utsändas, medan utgångssignalen V2 sänds ut om de har icke-tonhöjdsperioden eller ingen period. 79Û3456-7 7 .Hi_ . __fl Nämnda krets 50 för diskriminering av tonhöjdsperioden omfattar en tonhöjdsperioddetektor }0a som detekterar perioden för en tonhöjd resp. en icke-tonhöjdsperioddetektor 30b som detekterar frånvaro av tonhöjdsperioden. Dessa detektorer verkställer sina respektive detekteringsoperationer med hjälp av samplingsinformation som läses ut ur minnet 22 via läs- kretsen 25 med perioden TR=Ä'..2_7.._X___JI.§._X____._L_____S 128 8000 127x 52x2 enligt den kända detekteringsmetoden. Såsom tonhöjdsperiod-l detektorn jOa utnyttjas en tonhöjdsextraherare för den genom- snittliga storleksskillnaden under utnyttjande av den genom- snittliga storleksskillnadsfunktionen (AMDF). Denna extrahe- rare söker absolutvärdena i skillnadssignalerna mellan för- dröjningstalsignalerna samt värdet J = JP, där totalvärdet för dessa skillnadssignaler har sitt minimum.If it is determined that the signals have the pitch period, the output signal V1 will be transmitted, while the output signal V2 will be transmitted if they have the non-pitch period or no period. 79Û3456-7 7 .Hi_. __fl Said circuit 50 for discriminating the pitch period comprises a pitch period detector} 0a which detects the period for a pitch resp. a non-pitch period detector 30b which detects the absence of the pitch period. These detectors perform their respective detection operations by means of sampling information read out of the memory 22 via the read circuit 25 with the period TR = Ä '.. 2_7 .._ X ___ JI.§._X ____._ L_____S 128 8000 127x 52x2 according to the known detection method. As the pitch period-1 detector j0a, a pitch extractor is used for the average size difference using the average size difference function (AMDF). This extractor searches for the absolute values in the difference signals between the delay number signals and the value J = JP, where the total value of these difference signals has its minimum.

Således kommer den totala summan av skillnadssignalerna som erhålls i denna utföringsform att representeras av föl- jande samband, nämligen n+j2 _ Sj = išä 'Xi - Xi _ 31, där Sj = summan av absolutvärdena hos skillnadssignalerna mellan de samplade värdena Xi = samplat värde när tiden är iTS Xi j = samplat värde när tiden är ITS - JTS n = värdet för att fastställa tiden vid ett visst ramläge 32 = konstant för att fastställa tiden med åtminstone ungefär hälften av maximiperioden såsom har nämnts ovan.Thus, the total sum of the difference signals obtained in this embodiment will be represented by the following relation, namely n + j2 _ Sj = išä 'Xi - Xi _ 31, where Sj = the sum of the absolute values of the difference signals between the sampled values Xi = sampled value when the time is iTS Xi j = sampled value when the time is ITS - JTS n = the value for determining the time at a certain frame position 32 = constant for determining the time by at least about half of the maximum period as mentioned above.

Extraheraren söker således det relativa adressvärdet JP som svarar mot referenssamplingssignalen där summan av absolutvärdena hos skillnadssignalerna blir ett minimum och utsänder det erhållna värdet såsom utgångssignalen V1 för tonhöjdsperioden.The extractor thus searches for the relative address value JP which corresponds to the reference sampling signal where the sum of the absolute values of the difference signals becomes a minimum and outputs the obtained value as the output signal V1 for the pitch period.

Den nämnda extraheraren är känd från en beskrivning i 79203456-7 8 artikeln "Average Magnitude Difference Function Pitch Extractor", som är skriven av Myron J. Ross et al och som kan återfinnas på sid 555-562 i "IEEE TRANSACTIONS ON ACOUSTICS, SPEECH, AND SIGNAL PROCESSING", volym ASSP-22, nr 5, oktober 1974. En detaljerad beskrivning av nämnda extraherare kommer således inte att ges.Said extractor is known from a description in the article "Average Magnitude Difference Function Pitch Extractor", which is written by Myron J. Ross et al and which can be found on pages 555-562 in "IEEE TRANSACTIONS ON ACOUSTICS, SPEECH "AND SIGNAL PROCESSING", Volume ASSP-22, No. 5, October 1974. Thus, a detailed description of said extractor will not be given.

Såsom detekteraren 50b för icke-tonhöjd utnyttjas en anordning som arbetar på grundval av en energimetod som särskiljer tystnad, dvs. icke-tal, från tal eller metoden med linjär förutsägningskodningskoefficient (LPC). Båda dessa metoder är allmänt kända och exempelvis beskrivna i "A Better Recognition Approach to Voiced - Unvoiced Silence Classification with Applioant to Speech Recognition" av Bishnu S. Atal et al, "IEEE TRANSACTIONS ON ACOUSTICS, sPEEcH, AND SIGNAL PRocEssING", volym AsSP-alæ, nr 3, juni 1976, sid 20l-212. Därför kommer inte heller dessa metoder att beskrivas i detalj. När detektorn 50b finner att ingen tonhöjd förekommer utsänder den automatiskt utgångssignalen V2 för inställning av samplingssignalerna till en pseudo- tonhöjdsperiod under en viss tid Ta (t.eX. 2 ms) före ett plötsligt avbrott. Således kommer utgångssignalen V2 att ut- göra ett relativt adressvärde som har fastställts gentemot de i minnet lagrade referenssamplingssignalerna när det plötsliga avbrottet inträffade.As the non-pitch detector 50b, a device operating on the basis of an energy method which distinguishes silence, i.e. non-speech, from speech or the linear prediction coding (LPC) method. Both of these methods are well known and are described, for example, in "A Better Recognition Approach to Voiced - Unvoiced Silence Classification with Applicant to Speech Recognition" by Bishnu S. Atal et al, "IEEE TRANSACTIONS ON ACOUSTICS, sPEEcH, AND SIGNAL PROCESSING", volume AsSP -alæ, No. 3, June 1976, pp. 20l-212. Therefore, these methods will not be described in detail either. When the detector 50b finds that there is no pitch, it automatically outputs the output signal V2 for setting the sampling signals to a pseudo-pitch period for a certain time Ta (e.g. 2 ms) before a sudden interruption. Thus, the output signal V2 will constitute a relative address value which has been determined with respect to the reference sample signals stored in the memory when the sudden interruption occurred.

Interpoleringsanordningen 40 har ett buffertregister 41 för utsändning av samplingssignalen eller innehållet utan fasfördröjning till senare steg dit utsändning sker från minnet 22 via läskretsen 25 hos minnesfördröjningsorga- net 20 samt grindkretsar 42, 45 för mottagning av de respek- tive utgångssignalerna från kretsen 15 för detektering av ett plötsligt avbrott för att verkställa en "och"-operation.The interpolator 40 has a buffer register 41 for transmitting the sampling signal or the content without phase delay to later stages where transmission takes place from the memory 22 via the reading circuit 25 of the memory delay means 20 and gate circuits 42, 45 for receiving the respective output signals from the circuit 15 for the circuit 15. a sudden interruption to execute an "and" operation.

OCH-grinden 42 sänder ut utgångssignalen V1 från tonhöjds- perioddetektorn 50a i tonhöjdsperioddiskrimineringskretsen 50 till styrenheten 26 i fördröjningsminnesorganet när ut- 'gångssignalen Z som anger ett plötsligt avbrott och som här- rör från kretsen 15 för detektering av ett plötsligt avbrott mottas. OCH-grinden 45 sänder ut styrutgångssignalen V2 till styrenheten 26 i fördröjningsminnesorganet 20 när utgångs- 79034-5-6-7 9 signalen V2 från icke-tonhöjdsdetektorn Éóh och utgångssignalen Z som anger ett plötsligt avbrott och som härrör från kretsen 13 för detektering av ett plötsligt avbrott mottas.AND gate 42 transmits the output signal V1 from the pitch period detector 50a in the pitch period discrimination circuit 50 to the control unit 26 in the delay memory means when the output signal Z indicating a sudden interruption and originating from the circuit 15 for detecting a sudden interruption. AND gate 45 transmits the control output signal V2 to the control unit 26 in the delay memory means 20 when the output signal V2 from the non-pitch detector E0h and the output signal Z indicating a sudden interruption and originating from the circuit 13 for detecting a sudden interruption is received.

När styrenheten 26 mottar styrutgångssignalerna V1 och 2 från grindarna 42 och 43 bringar nämnda enhet läskretsen 25 att i tur och ordning läsa samplingssignalerna hos minnet 22 pà basis av den relativa adressinformationen som ingår 1 de nämnda styrutgångssignalerna. Med andra ord sänds sig- nalerna S5 med samma tidsbestämning som den i fig. BH visade klockpulsen CLl till läskretsen 25. Adressminnet 24 utpekar den förutbestämda adressen på basis av adressinformationen som avser tonhöjdsperioden eller pseudotonhöjdsperioden och som mottas från styrenheten 26. Således läser läskretsen 25 i tur och ordning samplingssignalerna för den adress i minnet 22 som på detta sätt är utpekad av adressminnet 24 vid samp- lingsperioden för TS, varjämte nämnda läskrets sänder sig- nalerna till buffertregistret 41 i interpoleringsanordningen 40. När relativa adressignaler J. svarande mot tonhöjds- perioden sänds till styrenheten 26 från grinden 42 kommer efterföljande adressutpekningsinformation att sändas till adressminnet 24. Minnet 22 antas härvid lagra informationen i tur och ordning från det större adresstalet till det mindre, och den senaste informationen antas vara lagrad vid talet M1. Styrenheten 26 fastställer därefter vid vilket samp- lingstal i ramen som det plötsliga avbrottet har inträffat när det ovannämnda plötsliga avbrottet inträffade samt när den relativa adressignalen Jp mottogs från grinden 42. Under antagande av att detta skedde vid den fjärde adressen sänds adresstyrinformationen S7 från styrenheten 26 till adress- minnet 24 för att utläsningen skall påbörjas från talet (M1 + Jp - 4). Styrenheten utpekar därefter i tur och ord- ning talen (M1 + Jp - 4) till M1 i adressminnet 24 samt ut- pekar därpå talen med början med (M1 + Jp) mot M1. Detta arbetssätt hos adressminnet 24 och styrenheten 26 utförs inom driften för den vanliga centrala behandlingsenheten och minnet och på i och för sig allmänt känt sätt, varför ytterligare förklaring inte torde behövas. 1911z.4s6- 'i 10 Utgångssignalen från interpoleringsanordningens 40 buffertregister 41 sänds till digital-analogomvandlaren 50 och avkodas där till analogsignaler. Utgångssignalen Y matas därpå till omkopplingsorganet 14. Det antas nu attcbn normala module- rade analogingängssignalen, som inte innehåller det plötsliga avbrottet, matas till ingångsuttaget ll. Härvid kommer kretsen 13 för detektering av ett plötsligt avbrott inte att påverkas, varför ingen utgångssignal Z sänds ut. Omkopplingsorganet 14 kommer därför att vidarebefordra utgångssignalen X från för- stärkar- och demodulatorkretsen 12 utan modifiering till de senare stegen. Således demoduleras den modulerade analcgin- gångssignalen, som har matats till ingångsuttaget ll, av för- stärkar- och demodulatorkretsen 12, varjämte den demodulerade utgângssignalen eller analogtalsignalen X, såsom utgångssig- nalen som är visad mellan tiderna tl och tg i fig. 4A, matas via omkopplingsorganet 14 och utgångsuttaget utan modifie- ring till det senare steget, som exempelvis kan utgöras av en högtalare, via en lâgfrekvensförstärkare. Utgångssignalen från omkopplingsorganet 14 är visad i fig. 4D.When the control unit 26 receives the control output signals V1 and 2 from the gates 42 and 43, said unit causes the reading circuit 25 to read in turn the sampling signals of the memory 22 on the basis of the relative address information included in the said control output signals. In other words, the signals S5 are sent with the same timing as the clock pulse CL1 shown in Fig. BH to the read circuit 25. The address memory 24 designates the predetermined address on the basis of the address information relating to the pitch period or the pseudoton pitch period and received from the control unit 26. in turn, the sampling signals for the address in the memory 22 thus designated by the address memory 24 during the sampling period for TS, and said read circuit transmits the signals to the buffer register 41 in the interpolator 40. When relative address signals J. corresponding to the pitch the period is sent to the control unit 26 from the gate 42, subsequent address designation information will be sent to the address memory 24. The memory 22 is assumed to store the information in turn from the larger address number to the smaller one, and the latest information is assumed to be stored at the number M1. The control unit 26 then determines at which sampling number in the frame the sudden interruption occurred when the above-mentioned sudden interruption occurred and when the relative address signal Jp was received from the gate 42. Assuming that this took place at the fourth address, the address control information S7 is transmitted from the control unit 26 to the address memory 24 to start reading from the number (M1 + Jp - 4). The control unit then points in turn to the numbers (M1 + Jp - 4) to M1 in the address memory 24 and then points the numbers starting with (M1 + Jp) to M1. This mode of operation of the address memory 24 and the control unit 26 is performed within the operation of the usual central processing unit and the memory and in a manner generally known per se, so further explanation should not be needed. The output signal from the buffer register 41 of the interpolator 40 is sent to the digital-to-analog converter 50 and decoded there to analog signals. The output signal Y is then supplied to the switching means 14. It is now assumed that the normal modulated analog input signal, which does not contain the sudden interruption, is supplied to the input terminal 11. In this case, the circuit 13 for detecting a sudden interruption will not be affected, so no output signal Z is transmitted. The switching means 14 will therefore pass the output signal X from the amplifier and demodulator circuit 12 without modification to the later stages. Thus, the modulated analog input signal supplied to the input terminal 11 is demodulated by the amplifier and demodulator circuit 12, and the demodulated output signal or analog number signal X, such as the output signal shown between times t1 and tg, is supplied in Fig. 4. via the switching means 14 and the output socket without modification to the latter stage, which may, for example, be a loudspeaker, via a low-frequency amplifier. The output signal from the switching means 14 is shown in Fig. 4D.

PCM-kodaren l5 samplar utgångssignalen från förstärkar- och demodulatorkretsen l2 vid TS = l/8000 s på basis av klockpulsen CLl och tillför utgångssignalen till registret 2l i fördröjningsminnesorganet 20. Registret 21 lagrar i tur och ordning utgångssignalen från kodaren 15 under styrning av styrsignalerna S1 som tillförs från styrenheten 26 med samma tidsbestämning som nämnda samplingsoperation. När samp- lingssignaler har lagrats i alla de sexton samplarna i nämnda register 21 läses innehållet ut med hög hastighet i tur och ordning från detta register 21 med samma tidsbestämning som klockpulsen CL4 medelst styrsignalerna S1 fram till tid- punkten då nästa samplingsoperation utförs.The PCM encoder 15 samples the output signal from the amplifier and demodulator circuit 12 at TS = 1/8000 s based on the clock pulse CL1 and supplies the output signal to the register 21 in the delay memory means 20. The register 21 sequentially stores the output signal from the encoder 15 under the control of the control signals S1. supplied from the control unit 26 with the same timing as said sampling operation. When sampling signals have been stored in all the sixteen samples in said register 21, the contents are read out at high speed in turn from this register 21 with the same timing as the clock pulse CL4 by means of the control signals S1 until the time when the next sampling operation is performed.

Skrivkretsen 25 skriver i tur och ordning in innehållet somläses ut ur registret 21 under kontroll av styrsignalernai S2 som tillförs från styrenheten 26 med samma tidsbestämning som klookpulsen CL4 i adressen för det av adressminnet 24 utpekade minnet 22. 7903456-7 ll När inga plötsliga avbrott detekteras sänder styrenheten 26 styrsignalerna S4 till läskretsen 25 och till adressminnet 24, såsom är visat i fig. EG, vilket medför att läskretsen 25 i tur och ordning utför utläsning från minnet 22 i perioden TR och sänder utgàngssignalen till kretsen 50 för diskrimine- ring av tonhöjdsperioden. Kretsen 30 detekterar j, där Sj har sitt minimivärde, medelst följande samband, nämligen n+5l s¿=_s_ Äici-xi-j i=n på grundval av funktionen av den genomsnittliga storleks- skillnaden. Denna beräkning utförs medan TC = (127/128) x (16/8000) s. Således detekteras j för det fallet att Sj har sitt minimum, och kombinationen av Xi och XI-3, som har givits detta värde, diskrimineras såsom representerande tonhöjds- perioden, varjämte skillnaden i den relativa adressen mellan Xi och Xi-j hålls i minnet såsom tonhöjdsperiodinformation.The write circuit 25 in turn writes the contents read out of the register 21 under the control of the control signals S2 supplied from the control unit 26 with the same timing as the clock pulse CL4 in the address of the memory 22 designated by the address memory 24. 7903456-7 ll When no sudden interruptions are detected the control unit 26 sends the control signals S4 to the read circuit 25 and to the address memory 24, as shown in Fig. EC, which causes the read circuit 25 to take a readout from the memory 22 in the period TR and send the output signal to the circuit 50 to discriminate the pitch period. . The circuit 30 detects j, where Sj has its minimum value, by means of the following relationship, namely n + 5l s¿ = _s_ Äici-xi-j i = n on the basis of the function of the average size difference. This calculation is performed while TC = (127/128) x (16/8000) s. Thus, j is detected in the case that Sj has its minimum, and the combination of Xi and XI-3, which has been given this value, is discriminated as representing pitch period, and the difference in the relative address between Xi and Xi-j is kept in memory as pitch period information.

Detta värde utgör då utgångssignalen i form av utgångssignalen V1. Från tonhöjdperioddiskrimineringskretsens 30 detektor 30b för icke-tonhöjd utgörs utgångssignalen av pseudotonhöjds- periodutgängssignalen V2 när samplingssignalerna som för ögön- blicket är lagrat i minnet 22 är av icke-tonhöjdstyp.This value then constitutes the output signal in the form of the output signal V1. From the pitch period detector 30b of the non-pitch discrimination circuit 30b, the output signal is the pseudo-pitch period output signal V2 when the sampling signals currently stored in the memory 22 are of the non-pitch type.

När ett plötsligt avbrott inträffar vid tidpunkten tg i fig. MA detekterar kretsen 13 för detektering av det plöts- liga avbrottet att detta inträffar. Den detekterade utgångs- signalen Z (jämför fig. 4B) matas därvid till styrenheten 26 för fördröjningsminnesorganet 20 och vidare till grindar- na 42 och 43 i interpoleringsanordningen 40 samt till omkopp- lingsorganet 14. När styrenheten 26 mottar utgångssignalen ' Z från kretsen 13 för detektering av ett plötsligt avbrott matar nämnda styrenhet styrsignalerna S5 till skrivkretsen 23 från och med den tidpunkten för att hindra registret 21 från att utföra en inskrivningsoperation i minnet 22. Sam- tidigt sänds informationen V1 eller V2 avseende tonhöjds- perioden för samplingssignalerna som är lagrade i minnet 22 omedelbart före det plötsliga avbrottet ut från endera av grindarna 42 och ÄB i interpoleringsanordningen 40. Ur exem- pelvis den i fig. ÅA visade vågen detekteras tonhöjdsperioden 79as4s6-7 l2 för tiden tj-t¿ när det plötsliga avbrottet inträffar vid tid- punkten tg, varvid utgångssignalen Vi från tonhöjdsperioddetek- torn 30a avseende tonhöjdsperioden sänds till styrenheten 26.When a sudden interruption occurs at the time tg in Fig. MA, the circuit 13 for detecting the sudden interruption detects that it is occurring. The detected output signal Z (compare Fig. 4B) is then supplied to the control unit 26 for the delay memory means 20 and further to the gates 42 and 43 in the interpolation device 40 and to the switching means 14. When the control unit 26 receives the output signal 'Z from the circuit 13 for detecting a sudden interruption, said control unit supplies the control signals S5 to the write circuit 23 from that time to prevent the register 21 from performing a write operation in the memory 22. At the same time, the information V1 or V2 regarding the pitch period of the sampling signals stored in the memory 22 immediately before the sudden interruption from either of the gates 42 and ÄB in the interpolator 40. From the wave shown in Fig. ÅA, for example, the pitch period 79as4s6-7 l2 is detected for the time tj-t¿ when the sudden interruption occurs at the time interval. point tg, whereby the output signal Vi from the pitch period detector 30a regarding the pitch period is sent to the control unit 26.

Styrenheten 26 diskriminerar därefter medelst den ovan be- skrivna metoden från vilken adress i det i minnet 22 lagrade innehållet informationen skall tas ut på basis av nämda ut- gångssignal V1 samt sänder signalerna S till adressminnet 24. Styrenheten 26 sänder också styrsignalerna S5 (jämför fig. BH) till läskretsen 25 och till adressminnet 24. Sålunda kommer läskretsen 25 att i tur och ordning läsa samplingssig- nalerna avseende vågorna som är visade i tidsavsnittet t3-t¿ i fig. ÄA ut ur minnet 22 och att sända dem till buffert- registret 41 i interpoleringsanordningen 40. Buffertregistret 41 sänder i sin tur sin utgångssignal till PCM-avkodaren 50 j för avkodning däri och för vidarebefordran till omkopplings- organet 14 såsom interpolerade signaler i form av analogvâgorna som är visade i fig. ÄC. Omkopplingsorganet 14 matar ut dessa interpolerade signaler Y efter signalerna som mottas från de- moduleringskretsen 12 fram till tidpunkten som omedelbart före- går det plötsliga avbrottet. Utgångssignalen från omkopplings- organet l4 är således visat i fig. 4D.The control unit 26 then discriminates by means of the method described above from which address in the content stored in the memory 22 the information is to be extracted on the basis of said output signal V1 and sends the signals S to the address memory 24. The control unit 26 also sends the control signals S5 (compare fig. BH) to the read circuit 25 and to the address memory 24. Thus, the read circuit 25 will in turn read the sampling signals regarding the waves shown in the time section t3-t¿ in Fig. ÄA out of the memory 22 and send them to the buffer memory. the register 41 in the interpolator 40. The buffer register 41 in turn sends its output signal to the PCM decoder 50j for decoding therein and for forwarding to the switching means 14 as interpolated signals in the form of the analog waves shown in Fig. ÄC. The switching means 14 outputs these interpolated signals Y after the signals received from the demodulation circuit 12 until the time immediately preceding the sudden interruption. The output signal from the switching means 14 is thus shown in Fig. 4D.

Interpoleringen fortsätter till dess att utgångssignalen Z inte längre sänds ut från kretsen 13 för detektering av ett plötsligt avbrott, och när avbrottet upphör kommer de ur- sprungliga betingelserna att återställas, varvid omkopplings- ' organet lä sänder demoduleringssignalerna K som en utgångssig- nal till det senare steget. Interpoleringen kan annars vara så utformad att den skall fortsätta till dess att den efter- följande ramen påbörjas, i vilket fall exempelvis lâskretsen 155 mottar klocksignalen CL2 i stället för klocksignalen CLl.The interpolation continues until the output signal Z is no longer transmitted from the circuit 13 for detecting a sudden interruption, and when the interruption ceases, the original conditions will be restored, the switching means le transmitting the demodulation signals K as an output signal to the later step. The interpolation may otherwise be designed to continue until the subsequent frame is started, in which case, for example, the latch 155 receives the clock signal CL2 instead of the clock signal CL1.

Fig. 4A åskådliggör fallet då ett plötsligt avbrotte inträffar vid tidpunkten t5 och tonhöjdperiodsignalerna i tidsavsnittet t -t6 används som interpoleringssignaler resp._ då det plötsliga avbrottet inträffar vid tidpunkten t8 och tonhöjdsperiodsignalerna i tidsavsnittet t9-ts används såsom interpoleringssignaler. I båda dessa fall kommer interpole- ringen att ske på likartat sätt som vad som beskrivits i an- 79034256- 7 15 slutning till tidpunkten ta ovan. Då ett plötsligt avbrott uppträder och signalerna som omedelbart föregår detta avbrott är icke-tonhöjdssignaler blir arbetssättet det som kommer att beskrivas nedan i samband med att ett plötsligt avbrott in- träffar vid tidpunkten tlo i fig. 4A. Demodulerade analogsig- naler X som omedelbart föregår det plötsliga avbrottet vid tidpunkten tlo har ingen tonhöjd. När således de samplade värdena hos dessa signaler lagras i minnet 22 och kretsen 50 för diskriminering av tonhöjdperioden diskriminerar denna ton- höjdperiod kommer detektorn }Ob för icke-tonhöjdperioden att sända ut utgângssignalen V2. När styrenheten 26 vid tidpunkten tlo får kännedom om det plötsliga avbrottet med hjälp av ut- gångssignalen Z (i tidsavsnittet tlo-tlg enligt fig. ÄB) från kretsen 13 för detektering av ett plötsligt avbrott sänder styrenheten 26 ut styrsignalerna S7 till skrivkretsen 25 för att upphäva inskrivning i minnet 22 från och med då. Styren- heten 26 sänder samtidigt ut styrsignalerna S7 till adress- minnet 24 för att möjliggöra utläsning av den i minnet 22 lagrade informationen såsom samplingssignalerna vid tidpunkten ta 26 sänder vidare ut styrsignalerna S5 (fig. BH) till läskret- sen 25 för utläsning i tur och ordning av samplingsvärdena som svarar mot analogsignalerna i tidsavsnittet tll-tlo hos minnet 22, varvid dessa signaler vidarebefordras till omkopp- lingsorganet lä såsom interpoleringssignaler Y (i tidsav- snittet tll-tlo i fig. 40) via registret 41 i interpolerings- anordningen 40 och digital-analogomvandlaren 50.Fig. 4A illustrates the case where a sudden interruption occurs at time t5 and the pitch period signals in time section t -t6 are used as interpolation signals and when the sudden interruption occurs at time t8 and the pitch period signals in time interval t9-ts are used as interpolation signals. In both these cases, the interpolation will take place in a manner similar to that described in connection with the time taken above. When a sudden interruption occurs and the signals immediately preceding this interruption are non-pitch signals, the mode of operation will be that which will be described below in connection with a sudden interruption occurring at the time tlo in Fig. 4A. Demodulated analog signals X which immediately precede the sudden interruption at time tlo have no pitch. Thus, when the sampled values of these signals are stored in the memory 22 and the pitch period discrimination circuit 50 discriminates this pitch period, the non-pitch period detector} will emit the output signal V2. When the control unit 26 at the time t10 becomes aware of the sudden interruption by means of the output signal Z (in the time section tlo-tlg according to Fig. ÄB) from the circuit 13 for detecting a sudden interruption, the control unit 26 sends out the control signals S7 to the writing circuit 25 to cancel writing in memory 22 from then on. The control unit 26 simultaneously transmits the control signals S7 to the address memory 24 to enable reading of the information stored in the memory 22, such as the sampling signals at time 26, further transmitting the control signals S5 (Fig. BH) to the read circuit 25 for reading in turn and arranging the sampling values corresponding to the analog signals in the time section t11-t10 of the memory 22, these signals being forwarded to the switching means lä as interpolation signals Y (in the time section t11-t10 in Fig. 40) via the register 41 in the interpolation device 40 and the digital-to-analog converter 50.

Då interpoleringsoperationen enligt ovan har utförts korrigeras ingångsvågorna till mottagaranordningen (fig. 4A) på det i fig. 4D visade sättet, varefter de sänds ut vidare till det senare steget,sásom lägfrekvensförstärkaren, hög- talaren, etc. Eftersom interpoleringen utförs på basis av en detekterad tonhöjdsperiod kommer i denna utföringsform som omedelbart föregår det plötsliga avbrottet. Styrenheten sammankoppling mellan den normala signalen och interpola- ringssignalen att bli mjuk, varvid tillräckligt tillfreds- ställande analogsignaler erhålls, i vilka bruset har under- tryckts.When the interpolation operation as above has been performed, the input waves to the receiving device (Fig. 4A) are corrected in the manner shown in Fig. 4D, after which they are transmitted on to the later stage, such as the low frequency amplifier, the speaker, etc. Since the interpolation is performed on a detected pitch period comes in this embodiment which immediately precedes the sudden interruption. The control unit interconnects between the normal signal and the interpolation signal to become soft, whereby sufficiently satisfactory analog signals are obtained, in which the noise has been suppressed.

Föreliggande uppfinning får givetvis inte anses vara begränsad till den ovan beskrivna utföringsformen, utan 79øs4se-7 14 skilda tillämpningar och modifikationer kan förekomma. Exempel- vis visar fig. 5 en utföringsform i vilken ett omkopplingsorgan 55 är anordnat mellan analog-digitalomvandlaren 15 och fördröj- ningsminnesorganet 20 enligt fig. 1, varvid nämnda omkopplings- organ 55 tillhandahåller utgângssignalen från analog-digita1om- vandlaren 15 till registret 21 i fördröjningsminnesorganet 20 utan modifiering om utgångssignalen Z från kretsen 15 för detektering av ett plötsligt avbrott inte tillförs. Då utgångs- signalen Z tillförs medför detta omkoppling för matning av ut- gångssignalen från buffertregistret 41 i interpoleringsanord- ningen 40 till registret 21. Detta hindrar samplar på momen- tant avbrottsbrus, som uppträder på nytt under interpoleringen i det tidigare avbrottet, från att inplaceras i minnet 22.The present invention must of course not be considered to be limited to the embodiment described above, but various applications and modifications may occur. For example, Fig. 5 shows an embodiment in which a switching means 55 is arranged between the analog-to-digital converter 15 and the delay memory means 20 according to Fig. 1, said switching means 55 providing the output signal from the analog-to-digital converter 15 to the register 21 in the delay memory means 20 without modification if the output signal Z from the circuit 15 for detecting a sudden interruption is not supplied. When the output signal Z is applied, this causes switching to supply the output signal from the buffer register 41 in the interpolator 40 to the register 21. This prevents samples of instantaneous interrupt noise, which reappear during the interpolation in the previous interrupt, from being placed in memory 22.

I detta fall kommer enbart de sanna signalerna att användas såsom interpoleringssignalerna. Eftersom utformningen och arbetssättet i skilda andra delar än vad som beskrivits ovan är desamma som i fig. 1 kommer ingen ytterligare beskrivning attlges.In this case, only the true signals will be used as the interpolation signals. Since the design and operation of various parts other than those described above are the same as in Fig. 1, no further description will be given.

När signalerna som matas till ingångsuttaget ll i fig. 1 utgörs av digitalsignaler, såsom PCM-digitalsigrxaler, är kretsen utformad på det i fig. 6 visade sättet. Skillnaderna mellan de båda är att en regenerativ överdragskrets 60 an- vänds för att förstärka och forma digitalsignalerna i stället för förstärkar- och demodulatorkretsen 12 enligt fig. 1, vidare att analog-digitalomvandlaren 15 och digital-analog- omvandlaren 50 i fig. 1 har avlägsnats och att en avkodar- krets 61 är anordnad på omkopplingsorganets 14 utgångssida.When the signals supplied to the input terminal 11 in Fig. 1 consist of digital signals, such as PCM digital signals, the circuit is formed in the manner shown in Fig. 6. The differences between the two are that a regenerative coating circuit 60 is used to amplify and shape the digital signals instead of the amplifier and demodulator circuit 12 of Fig. 1, further that the analog-to-digital converter 15 and the digital-to-analog converter 50 in Fig. 1 have has been removed and that a decoder circuit 61 is arranged on the output side of the switching means 14.

Kretsen 15 för detektering av ett plötsligt avbrott och om- kopplingsorganet 14 behandlar således digitalsignaler i stället för analogsignalerna enligt fig. 1. Den ovan be- skrivna och i fig. 6 visade utformningen eliminerar på samma sätt som utformningen enligt fig. 1 transientbrus som föror- sakas av fenomenet med snabb fading eller brus under ett plötsligt avbrott i det mobila kummunikationssystemet. Ehuru ett direktâtkomstminne utnyttjades såsom fördröjningsminnes- kretsen i denna utföringsform kan andra kända minneselement, såsom CCD, användas i stället.The circuit 15 for detecting a sudden interruption and the switching means 14 thus process digital signals instead of the analog signals according to Fig. 1. The design described above and shown in Fig. 6 eliminates transient noise as a conductor in the same way as the design according to Fig. 1. is caused by the phenomenon of rapid fading or noise during a sudden interruption in the mobile communication system. Although a direct access memory was used as the delay memory circuit in this embodiment, other known memory elements, such as CCD, may be used instead.

Analog-digitalomvandlaren 15 enligt fig. 1 kan vara in- kopplad framför punkten där utgångssignalen från demodulerings- 79ez4ss-7 15 kretsen l2 avgrenas till fördröjningskretsennàö och till om- kopplingsorganet 14. I detta fall är digital-analogomvandlaren 50 enligt fig. l inkopplad på omkopplingsorganets 14 utgångs- sida.The analog-to-digital converter 15 according to Fig. 1 may be connected in front of the point where the output signal from the demodulation circuit 12 is branched to the delay circuit and to the switching means 14. In this case, the digital-to-analog converter 50 according to Fig. 1 is connected to the output side of the switching means 14.

Föreliggande uppfinning kommer till nytta då det gäller att undertrycka transientbrus under fenomenet med snabb fading i mobilkommunikationssystem, men uppfinningen kan också ut- nyttjas för att undertrycka brus som alstras i ett mobilkommu- nikationssystem när den mobila stationen korsar angränsande zoner till omkopplingszoner.The present invention is useful in suppressing transient noise during the phenomenon of rapid fading in mobile communication systems, but the invention can also be used to suppress noise generated in a mobile communication system when the mobile station crosses adjacent zones to switching zones.

Fig. 7 visar en annan variant av föreliggande uppfinning där uppfinningen är tillämpad på ett system i vilket talana- lysparametrar som erhålls på sändarsidan sänds till mottagar- sidan, varjämte de således mottagna signalerna syntetiseras för alstring av en analogtalsignal. I fig. 7 behandlas de mottagna signalerna, som matas in i ingångsuttaget 65, av den regenerativa överdrags- och demoduleringskretsen 65, var- jämte de omvandlas till analysparametrar Pe för digitalsig- naler. Parametrarna som används här är i regel PARCOR-koeffi- cienterna Kf, pulsamplituden, brusamplituden och tonhöjds- periodinformation. I detta sammanhang hänvisas till artikeln "An Audio Response Unit Based on Partial Autocorrelation" av F. Itakura et al i "IEEE Trans.", volym COM-20, nr 4, augusti 1972, sid 792, då det gäller att framställa eller syntetisera talanalysparametrarna.Fig. 7 shows another variant of the present invention where the invention is applied to a system in which speech analysis parameters obtained on the transmitter side are transmitted to the receiver side, and the signals thus received are synthesized to generate an analog speech signal. In Fig. 7, the received signals input to the input terminal 65 are processed by the regenerative cover and demodulation circuit 65, and converted to analysis parameters Pe for digital signals. The parameters used here are usually the PARCOR coefficients Kf, pulse amplitude, noise amplitude and pitch period information. In this context, reference is made to the article "An Audio Response Unit Based on Partial Autocorrelation" by F. Itakura et al in "IEEE Trans.", Volume COM-20, No. 4, August 1972, page 792, when it comes to producing or synthesizing the number analysis parameters.

Parametrarna som utgör utgångssignalen från den rege- nerativa överdrags- och demoduleringskretsen 65 sänds till fördröjningsminnesorganet 66 och omkopplingsorganet 67 parallellt. Fördröjningsminnesorganet 66 lagrar i tur och ordning signalerna X i enlighet med klockdrivningen för den förutbestämda perioden, och detta organ består av en känd krets, såsom en fördröjningsledning, ett skiftregister eller ett direktåtkomstminne. Utgångssignalen från denna fördröj- ningsminneskrets 66 matas till omkopplingsorganet 67 som omkopplar ingångssignalerna beroende på närvaron eller av- saknaden av en utgångssignal Z från kretsen 68 för detekte- ring av ett plötsligt avbrott och sänder sin utgångssignal 799.3 4.56- 7 16 till syntetiseringskretsen 70. Syntetiseringskretsen 70 utfört talanalys enligt metoden som är beskriven i den ovannämnda artikeln samt sänder ut de önskade analogtalsignalerna såsom sin utgångssignal. Kretsen 68 för detektering av ett plötsligt avbrott är densamma som kretsen 13 som utnyttjades i ut- föringsformen enligt fig. l.The parameters constituting the output signal from the regenerative coating and demodulation circuit 65 are transmitted to the delay memory means 66 and the switching means 67 in parallel. The delay memory means 66 stores in turn the signals X in accordance with the clock operation for the predetermined period, and this means consists of a known circuit, such as a delay line, a shift register or a direct access memory. The output signal from this delay memory circuit 66 is supplied to the switching means 67 which switches the input signals due to the presence or absence of an output signal Z from the circuit 68 for detecting a sudden interruption and sends its output signal 799.3 4.56-7 16 to the synthesizing synthesis circuit 70. 70 performed speech analysis according to the method described in the above-mentioned article and transmits the desired analog speech signals as its output signal. The circuit 68 for detecting a sudden interruption is the same as the circuit 13 used in the embodiment of Fig. 1.

I den enligt ovan utformade kretsen sänds utgångssig- nalen K från den regenerativa överdrags- och demodulerings- kretsen 65 till syntetiseringskretsen 70 via omkopplings- organet 67 då inga avbrott förekommer. Syntetiseringskretsen 70 syntetiserar talsignalen och sänder ut talet som sin ut- gångssignal. När detekteringskretsen 68 detekterar ett av- brott sänds utgångssignalen Z till omkopplingsorganet 67, vilket mottar innehållet i fördröjningsminneskretsen 66 i tur och ordning och vidarebefordrar detta innehåll till syn- tetiseringskretsen 70. När kretsen 68 har detekterat att det plötsliga avbrottet har upphört slutar utgångssignalen Z att sändas ut, varjämte omkopplingsorganet 67 omkopplas och utgàngssignalen X från demoduleringskretsen 65 på nytt sänds till syntetiseringskretsen 70.In the circuit designed as above, the output signal K is transmitted from the regenerative coating and demodulation circuit 65 to the synthesizing circuit 70 via the switching means 67 when no interruptions occur. The synthesizing circuit 70 synthesizes the speech signal and transmits the speech as its output signal. When the detection circuit 68 detects an interrupt, the output signal Z is sent to the switching means 67, which receives the contents of the delay memory circuit 66 in turn and forwards this contents to the synthesizing circuit 70. When the circuit 68 has detected that the sudden interruption has ceased, the output signal Z ceases. is output, and the switching means 67 is switched and the output signal X from the demodulation circuit 65 is retransmitted to the synthesizing circuit 70.

Generellt sett inträffar ingen märkbar försämring av tal i talanalyssyntesen om flera analysparameterenheter er- sätts med en parameter som bildar nämnda enhet, varvid sist- nämnda parameter är närmast de ersatta enheterna, och tal syntetiseras. I en utformning enligt föreliggande utförings- form kan således brus under det plötsliga avbrottet elimine- ras, varjämte tal kan syntetiseras under avbrottet utan att kvaliteten försämras alltför mycket, Givetvis kan analys- parametrar som interpoleras under det plötsliga avbrottet utgöras av en grupp parametrar där inga fel har inträffat före det plötsliga avbrottet. I så fall utnyttjas en grupp parametrar kontinuerligt såsom interpoleringssignalerna tills efter det plötsliga avbrottet har upphört.In general, no appreciable deterioration of numbers occurs in the speech analysis synthesis if several analysis parameter units are replaced with a parameter forming said unit, the latter parameter being closest to the replaced units, and numbers being synthesized. Thus, in a design according to the present embodiment, noise during the sudden interruption can be eliminated, and speech can be synthesized during the interruption without the quality deteriorating too much. Of course, analysis parameters interpolated during the sudden interruption can consist of a group of parameters where no errors have occurred before the sudden interruption. In that case, a set of parameters is used continuously such as the interpolation signals until after the sudden interruption has ceased.

I fig. 7 kan ett omkopplingsorgan 69, som är markerat med streckade linjer, vara inkopplat mellan den regenerativa överdrags- och demoduleringskretsen 65 och fördröjningsminnes- kretsen 66, varvid nämnda omkopplingsorgan 69 kan vara anord- nat på så sätt att utgångssignalen från fördröjningsminnes- 799-37475-6- 7 17 kretsen 66 kan matas till ingångssidan när utgàngssignalen Z för ett plötsligt avbrott alstras, medan utgângssignalen från kretsen 65 kan sändas till minneskretsen 66 utan modifiering när ingen utgångssignal erhålls från kretsen 68 för detekte- ring av ett plötsligt avbrott. Härigenom blir det lättare att hindra att informationen om ett plötsligt avbrott sänds såsom ingångssignal till fördröjningsminneskretsen 66 under ett plötsligt avbrott, varjämte när de efterföljande avbrotten uppträder upprepade gånger med korta mellanrum informationen beträffande ett plötsligt avbrott kan hindras från att an- vändas för interpoleringsdrift.In Fig. 7, a switching means 69, which is marked with broken lines, may be connected between the regenerative coating and demodulation circuit 65 and the delay memory circuit 66, said switching means 69 being arranged in such a way that the output signal from the delay memory circuit 799 The circuit 66 can be supplied to the input side when the output signal Z for a sudden interruption is generated, while the output signal from the circuit 65 can be sent to the memory circuit 66 without modification when no output signal is obtained from the circuit 68 for detecting a sudden interruption. This makes it easier to prevent the information of a sudden interruption from being sent as an input signal to the delay memory circuit 66 during a sudden interruption, and when the subsequent interruptions occur repeatedly at short intervals the information regarding a sudden interruption may be prevented from being used for interruptions.

Fig. 8 visar en annan variant av uppfinningen, där an- ordningen inte utför tonhöjdsperioddiskriminering enligt fig. l. Enligt nämnda figur matas FM-moduleringstalsignaler, som tillförs ingångsuttaget ll, till förstärkar- och demodu- leringskretsen 72 och till kretsen 73 för detektering av ett plötsligt avbrott. Utgångssignalen från den förstnämnda kret- sen 72 förs vidare till analog-digitalomvandlaren 74 för sampling vid en förutbestämd samplingsperiod och digitali- seras därvid. Omvandlaren 74 består av kända komponenter, såsom en olinjär pulskodmodulator, en linjär pulskodmodu- lator, en differentialmodulator, en kodningsanordning av DPCM-typ, etc.Fig. 8 shows another variant of the invention, in which the device does not perform pitch period discrimination according to Fig. 1. According to said figure, FM modulation speech signals supplied to the input socket 11 are supplied to the amplifier and demodulation circuit 72 and to the circuit 73 for detecting a sudden interruption. The output signal from the first-mentioned circuit 72 is passed on to the analog-to-digital converter 74 for sampling at a predetermined sampling period and is thereby digitized. The converter 74 consists of known components, such as a non-linear pulse code modulator, a linear pulse code modulator, a differential modulator, a DPCM type encoder, etc.

Analog-digitalomvandlaren 74 sänder sin digitalut- gångssignal till fördröjningsminneskretsen 77 via omkopp- lingsorganet 76, och nämnda fördröjningsminneskrets 77 har förmåga att lagra antalet N digitaliserade ingångssignaler uppbyggda av n parallella bitar. Kretsen 70 lagrar utgångs- signalen från analog-digitalomvandlaren 74 i tur och ordning i överensstämmelse med klockpulserna. Utgângssignalen från fördröjningsminneskretsen 77 vidarebefordras till omkopp- lingsorganet 76, som i sin tur sänder utgångssignalen från analog-digitalomvandlaren 74 till digital-analogomvandlaren 79 i det senare steget när ingen utgângssignal Z erhålls från kretsen 75 för detektering av ett plötsligt avbrott.The analog-to-digital converter 74 transmits its digital output signal to the delay memory circuit 77 via the switching means 76, and said delay memory circuit 77 is capable of storing the number of N digitized input signals composed of n parallel bits. The circuit 70 stores the output signal from the analog-to-digital converter 74 in turn in accordance with the clock pulses. The output signal from the delay memory circuit 77 is forwarded to the switching means 76, which in turn transmits the output signal from the analog-to-digital converter 74 to the digital-to-analog converter 79 in the latter stage when no output signal Z is obtained from the circuit 75 for detecting a sudden interruption.

Om en utgångssignal Z förekommer sänds utgångssignalen från fördröjningsminneskretsen 77 till digital-analogomvandlaren 79, vilken avkodar de tillförda digitalsignalerna till ana- 7983456-7 l8 _ iogtaisignaier och sänder dem till eniagfrekvensförstarkare eller en högtalare (inte visade på ritningarna).If an output signal Z is present, the output signal is transmitted from the delay memory circuit 77 to the digital-to-analog converter 79, which decodes the applied digital signals to analog signals and transmits them to a signal frequency amplifier or a speaker (not shown).

I den ovan beskrivna konstruktionen sändséemodulerade analogsignalerna, som matas till ingångsuttaget ll i stället för plötsliga avbrott, via förstärkar- och demodulatorkretsen 72, analog-digitalomvandlaren 74, omkopplingsorganet 76 och digital-analogomvandlaren 79.In the construction described above, the modulated analog signals, which are fed to the input socket 11 instead of sudden interruptions, transmit via the amplifier and demodulator circuit 72, the analog-to-digital converter 74, the switching means 76 and the digital-to-analog converter 79.

När ett plötsligt avbrott inträffar detekteras detta fenomen av kretsen lå för detektering av ett plötsligt av- brott, varvid utgångssignalen Z sänds till omkopplingsorga- net 76 och omkopplingsorganet 75. Omkopplingsorganet 76 för- bjuder utgångssignalen från analog-digitalomvandlaren att sändas till fördröjningsminneskretsen 77 därefter, under det att omkopplingsorganet 75 omkopplar utgångssignalen från för- dröjningsminneskretsen 77 för sändning till det senare steget.When a sudden interruption occurs, this phenomenon is detected by the circuit lying for detecting a sudden interruption, the output signal Z being sent to the switching means 76 and the switching means 75. The switching means 76 prohibits the output signal from the analog-to-digital converter from being sent to the delay 77. while the switching means 75 switches the output signal from the delay memory circuit 77 for transmission to the later stage.

Följaktligen kommer de äldre signalerna som är lagrade i fördröjningsminneskretsen 77 attsändas till omkopplings- organet 75 i syfte att starta med signalen före P-samplings- perioden (= NTS) vid klocktidgivningen TS. Då kretsen 75 för detektering av ett plötsligt avbrott håller på att sända ut utgångssignalen Z förbjuder omkopplingsorganet 76 inmatning från analog-digitalomvandlaren 74, varjämte nämnda omkopp- lingsorgan på nytt tillför utgångssignalen från kretsen 77 till ingångssidan hos samma krets 77. Om således det plötsliga avbrottet fortsätter även när utgångssignalen tillförs N gånger kommerfiignalerna från fördröjningsminneskretsen 77 att läsas ut på nytt i kronologisk ordning. På detta sätt används digi- talsignalerna, vilka har lagrats före det plötsliga avbrottet, såsom interpoleringssignaler under nämnda avbrott, varjämte transientbrus som alstras i talsignalerna under ifrågavarande tia undertrycxs/tiiiräexlig omfattning för praktiska ändamål.Consequently, the older signals stored in the delay memory circuit 77 will be transmitted to the switching means 75 for the purpose of starting with the signal before the P-sampling period (= NTS) at the clock timing TS. As the circuit 75 for detecting a sudden interruption is transmitting the output signal Z, the switching means 76 prohibits input from the analog-to-digital converter 74, and said switching means again supplies the output signal from the circuit 77 to the input side of the same circuit 77. Thus, if the sudden interruption continues even when the output signal is applied N times, the fi signals from the delay memory circuit 77 will be read out again in chronological order. In this way, the digital signals which have been stored before the sudden interruption are used, as interpolation signals during said interruption, as well as transient noise generated in the speech signals to the extent of suppression / excitation for practical purposes.

När det plötsliga avbrottet upphör slutar kretsen 73 för detektering av ett plötsligt avbrott att sända ut utgångs- signalen Z, varigenom omkopplingsorganet 76 bringas att koppla tillbaka till arbetssättet då fördröjningsminneskretsen 77 i tur och ordning lagrar utgângssignalerna från analog-digi- , talomvandlaren 74. Omkopplingsorganet 75 omkopplas också för sändning av utgângssignalen från analog-digitalomvandlaren 74When the abrupt interruption ceases, the abrupt circuit detecting circuit 73 stops transmitting the output signal Z, thereby causing the switching means 76 to switch back to the mode of operation when the delay memory circuit 77 in turn stores the output signals from the analog-to-digital converter 74. 75 is also switched to transmit the output signal from the analog-to-digital converter 74

Claims (6)

79-0-3456- 7 19 till digital-analogomvandlaren 79. När mottagaranordningen är konstruerad på det i fig. 8 visade sättet blir kretsen för diskriminering av tonhöjds- perioden onödig, eftersom signaler före NTS-perioden endast används för att utföra interpolering cykliskt under de plöts- liga avbrotten, varför fördröjningsminneskretsens kapacitet kan vara ringa, vilket innebär att kretsen kan förenklas i detta avsnitt. Liksom i fallet med den i fig. 5 visade ut- föringsformen lagrar fördröjningsminneskretsen 77 inte infor- mationen beträffande ett plötsligt avbrott alls. När signaler- na som matas till ingångsuttaget ll utgörs av digitaliserade signaler ersätts förstärkar- och demodulatorkretsen 72 med en krets som demodulerar de modulerade kodade signalerna, var- jämte analog-digitalomvandlaren 74 utelämnas och digital-ana- logomvandlaren 50 inkopplas på omkopplingsorganets 14 utgångs- sida. PATENTKRAV79-0-3456- 7 19 to the digital-to-analog converter 79. When the receiver device is constructed in the manner shown in Fig. 8, the circuit for discriminating the pitch period becomes unnecessary, since signals before the NTS period are only used to perform interpolation cyclically during the sudden interruptions, so the capacity of the delay memory circuit may be small, which means that the circuit can be simplified in this section. As in the case of the embodiment shown in Fig. 5, the delay memory circuit 77 does not store the information regarding a sudden interruption at all. When the signals supplied to the input terminal 11 are digitized signals, the amplifier and demodulator circuit 72 are replaced by a circuit which demodulates the modulated coded signals, and the analog-to-digital converter 74 is omitted and the digital-to-analog converter 50 is connected to the output of the switching means 14. page. PATENT REQUIREMENTS 1. Mottagaranordning med funktion att undertrycka brus under plötsliga avbrott, k ä n n e t e c k n a d därav, att den inne- fattar en demodulator (12) för demodulering av talsignaler som mottas vid ett ingángsuttag (ll) hos anordningen, minnesorgan (20) för att med en fördröjning lagra demodulerade talsignaler med en föreskriven period under en förutbestämd tid, organ (13) för att detektera ett plötsligt avbrott och dess period i de mot- tagna talsignalerna, organ (30) för diskriminera, dvs urskilja, huruvida talsignalerna som är lagrade i nämnda fördröjningsminnes- organ (20) är periodiska eller icke-periodiska, en interpolerings- anordning (40) för att under det plötsliga avbrottet bilda inter- poleringsinformation ur signaler som är lagrade i fördröjnings- minnesorganen (20) under styrning av nämnda detekteringsorgan (13) genom att mottaga utgångssignaler från nämnda diskrimineringe- organ (30), och ett omkopplingsorgan (14) som är anordnat att under normala betingelser mottaga och sända signaler från demodu- latorn (12) till mottagaranordningens utgång samt är anordnat att, under betingelsen då ett plötsligt avbrott och dettas period de- tekteras, utvälja signaler från interpoleringsanordningen (40) 79-:13456--7 20 och sända de utvalda interpoleringssignalerna till mottagaren- ordningens utgångsklämma.Receiver device with the function of suppressing noise during sudden interruptions, characterized in that it comprises a demodulator (12) for demodulating speech signals received at an input socket (II) of the device, memory means (20) for delay storing demodulated speech signals with a prescribed period for a predetermined time, means (13) for detecting a sudden interruption and its period in the received speech signals, means (30) for discriminating, i.e. distinguishing, whether the speech signals stored in said delay memory means (20) are periodic or non-periodic, an interpolation device (40) for forming during the sudden interruption interpolation information from signals stored in the delay memory means (20) under the control of said detecting means (13) by receiving output signals from said discrimination means (30), and a switching means (14) arranged to receive under normal conditions and transmitting signals from the demodulator (12) to the output of the receiving device and is arranged to, under the condition when a sudden interruption and its period is detected, select signals from the interpolation device (40) and send the selected interpolation signals to the output terminal of the receiver arrangement. 2. Mottagaranordning enligt krav 1, k ä n n e t e c k n a d därav, att ytterligare ett omkopplingsorgan (55) är inkopplat mellan demodulatorn (12) och fördröjningsminnesorganen (20), varvid nämnda omkopplingsorgan (53) är anordnat att genomsläppa utgångssignalen från demodulatorn (12) när organen (13) för att detektera ett plötsligt avbrott inte detekterar plötsliga av- brott och att sända utgångssignalen från fördröjningsminnesor- ganen (20) till sin ingångssida när nämnda detekteringsorgan (13) detekterar ett plötsligt avbrott.Receiver device according to claim 1, characterized in that a further switching means (55) is connected between the demodulator (12) and the delay memory means (20), said switching means (53) being arranged to pass the output signal from the demodulator (12) when the means (13) for detecting a sudden interruption does not detect sudden interruptions and for transmitting the output signal from the delay memory means (20) to its input side when said detecting means (13) detects a sudden interruption. 3. Mottagaranordning enligt krav 1, k ä n n e t e c k n a d därav, att nämnda talsignaler för demodulatorn (12) är modulera- de analogtalsignaler och att mellan demodulatorn (12) och för- dröjningsminnesorganen (20) är en analog-digitalomvandlare (15) inkopplad för att sampla utgångssignalen från demodulatorn (12) med första klockpulser, varjämte en digital-analogomvandlare (50) är inkopplad mellan interpoleringsanordningen (40) och utgångs- klämman. _Receiver device according to claim 1, characterized in that said speech signals for the demodulator (12) are modulated analog speech signals and that between the demodulator (12) and the delay memory means (20) an analog-to-digital converter (15) is connected to sampling the output signal from the demodulator (12) with first clock pulses, and a digital-to-analog converter (50) is connected between the interpolation device (40) and the output terminal. _ 4. Mottagaranordning enligt krav 5, k ä n n e t e c k n a d därav, att nämnda fördröjningsminnesorgan (20) innefattar ett första register (21) med förmåga att mottaga utgångssignalen från nämnda analog-digitalomvandlare (15) och att lagra ett förutbe- stämt antal samplar, ett direktåtkomstminnesorgan (22) för att mottaga utgångssignalen från nämnda register (21), skrivorgan (23) för att utföra en skrivoperation till nämnda första re- gister (21) i en första takt som är väsentligen lika med analog- digitalomvandlarens (15) samplingstakt och för att överföra in- formationen från nämnda första register (21) till nämnda direkt- åtkomstminnesorgan (22) i en snabb, andra takt utan att påverka nämnda skrivoperation, och organ för att cykliskt överföra lag- rade samplar från nämnda direktåtkomstminnesorgan (22) till nämnda diskrimineringsorgan (30) i en hög, tredje takt under nämnda normala betingelser och för att sända signaler från nämn- da direktåtkomstminnesorgan (22) till nämnda interpoleringsan- ordning (40) i nämnda första takt på grundval av utgångssignalen från diskrimineringsorganen (50) vid detektering av ett plötsligt avbrott. 7983-3456- 7 21Receiver device according to claim 5, characterized in that said delay memory means (20) comprises a first register (21) capable of receiving the output signal from said analog-to-digital converter (15) and storing a predetermined number of samples, a direct access memory means. (22) for receiving the output signal from said register (21), writing means (23) for performing a writing operation to said first register (21) at a first rate substantially equal to the sampling rate of the analog-to-digital converter (15) and for transferring the information from said first register (21) to said direct access memory means (22) at a fast, second rate without affecting said write operation, and means for cyclically transfer stored samples from said direct access memory means (22) to said discrimination means (30) at a high, third rate under said normal conditions and for transmitting signals from said direct access memory means (22) to said interpole ringing device (40) at said first rate on the basis of the output signal from the discrimination means (50) upon detection of a sudden interruption. 7983-3456- 7 21 5. Mottagaranordning enligt krav l, k ä n n e t e c k n a d därav, att nämnda talsignaler för demodulatorn (l2) är module- rade digital-talsignaler och att en digital-analogomvandlare (50) är inkopplad på omkopplarorganens utgángssida.5. A receiver device according to claim 1, characterized in that said speech signals for the demodulator (12) are modulated digital speech signals and that a digital-to-analog converter (50) is connected on the output side of the switch means. 6. Mottagaranordning enligt krav l, k ä n n e t e c k n a d därav, att nämnda organ (13) för att detektera ett plötsligt avbrott innefattar organ (132) för att likrikta de mottagna sig- nalerna, ett lågpassfilter (133) för att mottaga utgàngssignalen från nämnda likriktare (132), en komparator (134) för att jäm- föra ett referensvärde med utgångssignalen från nämnda lågpass- filter (133) och organ för att kvarnàlla utgångssignalen från nämnda komparator (134) under en förutbestämd tidsperiod.Receiver device according to claim 1, characterized in that said means (13) for detecting a sudden interruption comprises means (132) for rectifying the received signals, a low-pass filter (133) for receiving the output signal from said rectifier. (132), a comparator (134) for comparing a reference value with the output signal from said low-pass filter (133) and means for quenching the output signal from said comparator (134) for a predetermined period of time.
SE7903456A 1978-04-21 1979-04-19 RECEIVER DEVICE WITH THE FUNCTION TO COMPRESS NOISE DURING Sudden Interruptions SE430455B (en)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP4669178A JPS54139417A (en) 1978-04-21 1978-04-21 Interpolation receiving devices at voice short break time
JP53046693A JPS5849874B2 (en) 1978-04-21 1978-04-21 Momentary interruption defense speech synthesizer
JP12143278A JPS5549042A (en) 1978-10-04 1978-10-04 Sound momentary break interpolating receiver

Publications (2)

Publication Number Publication Date
SE7903456L SE7903456L (en) 1979-10-22
SE430455B true SE430455B (en) 1983-11-14

Family

ID=27292698

Family Applications (1)

Application Number Title Priority Date Filing Date
SE7903456A SE430455B (en) 1978-04-21 1979-04-19 RECEIVER DEVICE WITH THE FUNCTION TO COMPRESS NOISE DURING Sudden Interruptions

Country Status (2)

Country Link
DE (1) DE2916127C2 (en)
SE (1) SE430455B (en)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3266023D1 (en) * 1981-06-22 1985-10-10 Marconi Co Ltd Radio communications receivers
FR2535553B1 (en) * 1982-10-29 1985-11-08 Thomson Csf METHOD AND DEVICE FOR REDUCING NOISE PERCEPTION IN A SPEECH SIGNAL TRANSMISSION SYSTEM
US4531095A (en) * 1983-03-07 1985-07-23 Victor Company Of Japan, Limited Impulse noise reduction by linear interpolation having immunity to white noise
US4532475A (en) * 1983-03-09 1985-07-30 Victor Company Of Japan, Limited Impulse noise reduction by linear interpolation having a deemphasis characteristic
DE3415648A1 (en) * 1984-04-27 1985-10-31 Standard Elektrik Lorenz Ag, 7000 Stuttgart Eliminating circuit
DE3524847A1 (en) * 1985-07-12 1987-01-15 Grundig Emv BROADCAST RECEIVER WITH AN ARRANGEMENT FOR EMERGENCY PULSE blanking
DE4103061C2 (en) * 1991-02-01 1995-04-13 Blaupunkt Werke Gmbh Radio receiver
DE4316687A1 (en) * 1993-05-16 1994-11-17 H U C Elektronik Gmbh Method and circuit arrangement for radio reception
DE19610455C2 (en) * 1996-03-16 1998-06-04 Corcom Communication Gmbh Squelch for digital suppression of noise signals and interference levels
DE19736517A1 (en) * 1997-08-22 1999-02-25 Alsthom Cge Alcatel Method for reducing interference in the transmission of an electrical message signal
DE10343332A1 (en) 2003-09-12 2005-05-12 Atmel Germany Gmbh Method for suppressing interference in a signal processing system and signal processing system

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB931525A (en) * 1959-11-20 1963-07-17 Tokyo Shibaura Electric Co Systems for preventing drop-out in video tape reproduction
US3700812A (en) * 1971-03-11 1972-10-24 Nasa Audio system with means for reducing noise effects
US4063284A (en) * 1974-12-25 1977-12-13 Sony Corporation Time base corrector
NL7712534A (en) * 1977-11-15 1979-05-17 Philips Nv CIRCUIT FOR SUPPRESSING FAULTS DUE TO SCRATCHES IN A GRAMOPHONE DISC.

Also Published As

Publication number Publication date
SE7903456L (en) 1979-10-22
DE2916127C2 (en) 1984-03-22
DE2916127A1 (en) 1979-11-08

Similar Documents

Publication Publication Date Title
US4412306A (en) System for minimizing space requirements for storage and transmission of digital signals
US5790542A (en) Destination address detection apparatus for hardware packet router
SE430455B (en) RECEIVER DEVICE WITH THE FUNCTION TO COMPRESS NOISE DURING Sudden Interruptions
US20060114136A1 (en) Method and apparatus for selecting particular decoder based on bitstream format detection
KR930014496A (en) Synchronous signal pattern detection method, information recording and transmission method including this pattern, information recording and reproducing apparatus and information transmitting apparatus
US4719649A (en) Autoregressive peek-through comjammer and method
JP3402748B2 (en) Pitch period extraction device for audio signal
SE437102B (en) PROCEDURE FOR DETECTING DIGITAL MULTI FREQUENCY CODED INPUTS OF PCM TYPE AND DIGITAL RECEIVER FOR IMPLEMENTATION OF THE PROCEDURE
US4228545A (en) Receiver device having a function for suppressing transient noises during abrupt interruptions
JPH05153174A (en) Method of demodulating and synchronizing digital-modulated signal
JPS6031372B2 (en) wireless receiving device
JP3024447B2 (en) Audio compression device
MY125022A (en) Partial response maximum likelihood (prml) bit detection apparatus
US5850574A (en) Apparatus for voice encoding/decoding utilizing a control to minimize a time required upon encoding/decoding each subframe of data on the basis of word transfer information
US3337858A (en) Storage and retrieval of orthogonally related signals
JP3106709B2 (en) Data decoding device
US20060077844A1 (en) Voice recording and playing equipment
JPS5834986B2 (en) Adaptive voice detection circuit
US5841945A (en) Voice signal compacting and expanding device with frequency division
SU446741A1 (en) Displacement sensor
EP1136981A1 (en) Method of sampling pitch period of voice signal and device for time-axis compression/decompression of voice signal
JP2891190B2 (en) Successive decoding device
JPH0646020A (en) Time division multiplex communication equipment
JPH06276458A (en) Voice mute circuit for muse signal
SU1497746A1 (en) M-ary discrete signal receiver

Legal Events

Date Code Title Description
NAL Patent in force

Ref document number: 7903456-7

Format of ref document f/p: F

NUG Patent has lapsed

Ref document number: 7903456-7

Format of ref document f/p: F