RU98103163A - TERMINAL ADAPTER FOR WIDESBIG DIGITAL NETWORK WITH INTEGRATION OF SERVICES - Google Patents

TERMINAL ADAPTER FOR WIDESBIG DIGITAL NETWORK WITH INTEGRATION OF SERVICES

Info

Publication number
RU98103163A
RU98103163A RU98103163/09A RU98103163A RU98103163A RU 98103163 A RU98103163 A RU 98103163A RU 98103163/09 A RU98103163/09 A RU 98103163/09A RU 98103163 A RU98103163 A RU 98103163A RU 98103163 A RU98103163 A RU 98103163A
Authority
RU
Russia
Prior art keywords
bit rate
cell
atm
constant bit
point
Prior art date
Application number
RU98103163/09A
Other languages
Russian (ru)
Other versions
RU2193283C2 (en
Inventor
Мьюнг-кью Ли
Original Assignee
Эл-Джи Информейшн энд Коммьюникейшнз, Лтд.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from KR1019970004108A external-priority patent/KR100223298B1/en
Application filed by Эл-Джи Информейшн энд Коммьюникейшнз, Лтд. filed Critical Эл-Джи Информейшн энд Коммьюникейшнз, Лтд.
Publication of RU98103163A publication Critical patent/RU98103163A/en
Application granted granted Critical
Publication of RU2193283C2 publication Critical patent/RU2193283C2/en

Links

Claims (4)

1. Терминальный адаптер для широкополосной цифровой сети с интеграцией служб, содержащий средства уровня AAL3/4,5 адаптации АТМ для преобразования данных с переменной битовой скоростью в ячейки АТМ, множество интерфейсов с постоянной битовой скоростью для соответственного преобразования данных с постоянной битовой скоростью в ячейки АТМ, средства физического уровня для преобразования данных физического уровня в ячейки АТМ и мультиплексор/демультиплексор для определения приоритета и выбора между ячейкой АТМ с переменной битовой скоростью и ячейкой АТМ с постоянной битовой скоростью, а также для вывода выбранных ячеек АТМ в упомянутые средства физического уровня в соответствии с определенным приоритетом при передаче данных от точки R к точке Sb или для определения типа ячейки АТМ и для вывода ячейки АТМ с переменной битовой скоростью в упомянутые средства уровня AAL3/4,5 АТМ, а ячейки АТМ с постоянной битовой скоростью - в один из упомянутых интерфейсов с постоянной битовой скоростью при передаче данных от точки Sb к точке R.1. A terminal adapter for a broadband digital network with service integration, containing AAL3 / 4,5 ATM adaptation means for converting data with a variable bit rate to ATM cells, a multitude of interfaces with a constant bit rate for the corresponding conversion of data with a constant bit rate to ATM cells , physical layer means for converting physical layer data into ATM cells and a multiplexer / demultiplexer for determining priority and choosing between an ATM cell with a variable bit rate u and an ATM cell with a constant bit rate, as well as for outputting selected ATM cells to the mentioned physical layer means in accordance with a certain priority when transferring data from point R to point Sb or to determine the type of an ATM cell and to output an ATM cell with a variable bit rate to the mentioned AAL3 / 4.5 ATM means, and ATM cells with a constant bit rate to one of the mentioned interfaces with a constant bit rate when transmitting data from point Sb to point R. 2. Терминальный адаптер по п. 1, отличающийся тем, что при передаче данных от точки R к точке Sb упомянутый мультиплексор/демультиплексор функционирует как мультиплексор, и наоборот, при передаче данных от точки Sb до точки R он функционирует как демультиплексор. 2. The terminal adapter according to claim 1, characterized in that when transmitting data from point R to point Sb, said multiplexer / demultiplexer functions as a multiplexer, and vice versa, when transmitting data from point Sb to point R, it functions as a demultiplexer. 3. Терминальный адаптер по п. 1, отличающийся тем, что упомянутый мультиплексор/демультиплексор содержит интерфейс UTOPIA (универсальный интерфейс проверки и эксплуатации физического уровня для АТМ) для соединения упомянутого мультиплексора/демультиплексора с упомянутыми средствами физического уровня, первую буферную память обратного магазинного типа для приема ячейки с переменной битовой скоростью от упомянутых средств уровня AAL3/4,5 АТМ, контроллер передачи с переменной битовой скоростью для приема сигнала управления с переменной битовой скоростью от упомянутых средств уровня AAL3/4,5 АТМ и для управления выводом ячейки с переменной битовой скоростью из упомянутой первой буферной памяти, вторую буферную память обратного магазинного типа для приема ячейки с постоянной битовой скоростью от упомянутых интерфейсов с постоянной битовой скоростью, контроллер передачи с постоянной битовой скоростью для приема сигналов управления передачей с постоянной битовой скоростью от упомянутых интерфейсов с постоянной битовой скоростью и для управления выводом ячейки с постоянной битовой скоростью из упомянутой второй буферной памяти, блок определения приоритета передачи для определения очередности передачи ячейки с постоянной битовой скоростью и ячейки с переменной битовой скоростью и контроллер передачи UTOPIA для передачи ячейки с постоянной битовой скоростью или ячейки с переменной битовой скоростью в интерфейс UTOPIA в надлежащей очередности, определенной упомянутым блоком определения приоритета передачи. 3. The terminal adapter according to claim 1, characterized in that said multiplexer / demultiplexer comprises a UTOPIA interface (universal interface for checking and operating a physical layer for ATM) for connecting said multiplexer / demultiplexer with said physical layer means, a first inverse type buffer memory for receiving a variable bit rate cell from said AAL3 / 4.5 ATM level means, a variable bit rate transmitting controller for receiving a control signal with variable bits speed from the above-mentioned means of AAL3 / 4.5 ATM level and for controlling the output of a variable bit rate cell from said first buffer memory, a second inverse store-type buffer memory for receiving a cell with a constant bit rate from said constant bit rate interfaces, transfer controller with a constant bit rate for receiving transmission control signals with a constant bit rate from said constant bit rate interfaces and for controlling the output of a constant bit cell at the speed specified in the second buffer memory, a transmission priority determining unit for determining the transmission order of the constant bit rate cell and the variable bit rate cell, and the UTOPIA transmission controller for transmitting the constant bit rate cell or the variable bit rate cell to the UTOPIA interface in the proper order defined by said transmission priority determining unit. 4. Терминальный адаптер по п. 3, отличающийся тем, что упомянутый мультиплексор/демультиплексор содержит также контроллер приема UTOPIA для приема ячейки АТМ от средств физического уровня при передаче данных от точки Sb до точки R, регистр хранения заголовка для хранения значения идентификатора виртуального пути и значения идентификатора виртуального канала принимаемой ячейки АТМ и контроллер передачи ячейки для определения типа ячейки АТМ с помощью значения, хранящегося в регистре хранения заголовка, и для передачи ячейки с постоянной битовой скоростью в один из интерфейсов с постоянной битовой скоростью, а ячейки с переменной битовой скоростью - в средства уровня AAL3/4,5 АТМ. 4. The terminal adapter according to claim 3, characterized in that said multiplexer / demultiplexer also comprises a UTOPIA receive controller for receiving an ATM cell from physical layer means when transmitting data from point Sb to point R, a header storage register for storing the value of the virtual path identifier and the values of the virtual channel identifier of the received ATM cell and the cell transfer controller for determining the type of ATM cell using the value stored in the header storage register and for transmitting the cell with a constant bit speed at one of the interfaces with a constant bit rate, and cells with a variable bit rate at AAL3 / 4.5 ATM.
RU98103163/09A 1997-02-12 1998-02-12 Terminal adapter for broadband integrated- service network RU2193283C2 (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR97-4108 1997-02-12
KR1019970004108A KR100223298B1 (en) 1997-02-12 1997-02-12 Terminal interfacing apparatus of b-isdn

Publications (2)

Publication Number Publication Date
RU98103163A true RU98103163A (en) 2000-01-10
RU2193283C2 RU2193283C2 (en) 2002-11-20

Family

ID=19496840

Family Applications (1)

Application Number Title Priority Date Filing Date
RU98103163/09A RU2193283C2 (en) 1997-02-12 1998-02-12 Terminal adapter for broadband integrated- service network

Country Status (4)

Country Link
US (1) US6526057B1 (en)
KR (1) KR100223298B1 (en)
CN (1) CN1118165C (en)
RU (1) RU2193283C2 (en)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6912604B1 (en) * 2001-03-26 2005-06-28 Advanced Micro Devices, Inc. Host channel adapter having partitioned link layer services for an infiniband server system
US8880709B2 (en) * 2001-09-12 2014-11-04 Ericsson Television Inc. Method and system for scheduled streaming of best effort data
US7061942B2 (en) * 2002-05-31 2006-06-13 Skystream Networks Inc. Apparatus for redundant multiplexing and remultiplexing of program streams and best effort data
CN100393052C (en) * 2002-06-05 2008-06-04 中兴通讯股份有限公司 Cell multiplexing circuit and method on asynchronous transmission mode
EP2214412A3 (en) * 2004-05-13 2012-11-14 Qualcomm Incorporated Delivery of information over a communication channel
CN100455112C (en) * 2005-07-07 2009-01-21 华为技术有限公司 Residence reselecting based on subscriber priority
CN101039156B (en) * 2006-03-17 2011-10-05 华为技术有限公司 Method and apparatus for transmitting SDH data
US8005094B2 (en) * 2006-06-30 2011-08-23 Agere Systems Inc. Method and apparatus for circuit emulation services over cell and packet networks

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5303344A (en) * 1989-03-13 1994-04-12 Hitachi, Ltd. Protocol processing apparatus for use in interfacing network connected computer systems utilizing separate paths for control information and data transfer
JPH0687569B2 (en) * 1989-09-28 1994-11-02 アメリカン テレフォン アンド テレグラフ カムパニー Terminal adapter and data transmission method
JP2752522B2 (en) * 1990-12-20 1998-05-18 富士通株式会社 Flow control method in broadband ISDN
US5519707A (en) * 1992-10-13 1996-05-21 Synoptics Communications, Inc. Multiplexing of communications services on a virtual service path in an ATM network or the like
KR960003505B1 (en) * 1992-12-29 1996-03-14 재단법인 한국전자통신연구소 Atm multiplexing processor
CA2164597A1 (en) * 1993-06-07 1994-12-22 Duncan Hartley Tate Communication system
JP3358254B2 (en) * 1993-10-28 2002-12-16 株式会社日立製作所 Communication control device and communication control circuit device
US5414707A (en) * 1993-12-01 1995-05-09 Bell Communications Research, Inc. Broadband ISDN processing method and system
JPH07264214A (en) * 1994-02-07 1995-10-13 Fujitsu Ltd Interface device
US5450411A (en) * 1994-09-02 1995-09-12 At&T Global Information Solutions Company Network interface for multiplexing and demultiplexing isochronous and bursty data streams in ATM networks
US5862136A (en) * 1995-07-07 1999-01-19 Northern Telecom Limited Telecommunications apparatus and method
US6115748A (en) * 1995-07-19 2000-09-05 Fujitsu Network Communications, Inc. Prioritized access to shared buffers
KR0157152B1 (en) * 1995-12-23 1998-11-16 양승택 Apparatus with expansibility for processing atm layer function
US5740173A (en) * 1996-02-28 1998-04-14 Telefonaktiebolaget Lm Ericsson Asynchronous transfer mode (ATM) cell arrival monitoring system
US5771350A (en) * 1996-04-09 1998-06-23 Electronics And Telecommunications Research Institute Asynchronous transfer mode(ATM) network adaptor for the simultaneous processing of the multi-channel traffic
US5953336A (en) * 1996-08-05 1999-09-14 Virata Limited Method and apparatus for source rate pacing in an ATM network
JP3178375B2 (en) * 1997-06-03 2001-06-18 日本電気株式会社 Method of forming insulating film

Similar Documents

Publication Publication Date Title
EP0914749B1 (en) Method and apparatus for reassembly of data packets into messages in an asynchronous transfer mode communications system
US5101404A (en) Signalling apparatus for use in an ATM switching system
US6262995B1 (en) Asynchronous transfer mode adaptation layer (AAL) processing method
US5303236A (en) Signalling apparatus for use in an ATM switching system
US5875173A (en) Communication control device and method for use in an ATM system operable in an ABR mode
CA2074413C (en) Accounting system and method for atm network
US6829248B1 (en) Integrated switching segmentation and reassembly (SAR) device
EP0355797A2 (en) Signalling apparatus for use in an ATM switching system
RU98103163A (en) TERMINAL ADAPTER FOR WIDESBIG DIGITAL NETWORK WITH INTEGRATION OF SERVICES
US5781554A (en) Method and apparatus for communicating between nodes in a communications network
US6094432A (en) Apparatus for and method of segmenting and reassembling constant bit rate traffic in asynchronous transfer mode network
US6175567B1 (en) Method and system for multiplexing/demultiplexing asynchronous transfer mode interprocessor communication (ATM IPC) cell in exchange
RU2134024C1 (en) Device and method of processing of elements of data on mode of asynchronous transmission in system of commutation of mode of asynchronous transmission
US6526057B1 (en) Terminal adapter for broadband integrated services digital network
US6618374B1 (en) Method for inverse multiplexing of ATM using sample prepends
EP1180874A1 (en) Message write device, message write method, message read device, message read method, memory address control circuit for write of variable length message, and memory address control circuit for read of variable length message
KR100327162B1 (en) Cell Scheduling Method According To Weighted Priority In ATM Switch
KR100236605B1 (en) Cell multiplexer for connecting atm net of atm card
KR100354178B1 (en) ATM Cell Multiplexing Apparatus Using Multi-Subscriber Link Interface
KR0175571B1 (en) How to Create a Forward Performance Monitoring Operation and Maintenance Cell
KR100584355B1 (en) Cell transmission / reception method between AMT layer and physical layer
KR100285324B1 (en) Cell apparatus of each channel of the ATM adaptation layer-2
KR0139585B1 (en) Apparatus for atm receiver having a single-ring structure
KR100440057B1 (en) Buffer Operation Method For Voice Packet Processing In ATM Switching Mode
KR100249618B1 (en) Apparatus for inserting gfc bit in atm cell