RU97104756A - NORMALIZATION DIAGRAM FOR PREVENTING THE DIVERSIBILITY OF THE NORMALIZING VOLTAGE IN THE COMMUNICATION CIRCUIT APPLICABLE FOR THE MODE WITH DIVERSITY IN THE DIGITAL SYSTEM OF THE OVERHIGH FREQUENCY) - Google Patents

NORMALIZATION DIAGRAM FOR PREVENTING THE DIVERSIBILITY OF THE NORMALIZING VOLTAGE IN THE COMMUNICATION CIRCUIT APPLICABLE FOR THE MODE WITH DIVERSITY IN THE DIGITAL SYSTEM OF THE OVERHIGH FREQUENCY)

Info

Publication number
RU97104756A
RU97104756A RU97104756/09A RU97104756A RU97104756A RU 97104756 A RU97104756 A RU 97104756A RU 97104756/09 A RU97104756/09 A RU 97104756/09A RU 97104756 A RU97104756 A RU 97104756A RU 97104756 A RU97104756 A RU 97104756A
Authority
RU
Russia
Prior art keywords
phase
signal
reference voltage
output
square root
Prior art date
Application number
RU97104756/09A
Other languages
Russian (ru)
Other versions
RU2127949C1 (en
Inventor
Хванг Ин-Киоу
Original Assignee
Самсунг Электроникс Ко., Лтд.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from KR1019960008632A external-priority patent/KR0168796B1/en
Application filed by Самсунг Электроникс Ко., Лтд. filed Critical Самсунг Электроникс Ко., Лтд.
Application granted granted Critical
Publication of RU2127949C1 publication Critical patent/RU2127949C1/en
Publication of RU97104756A publication Critical patent/RU97104756A/en

Links

Claims (4)

1. Схема нормализации для предотвращения расходимости нормализующего напряжения цепи связи, применяемой для режима с разнесением в цифровой системе диапазона сверхвысокой частоты, содержащая: средство фазового детектирования для генерации сигнала фазового детектирования, соответствующего первой и второй разнице фаз сигналов, принятых с первой и второй антенн; средство нормализации с генератором опорного напряжения для нормализации сигнала фазового детектирования для получения постоянного значения или опорного напряжения, если постоянная величина меньше опорного напряжения; фазовращатель для умножения выходного сигнала средства нормализации на первую и вторую расщепленные фазы и суммирования его с ними; и сумматор для суммирования выходного сигнала фазовращателя с сигналом, принятым от 2-й антенны.1. The normalization circuit to prevent the divergence of the normalizing voltage of the communication circuit used for the mode with diversity in the digital system of the microwave range, comprising: phase detection means for generating a phase detection signal corresponding to the first and second phase difference of the signals received from the first and second antennas; normalization means with a reference voltage generator for normalizing the phase detection signal to obtain a constant value or reference voltage if the constant value is less than the reference voltage; a phase shifter for multiplying the output signal of the normalization means by the first and second split phases and summing it with them; and an adder for summing the output of the phase shifter with the signal received from the 2nd antenna. 2. Схема нормализации по п.1, отличающаяся тем, что средство нормализации имеет: первый квадратор для возведения в квадрат 1-й разности фаз; второй квадратор для возведения в квадрат 2-й разности фаз; сумматор для суммирования выходных сигналов 1-го и 2-го квадраторов; схему извлечения квадратного корня для извлечения квадратного корня выходного сигнала сумматора; средство для генерации опорного напряжения; компаратор для сравнения выходного сигнала схемы извлечения квадратного корня с опорным напряжением для получения выходного сигнала схемы извлечения квадратного корня или опорного напряжения в зависимости от следующего: превышает или не превышает выходной сигнал схемы извлечения квадратного корня опорное напряжение; первый делитель для деления 1-й разности фаз на выходной сигнал компаратора; и второй делитель для деления 2-й разности фаз на выходной сигнал компаратора. 2. The normalization scheme according to claim 1, characterized in that the normalization means has: a first quadrator for squaring the 1st phase difference; a second quadrator for squaring the 2nd phase difference; an adder for summing the output signals of the 1st and 2nd quadrators; a square root extraction circuit for extracting the square root of an adder output signal; means for generating a reference voltage; a comparator for comparing the output of the square root extraction circuit with the reference voltage to obtain the output of the square root extraction circuit or the reference voltage, depending on the following: exceeds or does not exceed the output signal of the square root extraction circuit of the reference voltage; a first divider for dividing the 1st phase difference by the output signal of the comparator; and a second divider for dividing the 2nd phase difference by the output signal of the comparator. 3. Схема нормализации по п.1, отличающаяся тем, что опорное напряжение устанавливают на величину, меньшую 1 вольта. 3. The normalization circuit according to claim 1, characterized in that the reference voltage is set to a value less than 1 volt. 4. Схема нормализации для предотвращения расходимости нормализующего напряжения цепи связи, применяемой для режима с разнесением в цифровой системе диапазона сверхвысокой частоты, содержащая: расщепитель фаз для расщепления 1-го сигнала промежуточной частоты на фазу 0o и фазу 90o; 1-й умножитель для умножения сигнала с расщепленной фазой с фазой 0o на 2-й сигнал промежуточной частоты; 2-й умножитель для умножения сигнала с расщепленной фазой с фазой 90o на 2-й сигнал промежуточной частоты; 1-й фильтр нижних частот для фильтрации выходного сигнала 1-го умножителя для направления 1-го сигнала фазового детектирования; 2-й фильтр нижних частот для фильтрации выходного сигнала 2-го умножителя для направления 2-го сигнала фазового детектирования; отличающаяся тем, что имеет: 1-й квадратор для возведения в квадрат 1-го сигнала фазового детектирования; 2-й квадратор для возведения в квадрат 2-го сигнала фазового детектирования; сумматор для суммирования выходных сигналов 1-го квадратора и 2-го квадратора; схему извлечения квадратного корня для извлечения квадратного корня выходного сигнала сумматора; средство для генерации опорного напряжения; компаратор для сравнения выходного сигнала схемы извлечения квадратного корня с опорным напряжением для получения выходного сигнала схемы извлечения квадратного корня или опорного напряжения в зависимости от следующего: превышает или не превышает выходной сигнал схемы извлечения квадратного корня опорное напряжение; 1-й делитель для деления 1-го сигнала фазового детектирования на выходной сигнал компаратора; 2-й делитель для деления 2-го сигнала фазового детектирования на выходной сигнал компаратора; 3-й умножитель для умножения выходного сигнала 1-го делителя на сигнал расщепленной фазы с фазой 0o 1-го сигнала промежуточной частоты; 4-й умножитель для умножения выходного сигнала 1-го делителя на сигнал расщепленной фазы с фазой 90o 1-го сигнала промежуточной частоты; 1-й сумматор для суммирования выходных сигналов 3-го и 4-го умножителей; и 2-й сумматор для суммирования выходных сигналов 1-го сумматора и 2-го сигнала промежуточной частоты.4. The normalization circuit to prevent divergence of the normalizing voltage of the communication circuit used for the mode with diversity in the digital system of the microwave range, comprising: a phase splitter for splitting the 1st intermediate frequency signal into phase 0 o and phase 90 o ; 1st multiplier for multiplying a split phase signal with a phase of 0 o by a 2nd intermediate frequency signal; The 2nd multiplier for multiplying the signal with a split phase with a phase of 90 o on the 2nd signal of an intermediate frequency; 1st low-pass filter to filter the output signal of the 1st multiplier for the direction of the 1st phase detection signal; 2nd low-pass filter for filtering the output signal of the 2nd multiplier for the direction of the 2nd phase detection signal; characterized in that it has: a 1st quadrator for squaring the 1st phase detection signal; 2nd quadrator for squaring the 2nd phase detection signal; an adder for summing the output signals of the 1st quadrator and the 2nd quadrator; a square root extraction circuit for extracting the square root of an adder output signal; means for generating a reference voltage; a comparator for comparing the output of the square root extraction circuit with the reference voltage to obtain the output of the square root extraction circuit or the reference voltage, depending on the following: exceeds or does not exceed the output signal of the square root extraction circuit of the reference voltage; 1st divider to divide the 1st phase detection signal by the output signal of the comparator; 2nd divider to divide the 2nd phase detection signal by the output signal of the comparator; 3rd multiplier for multiplying the output signal of the 1st divider by a split phase signal with a phase of 0 o of the 1st intermediate frequency signal; 4th multiplier for multiplying the output signal of the 1st divider by a split phase signal with a phase of 90 o 1-st signal of the intermediate frequency; 1st adder for summing the output signals of the 3rd and 4th multipliers; and a 2nd adder for summing the outputs of the 1st adder and the 2nd intermediate frequency signal.
RU97104756A 1996-03-27 1997-03-26 Normalization circuit to prevent divergence of normalizing voltage in communication network used for separation mode in digital system of superhigh-frequency range RU2127949C1 (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1019960008632A KR0168796B1 (en) 1996-03-27 1996-03-27 Normalized circuit for preventing normalized voltage divergence
KR8632/1996 1996-03-27

Publications (2)

Publication Number Publication Date
RU2127949C1 RU2127949C1 (en) 1999-03-20
RU97104756A true RU97104756A (en) 1999-04-10

Family

ID=19454158

Family Applications (1)

Application Number Title Priority Date Filing Date
RU97104756A RU2127949C1 (en) 1996-03-27 1997-03-26 Normalization circuit to prevent divergence of normalizing voltage in communication network used for separation mode in digital system of superhigh-frequency range

Country Status (4)

Country Link
US (1) US5923714A (en)
KR (1) KR0168796B1 (en)
CN (1) CN1086874C (en)
RU (1) RU2127949C1 (en)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6546236B1 (en) * 1997-08-11 2003-04-08 Ericsson Inc. Phase-compensating polarization diversity receiver
US7151405B2 (en) * 2004-07-14 2006-12-19 Raytheon Company Estimating power amplifier non-linearity in accordance with memory depth
US7113037B2 (en) * 2004-07-14 2006-09-26 Raytheon Company Performing remote power amplifier linearization
CN100538260C (en) * 2007-02-07 2009-09-09 中国科学院上海光学精密机械研究所 Micro-displacement high accuracy real-time interferometry instrument
US20090103673A1 (en) * 2007-10-22 2009-04-23 Chung Shan Institute Of Science And Technology, Armaments Bureau, M.N.D. Signal power combiner with dynamic phase compensation
DE102020206800B4 (en) * 2020-05-29 2022-12-15 Infineon Technologies Ag Phase shifter concept and radar transmitter concept
CN112198375B (en) * 2020-09-29 2022-10-11 南方电网数字电网研究院有限公司 Phase identification method, device, equipment and storage medium for single-phase user

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4270207A (en) * 1979-08-06 1981-05-26 The United States Of America As Represented By The Secretary Of The Army Combined ECCM/diversity tropospheric transmission system
CA1166699A (en) * 1980-01-28 1984-05-01 Haruo Shiki Space-diversity board-band digital radio receiver with amplitude dispersion detecting and suppressing means
FI844810A0 (en) * 1984-12-05 1984-12-05 Nokia Oy Ab FOERFARANDE FOER MOTTAGNING OCH DETEKTERING AV DIGITALA SIGNALER.
US4736455A (en) * 1985-12-23 1988-04-05 Nippon Telegraph And Telephone Corporation Interference cancellation system
US5203023A (en) * 1989-03-28 1993-04-13 Nippon Telegraph And Telephone Corporation Phase likelihood comparison diversity receiver
US5109392A (en) * 1989-05-11 1992-04-28 Bell Telephone Laboratories, Inc. Diversity receiver arrangement for digital signals
IT1230284B (en) * 1989-06-15 1991-10-18 Italtel Spa PROCEDURE AND DEVICE FOR RECEIVING SIGNALS IN DIGITAL RADIO-MOBILE SYSTEMS.
US5321850A (en) * 1991-10-09 1994-06-14 Telefonaktiebolaget L M Ericsson Diversity radio receiver automatic frequency control
US5530925A (en) * 1993-08-02 1996-06-25 Harris Corporation Intermediate frequency combiner for a radio communication system
US5465271A (en) * 1993-08-20 1995-11-07 General Electric Company Post detection weighted vector combining diversity receivers using phase metrics for mobile and indoor radio channels
JPH07170203A (en) * 1993-12-14 1995-07-04 Nec Corp Squelch system for space diversity
US5426668A (en) * 1994-01-12 1995-06-20 Bell Communications Research, Inc. Tetherless access to communication networks
MY113061A (en) * 1994-05-16 2001-11-30 Sanyo Electric Co Diversity reception device
JP3022194B2 (en) * 1994-09-02 2000-03-15 三菱電機株式会社 Diversity receiver
SE503785C2 (en) * 1994-12-12 1996-09-02 Ericsson Telefon Ab L M Method and apparatus for aggregating signals

Similar Documents

Publication Publication Date Title
US4731796A (en) Multi-mode radio transceiver
US4928131A (en) Sea clutter suppression radar
GB2067052A (en) Voice band multiplex transmission system
US4887280A (en) System for detecting the presence of a signal of a particular data rate
US4238739A (en) Preset network for a phase lock loop
RU97104756A (en) NORMALIZATION DIAGRAM FOR PREVENTING THE DIVERSIBILITY OF THE NORMALIZING VOLTAGE IN THE COMMUNICATION CIRCUIT APPLICABLE FOR THE MODE WITH DIVERSITY IN THE DIGITAL SYSTEM OF THE OVERHIGH FREQUENCY)
KR960039596A (en) Frequency modulated signal demodulation circuit and communication terminal equipment employing it
US3218559A (en) Synchronizing circuit maintaining loop signals as an integer product and equal amplitude
CA2048933A1 (en) Carrier aquisition apparatus for digital satellite communication system
RU122818U1 (en) DEMODULATOR OF PHASOMANIPULATED SIGNALS
US3217262A (en) System for demodulating low-level frequency modulated signals utilizing a short term spectral analyzer
SU1299527A3 (en) Circuit generating pseudoerror signal
US5825173A (en) Circuit for detecting phase angle of three-phase alternating current
RU2127949C1 (en) Normalization circuit to prevent divergence of normalizing voltage in communication network used for separation mode in digital system of superhigh-frequency range
CA1137573A (en) Band pass filter circuit
US5077754A (en) Tau-dither circuit
GB1605245A (en) Phase-lock loop systems
US5521651A (en) Automatic fine tuning detection circuit
JP3024297B2 (en) Phase synchronous receiving circuit
US4860239A (en) Correlator with variably normalized input signals
SU1054922A1 (en) Device for receiving phase-manipulated signals
JPH06217337A (en) Method and apparatus for detecting gain of color burst signal
US3504292A (en) Demodulator for low-level frequency-modulated waves using short-term multiple resonator special analyzer
SU663116A1 (en) Device for automatic selection of communication channels
SU1356221A1 (en) Phase locking device