RU96120855A - DEVICE FOR SINGLE IMAGE SIGNAL FORMATION - Google Patents

DEVICE FOR SINGLE IMAGE SIGNAL FORMATION

Info

Publication number
RU96120855A
RU96120855A RU96120855/09A RU96120855A RU96120855A RU 96120855 A RU96120855 A RU 96120855A RU 96120855/09 A RU96120855/09 A RU 96120855/09A RU 96120855 A RU96120855 A RU 96120855A RU 96120855 A RU96120855 A RU 96120855A
Authority
RU
Russia
Prior art keywords
input
output
control
unit
inputs
Prior art date
Application number
RU96120855/09A
Other languages
Russian (ru)
Other versions
RU2145154C1 (en
Inventor
В.М. Смелков
В.Н. Михайлов
В.Я. Маклашевский
Original Assignee
Государственное учреждение "Новгородский научно-координационный центр"
Filing date
Publication date
Application filed by Государственное учреждение "Новгородский научно-координационный центр" filed Critical Государственное учреждение "Новгородский научно-координационный центр"
Priority to RU96120855A priority Critical patent/RU2145154C1/en
Priority claimed from RU96120855A external-priority patent/RU2145154C1/en
Publication of RU96120855A publication Critical patent/RU96120855A/en
Application granted granted Critical
Publication of RU2145154C1 publication Critical patent/RU2145154C1/en

Links

Claims (2)

1. Устройство однократного формирования сигнала изображения, содержащее последовательно включенные объектив и трехфазную фоточувствительную матрицу приборов с зарядовой связью (ФМПЗС), состоящую из последовательно связанных зарядовой связью секции накопления, секции хранения и выходного регистра сдвига (РС), выход которого подключен к информационному входу видеоусилителя, причем второй и третий управляющие входы секции накопления ФМПЗС подключены соответственно к второму и третьему выходам первого преобразователя уровней (ПУ), второй и третий фазные входы которого подключены соответственно к второму и третьему выходам синхрогенератора, первый, второй и третий управляющие входы секции хранения ФМПЗС подключены соответственно к первому, второму и третьему выходам второго ПУ, первый, второй и третий фазные входы которого подключены соответственно к пятому, шестому и седьмому выходам синхрогенератора, первый, второй и третий управляющие входы выходного РС ФМПЗС подключены соответственно к первому, второму и третьему выходам третьего ПУ, первый, второй и третий фазные входы которого подключены соответственно к восьмому, девятому и десятому выходам синхрогенератора, одиннадцатый выход которого подключен к входу "импульсов поэлементного тактирования" видеоусилителя, вход "импульсов фиксации, гашения и синхронизации" которого подключен к двенадцатому выходу синхрогенератора, а выход "полного телевизионного сигнала" видеоусилителя является выходом "Видео" устройства, отличающееся тем, что введены четвертый ПУ, блок запуска, блок управления и формирования (БУФ), блок измерения заряда (БИЗ), пиковый детектор, первый и второй компараторы, блок выборки-хранения (БВХ), индикатор, первый, второй, третий и четвертый элементы ИЛИ, элемент НЕ, первый и второй элементы И, а секция накопления ФМПЗС дополнительно снабжена стоковой областью с затвором, управляющий вход которого подключен через четвертый ПУ к выходу второго элемента ИЛИ, первый вход которого подключен к четвертому выходу синхрогенератора, первый выход которого подключен к первому входу первого элемента ИЛИ, второй вход которого подключен к прямому выходу блока запуска, а выход - к первому фазному входу первого ПУ, первый выход которого подключен к первому управляющему входу БУФа, второй управляющий вход которого подключен к инверсному выходу блока запуска синхрогенератора, тактовый вход БУФ - к одиннадцатому выходу синхрогенератора, первый выход БУФ - к первому управляющему входу секции накопления ФМПЗС, второй выход БУФ - к управляющему входу БИЗ, информационный вход которого подключен к второму управляющему входу секции накопления ФМПЗС, а выход - к информационному входу пикового детектора, установочный вход которого объединен с установочным входом БВХ и первым установочным входом блока запуска соответственно и является входом "Пуск" устройства, при этом выход пикового детектора подключен к информационному входу первого компаратора, опорный вход которого является входом первого порогового напряжения, а выход первого компаратора подключен к первому входу третьего элемента ИЛИ, выход которого подключен к второму установочному входу блока запуска, а второй вход третьего элемента ИЛИ объединен с вторыми входами второго и четвертого элементов ИЛИ, а также с входами индикатора и элемента НЕ соответственно и подключен к выходу второго компаратора, опорный вход которого является входом второго порогового напряжения, а информационный вход второго компаратора подключен к выходу БВХ, информационный вход которого подключен к промежуточному выходу видеоусилителя, а управляющий вход - к тринадцатому выходу синхрогенератора, четырнадцатый выход которого подключен к первому входу четвертого элемента ИЛИ, пятнадцатый выход синхрогенератора - к первому входу второго элемента И, а второй управляющий вход синхрогенератора - к выходу первого элемента И, второй вход которого объединен с вторым входом второго элемента И и подключен к выходу элемента НЕ, при этом выход четвертого элемента ИЛИ является выходом сигнала "Готовность изображения" устройства, первый вход первого элемента И - входом сигнала "Запрос изображения" устройства, а выход второго элемента И - выходом сигнала "Подтверждение изображения" устройства.1. A device for a single generation of an image signal, containing a series-connected lens and a three-phase photosensitive matrix of devices with charge coupling (FMPZS), consisting of a series of charge-coupled accumulation sections, storage sections and shift shift output register (PC), the output of which is connected to the information input of the video amplifier moreover, the second and third control inputs of the accumulation section of the FPMS are connected respectively to the second and third outputs of the first level converter (PU), second the first and third phase inputs of which are connected respectively to the second and third outputs of the clock generator, the first, second and third control inputs of the storage section of the FPMC are connected respectively to the first, second and third outputs of the second control unit, the first, second and third phase inputs of which are connected respectively to the fifth, the sixth and seventh outputs of the clock generator, the first, second and third control inputs of the output RS of the FPMCS are connected respectively to the first, second and third outputs of the third control unit, the first, second and third phase the inputs of which are connected respectively to the eighth, ninth, and tenth outputs of the sync generator, the eleventh output of which is connected to the input of the “bit by bit pulses” of the video amplifier, the input of “fixation, blanking, and synchronization pulses” of which is connected to the twelfth output of the clock generator, and the output of the “full television signal” of the video amplifier is the output of the "Video" device, characterized in that the fourth launcher, a launch unit, a control and formation unit (FUF), a charge measurement unit (BIZ), a peak detector are introduced OP, the first and second comparators, the sampling-storage unit (BVX), the indicator, the first, second, third and fourth elements OR, the element NOT, the first and second elements AND, and the accumulation section of the FMPS is additionally equipped with a drain area with a gate, the control input of which connected through the fourth PU to the output of the second OR element, the first input of which is connected to the fourth output of the clock generator, the first output of which is connected to the first input of the first OR element, the second input of which is connected to the direct output of the launch unit, and the output to the first at the phase input of the first control unit, the first output of which is connected to the first control input of the control unit, the second control input of which is connected to the inverse output of the trigger unit, the clock input of the control unit - to the eleventh output of the synchronizer, the first output of the control unit — to the first control input of the storage section of the FPMC, the second the output of the BUF is to the control input of the BIZ, the information input of which is connected to the second control input of the accumulation section of the FMPS, and the output is to the information input of the peak detector, the installation input of which combined with the installation input of BVH and the first installation input of the launcher, respectively, and is the "Start" input of the device, while the output of the peak detector is connected to the information input of the first comparator, the reference input of which is the input of the first threshold voltage, and the output of the first comparator is connected to the first input of the third OR element, the output of which is connected to the second installation input of the start-up unit, and the second input of the third OR element is combined with the second inputs of the second and fourth OR elements, and t also with the inputs of the indicator and the element is NOT respectively connected to the output of the second comparator, the reference input of which is the input of the second threshold voltage, and the information input of the second comparator is connected to the output of the BVX, the information input of which is connected to the intermediate output of the video amplifier, and the control input to the thirteenth output a clock generator, the fourteenth output of which is connected to the first input of the fourth OR element, the fifteenth output of the clock generator - to the first input of the second AND element, and the second the synchro generator’s input is to the output of the first AND element, the second input of which is combined with the second input of the second AND element and connected to the output of the NOT element, while the output of the fourth OR element is the output of the device’s “Ready image” signal, the first input of the first AND element is the signal input “Image request” of the device, and the output of the second AND element by the output of the “Image confirmation” signal of the device. 2. Устройство по п.1, в котором блок управления и формирования (БУФ) содержит последовательно включенные делитель частоты и формирователь импульса измерения, а также генератор пилообразного напряжения, элемент ИЛИ, первый коммутатор, второй коммутатор и элемент НЕ, при этом разрешающий вход формирователя подключен к первому входу элемента ИЛИ, а выход формирователя - к входу генератора и соответственно к второму входу элемента ИЛИ, выход которого подключен к входу элемента НЕ и соответственно к управляющему входу второго коммутатора, информационный вход которого подключен к выходу генератора, а выход объединен с выходом первого коммутатора, управляющий вход которого подключен к выходу элемента НЕ, причем информационный вход первого коммутатора является первым управляющим входом БУФ, разрешающий вход формирователя - вторым управляющим входом БУФ, вход делителя частоты - тактовым входом БУФ, выход первого коммутатора - первым выходом БУФ, а выход элемента НЕ - вторым выходом БУФ. 2. The device according to claim 1, in which the control and formation unit (FCU) comprises serially connected frequency divider and a measuring pulse shaper, as well as a sawtooth voltage generator, an OR element, a first switch, a second switch and a NOT element, while allowing the shaper input connected to the first input of the OR element, and the output of the driver to the input of the generator and, accordingly, to the second input of the OR element, the output of which is connected to the input of the element NOT and, accordingly, to the control input of the second switch, info whose input is connected to the output of the generator, and the output is combined with the output of the first switch, the control input of which is connected to the output of the element NOT, moreover, the information input of the first switch is the first control input of the FC, the driver input is the second control input of the FC, the input of the frequency divider is clock the input of the FC, the output of the first switch is the first output of the FC, and the output of the element is NOT the second output of the FC.
RU96120855A 1996-10-16 1996-10-16 Device for single term generation of image signal RU2145154C1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU96120855A RU2145154C1 (en) 1996-10-16 1996-10-16 Device for single term generation of image signal

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU96120855A RU2145154C1 (en) 1996-10-16 1996-10-16 Device for single term generation of image signal

Publications (2)

Publication Number Publication Date
RU96120855A true RU96120855A (en) 1999-01-10
RU2145154C1 RU2145154C1 (en) 2000-01-27

Family

ID=20186749

Family Applications (1)

Application Number Title Priority Date Filing Date
RU96120855A RU2145154C1 (en) 1996-10-16 1996-10-16 Device for single term generation of image signal

Country Status (1)

Country Link
RU (1) RU2145154C1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7321651B2 (en) * 2004-11-12 2008-01-22 International Business Machines Corporation High frequency circuit capable of error detection and correction of code patterns running at full speed

Similar Documents

Publication Publication Date Title
KR860000853A (en) Digital Fluorescence Device
RU96120855A (en) DEVICE FOR SINGLE IMAGE SIGNAL FORMATION
KR970068513A (en) Image pickup device with solid state image pickup device
CA2037121A1 (en) Read-out apparatus for solid state imaging device and image scanner using the same
RU98101270A (en) DEVICE FOR SINGLE IMAGE FORMATION
JPS603280A (en) Image pickup device
RU95112655A (en) DEVICE FOR SINGLE IMAGE SIGNAL FORMATION
AR241450A1 (en) Raster scan digital display system
JPH11289493A (en) Image pickup device
FI931852A0 (en) FOERFARANDE OCH ANORDNING FOER LAOSA SVARTNIVAON VID EN DIGITAL VIDEOSIGNAL
KR870004350A (en) Numerical controller
JP2730416B2 (en) Signal charge storage time control circuit for signal charge storage type photoelectric conversion element
SU1117860A1 (en) Device for detecting and recording pulse light image
JPS55147322A (en) Indicating system of average temperature
JPS6022879A (en) System for controlling sensitivity of solid-state image pickup device
RU96110435A (en) DEVICE FOR OBSERVING OBJECTS
RU2089937C1 (en) Device for normalization of read image signal
SU1277427A1 (en) Generator of picture signal
JP2795085B2 (en) Monitoring device
SU1633517A1 (en) Picture signal generator
SU1085014A1 (en) Device for reproducing image
SU1693733A1 (en) Detector of synchronizing pulse train
SU738124A1 (en) Sawtooth voltage generator with inductive load
RU94035320A (en) Tv camera which sensitivity is controlled by matrix of charge coupled detectors
KR960019405A (en) Convergence Measurement Device Using Primary Array Processor