Claims (1)
Синхронный детектор с подавлением помех, содержащий последовательно соединенные фильтр промежуточных частот, вход которого является входом устройства, первый перемножитель, второй вход которого соединен с формирователем опорного сигнала, и первый фильтр нижних частот, отличающийся тем, что введены первый вычитатель, вход которого соединен с выходом первого фильтра нижних частот, а выход является выходом устройства, последовательно соединенные второй перемножитель, второй фильтр нижних частот, второй вычитатель, последовательно соединенные третий перемножитель и третий фильтр нижних частот, выход которого соединен с вторым входом второго вычитателя, выход второго вычитателя через фазовращатель на 90o соединен с вторым входом первого вычитателя, первые входы второго и третьего перемножителей соединены с выходом фильтра промежуточных частот, второй вход второго перемножителя соединен с выходом формирователя опорного сигнала через фазовращатель на +φ, а второй вход третьего перемножителя соединен с выходом формирователя опорного сигнала через фазовращатель на -φ.вA noise suppression synchronous detector comprising a series-connected intermediate-frequency filter, the input of which is the input of the device, a first multiplier, the second input of which is connected to the reference signal shaper, and the first low-pass filter, characterized in that the first subtractor is introduced, the input of which is connected to the output the first low-pass filter, and the output is the output of the device, the second multiplier connected in series, the second low-pass filter, the second subtractor, connected in series nennye third multiplier and a third low pass filter whose output is connected to a second input of the second subtractor, the output of the second subtractor through the phase shifter 90 o connected to a second input of the first subtractor, the first inputs of the second and third multipliers are connected to the filter output of intermediate frequency, the second input of the second multiplier connected to the output of the driver of the reference signal through the phase shifter to + φ, and the second input of the third multiplier is connected to the output of the driver of the reference signal through the phase shifter to -φ.в