Генератор двоичных кодов, содержащий источник постоянного тока, положительный полюс которого является нулевым выходом, последовательно соединенные генератор тактовых импульсов и три счетных триггера, прямые выходы триггеров являются соответственно первым, третьим и седьмым выходами генератора двоичных кодов, первую схему совпадения знаков, первый вход которой соединен с прямым выходом третьего триггера, второй вход - с прямым выходом второго триггера, вторую схему совпадения знаков, первый вход которой соединен с прямым выходом первого триггера, второй вход - с прямым выходом второго триггера, третью схему совпадения знаков, первый вход которых соединен с выходом первой схемы совпадения знаков, второй вход - с прямым выходом первого триггера, четвертую схему совпадения знаков, первый вход которой соединен с прямым выходом первого триггера, второй вход - с прямым выходом третьего триггера, а выходы первой, второй, третьей и четвертой схем совпадения знаков являются соответственно вторым, четвертым, пятым и шестым выходами генератора двоичных кодов, отличающийся тем, что в него введены первая двухвходовая схема И, первый вход которой соединен с выходом генератора тактовых импульсов, второй вход - с прямым выходом первого триггера, инверсный выход которого генерирует двоичный код, инвертированный по отношению к седьмому выходу, выход первой схемы И соединен с входом второго триггера, вторая двухвходовая схема И, первый вход которой соединен с входом второго триггера, второй вход - с прямым выходом второго триггера, инверсный выход которого генерирует двоичный код, инвертированный по отношению к третьему выходу, выход второй схемы И соединен с входом третьего триггера, инверсный выход которого генерирует двоичный код, инвертированный по отношению к первому выходу, первый инвертор, вход которого соединен с выходом первой схемы совпадения знаков, а выход первого инвертора генерирует двоичный код, инвертированный по отношению к второму выходу, второй инвертор, вход которого соединен с выходом второй схемы совпадения знаков, а выход второго инвертора генерирует двоичный код, инвертированный по отношению к четвертому выходу, третий инвертор, вход которого соединен с выходом третьей схемы совпадения знаков, а выход третьего инвертора генерирует двоичный код, инверсный по отношению к пятому выходу, четвертый инвертор, вход которого соединен с выходом четвертой схемы совпадения знаков, а выход четвертого инвертора генерирует двоичный код, инверсный по отношению к шестому выходу, пятый инвертор, вход которого соединен с положительным полюсом источника постоянного тока, а выход пятого инвертора генерирует двоичный код, инверсный по отношению к нулевому выходу.