RU83670U1 - Аддитивный формирователь сигнала треугольной формы - Google Patents

Аддитивный формирователь сигнала треугольной формы Download PDF

Info

Publication number
RU83670U1
RU83670U1 RU2009103333/22U RU2009103333U RU83670U1 RU 83670 U1 RU83670 U1 RU 83670U1 RU 2009103333/22 U RU2009103333/22 U RU 2009103333/22U RU 2009103333 U RU2009103333 U RU 2009103333U RU 83670 U1 RU83670 U1 RU 83670U1
Authority
RU
Russia
Prior art keywords
output
input
module
inputs
signal
Prior art date
Application number
RU2009103333/22U
Other languages
English (en)
Inventor
Виктор Степанович Дубровин
Алексей Михайлович Зюзин
Original Assignee
Негосударственное научно-образовательное учреждение "Саранский Дом науки и техники Российского Союза научных и инженерных общественных организаций" (ННОУ "Саранский Дом науки и техники РСНИИОО")
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Негосударственное научно-образовательное учреждение "Саранский Дом науки и техники Российского Союза научных и инженерных общественных организаций" (ННОУ "Саранский Дом науки и техники РСНИИОО") filed Critical Негосударственное научно-образовательное учреждение "Саранский Дом науки и техники Российского Союза научных и инженерных общественных организаций" (ННОУ "Саранский Дом науки и техники РСНИИОО")
Priority to RU2009103333/22U priority Critical patent/RU83670U1/ru
Application granted granted Critical
Publication of RU83670U1 publication Critical patent/RU83670U1/ru

Links

Landscapes

  • Amplifiers (AREA)

Abstract

1. Аддитивный формирователь сигнала треугольной формы, содержащий первый вычислитель модуля, удвоитель частоты и блок суммирования-вычитания с одним инвертирующим и двумя неинвертирующими входами, при этом выход первого вычислителя модуля соединен с первым неинвертирующим входом блока суммирования-вычитания, выход которого соединен с выходом аддитивного формирователя сигнала треугольной формы, отличающийся тем, что в него дополнительно введен второй вычислитель модуля, а удвоитель частоты выполнен с двумя входами, которые соединены соответственно с первым и вторым входами аддитивного формирователя сигнала треугольной формы, причем инвертирующий и второй неинвертирующий входы блока суммирования-вычитания подключены соответственно к выходу второго вычислителя модуля и к выходу удвоителя частоты, а входы первого и второго вычислителей модуля соединены соответственно с первым и вторым входами аддитивного формирователя сигнала треугольной формы. ! 2. Формирователь по п.1, отличающийся тем, что вычислители модуля выполнены из двухполупериодных выпрямителей. ! 3. Формирователь по п.1, отличающийся тем, что вычислители модуля выполнены из перемножителя и усилителя-ограничителя, при этом вход вычислителя модуля соединен с первым входом перемножителя и входом усилителя-ограничителя, выход которого соединен со вторым входом перемножителя, выход которого соединен с выходом вычислителя модуля. ! 4. Формирователь по п.1, отличающийся тем, что вычислители модуля выполнены из операционного усилителя, амплитудного компаратора, электронного ключа и четырех резисторов, при этом последовательно соединенные первый �

Description

Полезная модель относится к области радиотехники и вычислительной техники и может быть использована в радиолокации, в преобразователях "напряжение-временной интервал", широтно-импульсных модуляторах, устройствах временной задержки и т.д.
Известно устройство [Шустов М.А. Аддитивный формирователь сигнала треугольной формы. - Радиотехника, 2003, №1, (стр.95 - Рис.1)], содержащее фазовращатель, два двухполупериодных выпрямителя и сумматор, на выходе которого формируется сигнал треугольной формы.
К недостаткам устройства относятся:
1. Значительная нелинейность формируемого сигнала треугольной формы на участках «прямого» и «обратного» хода формируемого сигнала.
2. Для работы формирователя необходимо использование входного сигнала достаточно большой амплитуды.
2. Необходим подбор диодов по критерию идентичности вольт-амперных и вольт-емкостных характеристик.
3. Наличие большого количества регулировочных элементов («компенсация», «баланс», «регулировка фазы»).
4. Сложность настройки формирователя (необходима последовательно-поочередная регулировка трех подстроечных резисторов).
Наиболее близким устройством к заявленной полезной модели по совокупности существенных признаков является, принятый за прототип, преобразователь ортогональных напряжений в постоянное (А.с. СССР №1631679, кл. Н02М 7/00, опубл. 28.02.91, Бюл. №8), который содержит вычислитель модуля,
удвоитель частоты и блок суммирования-вычитания с одним неинвертирующим и двумя инвертирующими входами, при этом выход вычислителя модуля соединен с неинвертирующим входом блока суммирования-вычитания, выход которого соединен с выходом аддитивного формирователя сигнала треугольной формы.
Задачей, на решение которой направлена полезная модель, является расширение функциональных возможностей устройства и повышение линейности формируемого сигнала.
Технический результат, достигаемый при осуществлении полезной модели, заключается в расширении функциональных возможностей предлагаемого устройства путем получения на выходе аддитивного формирователя сигнала треугольной формы и значительном повышении линейности формируемого сигнала путем введения дополнительного компенсирующего сигнала при оптимальном соотношении коэффициентов передачи блока суммирования-вычитания.
Указанный технический результат при осуществлении полезной модели достигается тем, что в аддитивный формирователь сигнала треугольной формы, содержащий первый вычислитель модуля, удвоитель частоты и блок суммирования-вычитания с одним инвертирующим и двумя неинвертирующими входами, при чем выход первого вычислителя модуля соединен с первым неинвертирующим входом блока суммирования-вычитания, выход которого соединен с выходом аддитивного формирователя сигнала треугольной формы, дополнительно введен второй вычислитель модуля, а удвоитель частоты выполнен с двумя входами, которые соединены, соответственно, с первым и вторым входами аддитивного формирователя сигнала треугольной формы, при этом инвертирующий и второй неинвертирующий входы блока суммирования-вычитания подключены, соответственно, к выходу второго вычислителя модуля и к выходу удвоителя частоты, а входы первого и второго вычислителей модуля
соединены» соответственно, с первым и вторым входами аддитивного формирователя сигнала треугольной формы.
Вычислители модуля могут быть выполнены из двухполупериодных выпрямителей.
Вычислители модуля могут быть выполнены из перемножителя и усилителя-ограничителя, при этом вход вычислителя модуля соединен с первым входом перемножителя и входом усилителя-ограничителя, выход которого соединен со вторым входом перемножителя, выход которого соединен с выходом вычислителя модуля.
Вычислители модуля могут быть выполнены из операционного усилителя, амплитудного компаратора, электронного ключа и четырех резисторов, при этом последовательно соединенные первый и второй резисторы подключены между входом и выходом вычислителя модуля, последовательно соединенные третий и четвертый резисторы соединены между входом вычислителя модуля и неинвертирующим входом операционного усилителя, инвертирующий вход которого соединен с общей точкой соединения первого и второго резисторов, а выход - с выходом вычислителя модуля, причем между общей точкой соединения третьего и четвертого резисторов и общей шиной включен электронный ключ, управляющий вход которого подключен к выходу амплитудного компаратора, неинвертирующий вход которого соединен с общей шиной, а инвертирующий вход - с входом вычислителя модуля.
Удвоитель частоты может быть выполнен из первого и второго квадраторов и вычитателя, при этом первый и второй входы вычитателя соединены, соответственно, с выходами первого и второго квадраторов, при чем первый и второй входы удвоителя частоты, соединены, соответственно, с входами первого и второго квадраторов, а выход - с выходом вычитателя.
Удвоитель частоты может быть выполнен из сумматора, вычитателя и перемножителя, при этом первый вход удвоителя частоты соединен с первыми входами сумматора и вычитателя, второй вход удвоителя частоты соединен со вторыми входами сумматора и вычитателя, при чем к выходам сумматора и вычитателя подключены, соответственно, первый и второй входы перемножителя, выход которого соединен с выходом удвоителя частоты.
Проведенный заявителем анализ уровня техники, включающий поиск по патентным и научно-техническим источникам информации, позволил установить, что заявитель не обнаружил аналог, характеризующийся признаками, тождественными всем существенным признакам заявленной полезной модели. Следовательно, заявляемая полезная модель соответствует условию «новизна».
Введение в предлагаемое устройство дополнительного вычислителя модуля и компенсирующего сигнала при оптимальном соотношении коэффициентов передачи блока суммирования-вычитания позволило расширить функциональные возможности устройства и значительно повысить линейность формируемого сигнала треугольной формы.
Полезная модель иллюстрируется чертежами, где: фиг.1 - блок схема аддитивного формирователя сигнала треугольной формы; фиг.2 - первый вариант исполнения вычислителя модуля; фиг.3 - второй вариант исполнения вычислителя модуля; фиг.4 - первый вариант исполнения удвоителя частоты;
фиг.5 - второй вариант исполнения удвоителя частоты; фиг.6 - фиг.10 - графики, поясняющие принцип работы аддитивного формирователя сигнала треугольной формы.
Аддитивный формирователь сигнала треугольной формы (фиг.1) содержит первый 1 и второй 5 вычислители модуля, удвоитель частоты 2 с двумя
входами и сумматор 3, с одним инвертирующим и двумя неинвертирующими входами, при чем выход первого вычислителя модуля 1 соединен с первым неинвертирующим входом блока суммирования-вычитания 3, выход которого соединен с выходом 4 аддитивного формирователя сигнала треугольной формы. Первый и второй входы удвоителя частоты соединены, соответственно, с первым 6 и вторым 7 входами аддитивного формирователя сигнала треугольной формы, при этом инвертирующий и второй неинвертирующий входы блока суммирования-вычитания 3 подключены, соответственно, к выходу второго вычислителя модуля 5 и к выходу удвоителя 2, а входы первого 1 и второго 5 вычислителей модуля соединены, соответственно, с первым 6 и вторым 7 входами аддитивного формирователя сигнала треугольной формы.
Вычислители модуля 1 и 5 могут быть выполнены из двухполупериодных выпрямителей.
Вычислители модуля 1 и 5 могут быть выполнены (фиг.2) из перемножителя 8 и усилителя-ограничителя 9, при этом вход вычислителя модуля соединен с первым входом перемножителя 8 и входом усилителя-ограничителя 9, выход которого соединен со вторым входом перемножителя 8, выход которого соединен с выходом вычислителя модуля.
Вычислители модуля 1 и 5 могут быть выполнены (фиг.3) из операционного усилителя 10, амплитудного компаратора 11, электронного ключа 12 и четырех резисторов 13-16, при этом последовательно соединенные первый 13 и второй резисторы 14 подключены между входом и выходом вычислителя модуля, последовательно соединенные третий 15 и четвертый 16 резисторы соединены между входом вычислителя модуля и неинвертирующим входом операционного усилителя 10, инвертирующий вход которого соединен с общей точкой соединения первого 13 и второго 14 резисторов, а выход - с выходом вычислителя модуля, причем между общей точкой соединения третьего 15 и четвертого 16 резисторов и общей шиной включен электронный ключ 12, управляющий вход которого подключен к выходу амплитудного компаратора 11, неинвертирующий
вход которого соединен с общей шиной, а инвертирующий вход - с входом вычислителя модуля.
Удвоитель частоты 2 может быть выполнен (фиг.4) из первого 17 и второго 18 квадраторов и вычитателя 19, при этом первый и второй входы вычитателя 19 соединены, соответственно, с выходами первого 17 и второго 18 квадраторов, при чем первый и второй входы удвоителя частоты, соединены, соответственно, с входами первого 17 и второго 18 квадраторов, а выход - с выходом вычитателя 19.
Удвоитель частоты 2 может быть выполнен (фиг.5) из сумматора 20, вычитателя 21 и перемножителя 22, при этом первый вход удвоителя частоты 2 соединен с первыми входами сумматора 20 и вычитателя 21, второй вход удвоителя частоты 2 соединен со вторыми входами сумматора 20 и вычитателя 21, при чем к выходам сумматора 20 и вычитателя 21 подключены, соответственно, первый и второй входы перемножителя 22, выход которого соединен с выходом удвоителя частоты 2.
Аддитивный формирователь сигнала треугольной формы работает следующим образом.
На первый вход 6 формирователя (фиг.1), а, следовательно, на вход первого вычислителя модуля 1 и на первый вход удвоителя частоты 2 подается сигнал
где А - амплитуда, а ω0 - круговая частота сигнала S1(t), связанная с циклической частотой f известным соотношением ω0=2 πf.
На второй вход 7 формирователя, а, следовательно, на вход второго вычислителя модуля 5 и на второй вход удвоителя частоты 2 подается сигнал
сдвинутый по отношению к сигналу S1(t) на угол π/2.
Вычислители модулей 1 и 5 обеспечивают (фиг.6) получение модулей сигналов S1(t) и S2(1):
которые поступают, соответственно, на первый неинвертирующий и инвертирующий входы блока суммирования-вычитания 3.
Вычислители модуля 1(5), выполненные из перемножителя 8 и усилителя-ограничителя 9 (фиг.2), работают следующим образом.
При подаче на вход первого вычислителя модуля 1 гармонического сигнала S1(t) на выходе усилителя-ограничителя 9 формируется сигнал F1(t)=1, соответствующий положительной полуволне сигнала S1(t), и сигнал F1(t)=-1, соответствующий отрицательной полуволне сигнала S1(t). На выходе перемножителя 8 формируется сигнал S3(t)=S1(t)·F1(t)=mod [S1(t)], являющийся модулем сигнала S1(t).
При подаче на вход формирователя модуля 5 гармонического сигнала S2(t) на выходе усилителя-ограничителя 9 формируется сигнал F2(t)=1, соответствующий положительной полуволне сигнала S2(t), и сигнал F2(t)=-1, соответствующий отрицательной полуволне сигнала S2(t). На выходе перемножителя 8 формируется сигнал S4(t)=S2(t)·F2(t)=mod [S2(t)], являющийся модулем сигнала S2(t).
Временные диаграммы, поясняющие принцип формирования сигналов S3(t) и S4(t), изображены на фиг.7.
В вычислителе модуля (фиг.3), операционный усилитель 10, электронный ключ 12 и четыре резистора 13-16 образуют коммутатор со сменой знака выходного сигнала.
На вход вычислителя модуля 1 поступает сигнал S1(t), а на управляющий вход электронного ключа 12 с выхода амплитудного компаратора 11 - сигнал Ey(t) либо с уровнем «Лог.0», либо с уровнем «Лог.1». При подаче на управляющий вход электронного ключа 12 сигнала Ey(t) с уровнем «Лог.0» ключ 12 размыкается. Поскольку входное сопротивление Rвх операционного усилителя 10 много больше эквивалентного сопротивления Rэ=(R13+R14), то U2(t)≈S1(t).
На инвертирующем входе операционного усилителя 10 будет сигнал
Выходной сигнал S3(t)=[U2(t)-U1(t)]·К0, где К0 - коэффициент усиления операционного усилителя 10 при разомкнутой обратной связи. При достаточно большом коэффициенте усиления К0 операционного усилителя 10 и при равенстве резисторов R13=R14=R коэффициент усиления N1 вычислителя модуля 1 будет равен единице N1=1. В этом случае S3(t)=N1·S1(t)=S1(t).
При подаче на управляющий вход электронного ключа 12 сигнала Ey(t) с уровнем «Лог.1» ключ 12 замыкается. В этом случае коэффициент усиления N2 вычислителя модуля 1 будет равен минус единице N2=-1, следовательно, выходной сигнал S3(t)=N2·S1(t)=-S1(t).
Таким образом, на выходе вычислителя модуля 1 формируется сигнал S3(t)=mod [S1(t)], являющийся модулем сигнала S1(t).
Аналогично работает формирователь модуля 5, на выходе которого формируется сигнал S4(t)=mod [S2(t)], являющийся модулем сигнала S2(t).
Временные диаграммы, поясняющие принцип формирования сигналов S3(t) и S4(t), изображены на фиг.8.
Удвоитель частоты 2 (фиг.4), выполненный из первого 17 и второго 18 квадратов работает следующим образом.
На первый вход удвоителя частоты 2, следовательно, на вход квадратора 17 подается сигнал S1(t)=sin(ω0t), а на второй вход удвоителя частоты 2, следовательно, на вход квадратора 18 поступает сигнал S2(t)=cos(ω0t). На выходе первого квадратора 17 формируется сигнал X1(t)=[S1(t)]2, на выходе второго квадратора 18 - сигнал X2(t)=[S2(t)]2, а на выходе вычитателя 19 сигнал
Удвоитель частоты 2 (фиг.5), выполненный из сумматора 20, вычитателя 21 и перемножителя 22 работает следующим образом.
При подаче сигналов S1(t) и S2(t) на соответствующие входы удвоителя частоты 2 на выходе сумматора 20 формируется сигнал X3(t)=S1(t)+S2(t), на выходе вычитателя 21 - сигнал X4(t)=S2(t)-S1(t), а на выходе умножителя 22 сигнал
При отсутствии компенсирующего сигнала S5(t) на выходе блока суммирования-вычитания 3 будет сформирован (фиг.6) сигнал
Sсинт(t)=K1·S3(t)-К2·S4(t)]=K1·mod [S1(t)] - К2·mod [S2(t)], (6)
где К1 и К2 - коэффициенты передачи блока суммирования-вычитания 3 по первому неинвертирующему и второму инвертирующему входам, соответственно. При K12=α=1 на выходе 4 амплитуда сигнала Sсинт(t) будет равна амплитуде А входных сигналов S3(t) и S4(t).
На фиг.6 графики построены для нормированного значения А=1. Частота основной гармоники ω1 синтезированного сигнала треугольной формы Sсинт(t) равна удвоенному значению частоты ω0, квадратурных сигналов S1(t) и S2(t), то есть происходит умножение частоты ω1=2ω0.
На участках «прямого хода» (интервал от нуля до π/2), и «обратного хода» (интервал от π/2 до π) сигнал 8синт (t) имеет S-образные характеристики, то есть является «квазилинейным».
Используя разложение сигнала Sсинт (t) в ряд Фурье представим этот сигнал в следующей форме:
Для первой гармоники амплитудное значение А1синт=8/(3π)≈0,849.
При удвоенных значениях частоты n-ой гармоники ωn=2nω0 эталонный периодический сигнал Sэт(t) треугольной формы может быть представлен с помощью следующего ряда:
Амплитудное значение первой гармоники А1эт=8/(π2)≈0,811.
Погрешность ε1 квазилинейного, то есть синтезированного сигнала Sсинт (t), найдем с помощью следующего выражения: ε1=Sэт(t) - Sсинт(t). График зависимости ε1 от угла Θ=ω0t приведен на фиг.9. Максимальное отклонение ε1
по модулю превышает 4% (ε1=42,5 мВ при нормированном значении амплитуды А=1000 мВ).
Анализ формулы (7) позволяет сделать вывод, что при 4n2≫1 закон изменения высших гармонических составляющих сигнала Sсинт(t) будет соответствовать закону изменения аналогичных составляющих сигнала Sэт(t):
Найдем отношение
При умножении сигнала Sсинт(t) на нормирующий множитель α=M1 все высшие гармоники этого сигнала практически будут совпадать с аналогичными гармониками эталонного сигнала Sэт(t). Однако первая гармоника А1сиинт после умножения на нормирующий множитель M1 будет отличаться от первой гармоники эталонного сигнала (фиг.10). В некоторой степени это будет касаться и наиболее сильной третьей гармоники. Если произвести нормирование по третьей гармонике, то нормирующий множитель М2 будет равен:
Оптимальное значение нормирующего множителя
После введения нормирующего множителя первая гармоника сигнала будет превышать необходимое значение. Для исключения этого явления на второй неинвертирующий вход блока суммирования-вычитания 3 с выхода удвоителя частоты 2 подается компенсирующий гармонический сигнал с частотой, равной удвоенному значению частоты входных сигналов:
где Kf - коэффициент передачи удвоителя частоты 2; β - коэффициент передачи блока суммирования-вычитания 3 по второму неинвертирующему входу. При Kf=1 необходимое значение β=(α-1)=(1,25-1)=0,25.
Введение компенсирующего сигнала Sкомп(t) позволило (фиг.10) значительно улучшить линейность формируемого сигнала Sвых(t), поскольку остаточная
погрешность ε2 выходного сигнала Sвых (t) значительно меньше погрешности ε1 (фиг.9) синтезированного сигнала Sсинт(t).
Использование предлагаемой полезной модели позволит расширить функциональные возможности устройства и значительно улучшить линейность формируемого сигнала треугольной формы.

Claims (6)

1. Аддитивный формирователь сигнала треугольной формы, содержащий первый вычислитель модуля, удвоитель частоты и блок суммирования-вычитания с одним инвертирующим и двумя неинвертирующими входами, при этом выход первого вычислителя модуля соединен с первым неинвертирующим входом блока суммирования-вычитания, выход которого соединен с выходом аддитивного формирователя сигнала треугольной формы, отличающийся тем, что в него дополнительно введен второй вычислитель модуля, а удвоитель частоты выполнен с двумя входами, которые соединены соответственно с первым и вторым входами аддитивного формирователя сигнала треугольной формы, причем инвертирующий и второй неинвертирующий входы блока суммирования-вычитания подключены соответственно к выходу второго вычислителя модуля и к выходу удвоителя частоты, а входы первого и второго вычислителей модуля соединены соответственно с первым и вторым входами аддитивного формирователя сигнала треугольной формы.
2. Формирователь по п.1, отличающийся тем, что вычислители модуля выполнены из двухполупериодных выпрямителей.
3. Формирователь по п.1, отличающийся тем, что вычислители модуля выполнены из перемножителя и усилителя-ограничителя, при этом вход вычислителя модуля соединен с первым входом перемножителя и входом усилителя-ограничителя, выход которого соединен со вторым входом перемножителя, выход которого соединен с выходом вычислителя модуля.
4. Формирователь по п.1, отличающийся тем, что вычислители модуля выполнены из операционного усилителя, амплитудного компаратора, электронного ключа и четырех резисторов, при этом последовательно соединенные первый и второй резисторы подключены между входом и выходом вычислителя модуля, последовательно соединенные третий и четвертый резисторы соединены между входом вычислителя модуля и неинвертирующим входом операционного усилителя, инвертирующий вход которого соединен с общей точкой соединения первого и второго резисторов, а выход - с выходом вычислителя модуля, причем между общей точкой соединения третьего и четвертого резисторов и общей шиной включен электронный ключ, управляющий вход которого подключен к выходу амплитудного компаратора, неинвертирующий вход которого соединен с общей шиной, а инвертирующий вход - с входом вычислителя модуля.
5. Формирователь по п.1, отличающийся тем, что удвоитель частоты выполнен из первого и второго квадраторов и вычитателя, при этом первый и второй входы вычитателя соединены соответственно с выходами первого и второго квадраторов, причем первый и второй входы удвоителя частоты соединены соответственно с входами первого и второго квадраторов, а выход - с выходом вычитателя.
6. Формирователь по п.1, отличающийся тем, что удвоитель частоты выполнен из сумматора, вычитателя и перемножителя, при этом первый вход удвоителя частоты соединен с первыми входами сумматора и вычитателя, второй вход удвоителя частоты соединен со вторыми входами сумматора и вычитателя, причем к выходам сумматора и вычитателя подключены соответственно первый и второй входы перемножителя, выход которого соединен с выходом удвоителя частоты.
Figure 00000001
RU2009103333/22U 2009-02-02 2009-02-02 Аддитивный формирователь сигнала треугольной формы RU83670U1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2009103333/22U RU83670U1 (ru) 2009-02-02 2009-02-02 Аддитивный формирователь сигнала треугольной формы

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2009103333/22U RU83670U1 (ru) 2009-02-02 2009-02-02 Аддитивный формирователь сигнала треугольной формы

Publications (1)

Publication Number Publication Date
RU83670U1 true RU83670U1 (ru) 2009-06-10

Family

ID=41025216

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2009103333/22U RU83670U1 (ru) 2009-02-02 2009-02-02 Аддитивный формирователь сигнала треугольной формы

Country Status (1)

Country Link
RU (1) RU83670U1 (ru)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2536387C1 (ru) * 2013-11-12 2014-12-20 Негосударственное образовательное учреждение "Саранский Дом науки и техники Российского Союза научных и инженерных общественных организаций" Формирователь сигнала треугольной формы
RU204713U1 (ru) * 2021-04-07 2021-06-07 Евгений Борисович Колесников Аддитивный формирователь сигнала треугольной формы

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2536387C1 (ru) * 2013-11-12 2014-12-20 Негосударственное образовательное учреждение "Саранский Дом науки и техники Российского Союза научных и инженерных общественных организаций" Формирователь сигнала треугольной формы
RU204713U1 (ru) * 2021-04-07 2021-06-07 Евгений Борисович Колесников Аддитивный формирователь сигнала треугольной формы

Similar Documents

Publication Publication Date Title
CN1677870A (zh) 利用谐波抵消的线性补偿
RU104402U1 (ru) Функциональный генератор
RU83670U1 (ru) Аддитивный формирователь сигнала треугольной формы
CN109828154B (zh) 一种分频段复合正交脉冲注入的三相电网阻抗测量方法
JP5086436B2 (ja) 電力増幅装置ならびにそれを用いた送信装置および通信装置
RU83669U1 (ru) Аддитивный формирователь сигнала треугольной формы
RU2622866C1 (ru) Формирователь сигнала треугольной формы
WO2009037603A2 (en) Polar modulation based transmitter with switching mode power amplifiers
RU2536387C1 (ru) Формирователь сигнала треугольной формы
RU101291U1 (ru) Функциональный генератор
RU108247U1 (ru) Функциональный генератор
RU2625555C1 (ru) Функциональный генератор
RU104404U1 (ru) Формирователь сигнала треугольной формы
RU196044U1 (ru) Устройство сдвига фазы на 90 градусов
RU208079U1 (ru) Управляемый фазовращатель
RU2582557C1 (ru) Функциональный генератор
RU2554571C1 (ru) Функциональный генератор
Lu et al. A novel power calculation method based on second order general integrator
RU2438241C2 (ru) Формирователь радиосигналов с цифровым линеаризатором
RU81860U1 (ru) Аддитивный формирователь сигнала треугольной формы
RU204713U1 (ru) Аддитивный формирователь сигнала треугольной формы
RU205765U1 (ru) Аддитивный формирователь сигнала треугольной формы
RU206073U1 (ru) Управляемый фазовращатель
Lidozzi et al. Resolver-to-digital converter with synchronous demodulation for FPGA based low-latency control loops
RU2628434C1 (ru) Формирователь сигнала треугольной формы

Legal Events

Date Code Title Description
MM1K Utility model has become invalid (non-payment of fees)

Effective date: 20120203