RU2779569C1 - Logic circuit - Google Patents

Logic circuit Download PDF

Info

Publication number
RU2779569C1
RU2779569C1 RU2021115608A RU2021115608A RU2779569C1 RU 2779569 C1 RU2779569 C1 RU 2779569C1 RU 2021115608 A RU2021115608 A RU 2021115608A RU 2021115608 A RU2021115608 A RU 2021115608A RU 2779569 C1 RU2779569 C1 RU 2779569C1
Authority
RU
Russia
Prior art keywords
logic
data bus
serial data
duration
low voltage
Prior art date
Application number
RU2021115608A
Other languages
Russian (ru)
Inventor
Стефен Д. ПАНШИН
Скотт Э. ЛИНН
Original Assignee
Хьюлетт-Паккард Дивелопмент Компани, Л.П.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Хьюлетт-Паккард Дивелопмент Компани, Л.П. filed Critical Хьюлетт-Паккард Дивелопмент Компани, Л.П.
Application granted granted Critical
Publication of RU2779569C1 publication Critical patent/RU2779569C1/en

Links

Images

Abstract

FIELD: computing technology.
SUBSTANCE: invention relates to a method for operation of a logic circuit, a set of logic circuits for the association with a replaceable component of a printing apparatus, and a replaceable cartridge of a printing apparatus for the connection to the printing apparatus. In the method, in response to a first command sent to the address of the logic circuit associated with a replaceable component of a printing apparatus via a serial data bus, wherein the first command indicates a first period of time, said logic circuit is used to generate a low-voltage condition on the serial data bus for a first duration based on the first period of time; and, in response to another first command sent to the same address of the same logic circuit via the serial data bus at a different point of time, wherein said other first command indicates a second period of time other than the first period of time, said logic circuit is used to generate a low-voltage condition on the serial data bus for a different duration, respectively, based on the second period of time.
EFFECT: possibility of controlling the voltage on a serial bus.
41 cl, 11 dwg

Description

УРОВЕНЬ ТЕХНИКИBACKGROUND OF THE INVENTION

[0001] Протоколы последовательной шины данных, например, протокол межинтегральных схем (I2C или I2C, и это обозначение принято здесь) и протокол последовательного периферийного интерфейса (SPI) позволяют по меньшей мере одной ‘ведущей’ интегральной схеме (IC) осуществлять связь с по меньшей мере одной ‘подчиненной’ IC, например, через шину. I2C и другие протоколы связи передают данные согласно периоду тактового сигнала. Например, может генерироваться сигнал напряжения, где значение напряжения ассоциировано с данными. Например, значение напряжения выше x вольт может указывать логическую “1”, тогда как значение напряжения ниже x вольт может указывать логическую “0”, где x является заранее определенным численным значением. Благодаря генерированию надлежащего напряжения в каждом из нескольких периодов тактового сигнала, данные могут передаваться через шину или другую линию связи.[0001] Serial data bus protocols, such as the Inter-Integrated Circuit Protocol (I 2 C or I2C, and this designation is adopted here) and the Serial Peripheral Interface (SPI) protocol, allow at least one 'master' integrated circuit (IC) to communicate with at least one 'slave' IC, for example via a bus. I2C and other communication protocols transmit data according to the clock period. For example, a voltage signal may be generated, where a voltage value is associated with data. For example, a voltage value above x volts may indicate a logic "1", while a voltage value below x volts may indicate a logic "0", where x is a predetermined numerical value. By generating the proper voltage in each of several clock cycles, data can be transferred over a bus or other communication line.

[0002] Некоторые системы 2D и 3D печати включают в себя один или более сменных компонентов устройства печати, например, контейнеров для материала печати (например, картриджей для струйной печати, картриджей для тонера, чернильниц, источников строительного материала и т.д.), головок струйной печати в сборе, и пр. В некоторых примерах, логическая схема, ассоциированная со сменным(и) компонентом(ами) устройства печати, осуществляет связь с логической схемой устройства печати, в котором они установлены, например, передавая информацию, например, их идентификатора, возможностей, статуса и пр.[0002] Some 2D and 3D printing systems include one or more replaceable components of the printing device, such as print media containers (e.g., inkjet cartridges, toner cartridges, ink tanks, building material sources, etc.), inkjet print head assemblies, etc. In some examples, the logic circuit associated with the replaceable component(s) of the print device communicates with the logic circuit of the print device in which they are installed, for example, by transmitting information, for example, their identifier, capabilities, status, etc.

[0003] В некоторых примерах эти передачи используют передачи I2C. В таких примерах, ведущая IC в общем случае может обеспечиваться как часть устройства печати (которая может именоваться ‘главной’), и сменный компонент устройства печати будет содержать ‘подчиненную’ IC, хотя это справедливо не во всех примерах. Может существовать множество подчиненных IC, подключенных к линии связи I2C (например, контейнеров разных цветов агента печати). Подчиненная(ые) IC может/могут содержать логическую схему для осуществления операций с данными до ответа на запросы от логической схемы системы печати.[0003] In some examples, these transmissions use I2C transmissions. In such examples, the master IC may generally be provided as part of the print device (which may be referred to as the 'master'), and the replaceable print device component will contain the 'slave' IC, although this is not true in all examples. There may be many slave ICs connected to the I2C link (eg containers of different print agent colors). The slave(s) IC may/may contain logic for performing data operations prior to responding to requests from the printing system logic.

[0004] В некоторых примерах это может предназначаться для обнаружения физического положения подчиненных устройств, которые присоединены вдоль последовательной шины. Например, можно предположить, что устройства, например, сменные компоненты устройства печати, занимают некоторую указанную физическую позицию в устройстве печати. Например, в устройстве печати с устройствами подачи чернил, присоединенными к последовательной шине, может существовать ожидаемая позиция, например, для черного картриджа, желтого картриджа, голубого картриджа и малинового картриджа, каждый из которых может иметь конкретный адрес согласно протоколу связи. Путем обнаружения, были ли чернильные картриджи конкретного цвета неправильно установлены или обменялись местами, можно предотвращать печать неверными или предназначенными цветами. Предыдущим патентным раскрытием является патентная заявка US за номером публикации US 2011/0029705.[0004] In some examples, this may be intended to detect the physical position of slave devices that are attached along a serial bus. For example, you can assume that devices, such as removable components of the printer, occupy some specified physical position in the printer. For example, in a printer with ink supplies connected to a serial bus, there may be an expected position for, for example, a black cartridge, a yellow cartridge, a cyan cartridge, and a magenta cartridge, each of which may have a specific address according to the communication protocol. By detecting whether ink cartridges of a particular color have been incorrectly installed or swapped, printing with incorrect or intended colors can be prevented. The previous patent disclosure is US Patent Application Publication Number US 2011/0029705.

КРАТКОЕ ОПИСАНИЕ ЧЕРТЕЖЕЙBRIEF DESCRIPTION OF THE DRAWINGS

[0005] Неограничительные примеры будут описано ниже со ссылкой на прилагаемые чертежи, в которых:[0005] Non-limiting examples will be described below with reference to the accompanying drawings, in which:

[0006] фиг. 1 - пример системы печати;[0006] FIG. 1 shows an example of a printing system;

[0007] фиг. 2 - пример сменного компонента устройства печати;[0007] FIG. 2 is an example of a replaceable component of a printing device;

[0008] фиг. 3 - пример устройства печати;[0008] FIG. 3 is an example of a printing device;

[0009] фиг. 4 - пример способа эксплуатации логической схемы, ассоциированной со сменным компонентом устройства печати;[0009] FIG. 4 is an example of a method for operating a logic circuit associated with a replaceable component of a printing device;

[0010] фиг. 4A - другой пример способа работы логической схемы, ассоциированной со сменным компонентом печатающего устройства;[0010] FIG. 4A is another example of a manner in which logic circuitry associated with a replaceable printer component operates;

[0011] фиг. 5 - схематический пример логической схемы устройства печати и логической схемы, ассоциированной со сменными компонентами устройства печати, подключенными к последовательной шине;[0011] FIG. 5 is a schematic example of a print device logic diagram and the logic circuit associated with replaceable print device components connected to a serial bus;

[0012] фиг. 6 - пример другого способа операции логической схемы, ассоциированной со сменным компонентом устройства печати;[0012] FIG. 6 is an example of another way of operating a logic circuit associated with a replaceable component of a printing device;

[0013] фиг. 7 - пример комплекта логических схем;[0013] FIG. 7 is an example of a set of logic circuits;

[0014] фиг. 7A - другой пример способа работы логической схемы, ассоциированной со сменным компонентом печатающего устройства;[0014] FIG. 7A is another example of the operation of logic circuitry associated with a replaceable printer component;

[0015] фиг. 7B - другой пример комплекта логических схем; и[0015] FIG. 7B is another example of a set of logic circuits; and

[0016] фиг. 8 - пример сменного компонента устройства печати, содержащего комплект логических схем.[0016] FIG. 8 is an example of a replaceable printer component containing a set of logic circuits.

ПОДРОБНОЕ ОПИСАНИЕDETAILED DESCRIPTION

[0017] Некоторые примеры применений передач I2C описаны здесь в контексте устройства печати. Однако не все примеры ограничиваются такими применениями, и по меньшей мере некоторые из установленных здесь принципов можно использовать в других контекстах.[0017] Some examples of I2C transmission applications are described herein in the context of a print device. However, not all examples are limited to such uses, and at least some of the principles set forth herein may be used in other contexts.

[0018] В некоторых примерах логическая схема в устройстве печати может принимать информацию от логической схемы, ассоциированной со сменным компонентом устройства печати, через интерфейс связи и/или может отправлять команды на сменный компонент устройства печати. Иллюстративные устройства печати включают в себя устройство формирования двухмерных изображений и устройство трехмерного аддитивного производства, например, струйные принтеры, принтеры на сухом тонере, принтеры на жидком тонере, струйные 3D принтеры с порошковой подушкой и т.д. Иллюстративные компоненты устройства печати включают в себя чернильницы; бутылки для чернил; печатающие головки; картриджи для струйной печатающей головки; резервуары для сухого тонера; картриджи для сухого тонера; фотопроводниковые картриджи; картриджи обработки; резервуары для жидкого тонера; агенты трехмерной печати, включающие в себя чернила, стимулирующие агенты, адгезивы, ингибиторы и т.д.; строительный материал для трехмерной печати; служебные компоненты устройства печати; и/или любой другой компонент, который может быть сменным в отношении главного устройства печати и может содержать или не содержать материал печати. В этом изобретении, материал печати или агент печати может включать в себя чернила, сухой или жидкий тонер, агенты трехмерной печати, трехмерный строительный материал (пластик, металл и т.д.), волокна и т.д. Вышеупомянутые резервуары могут содержать окрашенный материал печати.[0018] In some examples, logic in a printer may receive information from logic associated with a removable printer component via a communications interface and/or may send commands to a removable printer component. Exemplary printing devices include a 2D imaging device and a 3D additive manufacturing device, such as inkjet printers, dry toner printers, liquid toner printers, powder pad 3D inkjet printers, and the like. Exemplary printing device components include ink tanks; ink bottles; print heads; inkjet print head cartridges; dry toner tanks; dry toner cartridges; photoconductive cartridges; processing cartridges; liquid toner tanks; 3D printing agents including inks, stimulating agents, adhesives, inhibitors, etc.; building material for 3D printing; service components of the printing device; and/or any other component that may be interchangeable with respect to the host print device and may or may not contain print material. In this invention, the print material or print agent may include ink, dry or liquid toner, 3D printing agents, 3D building material (plastic, metal, etc.), fibers, and so on. The above reservoirs may contain colored print material.

[0019] Передачи между устройством печати и сменными компонентами устройства печати, установленными в устройстве, могут обеспечивать различные функции. Например, идентификатор, функциональные возможности и/или статус сменного компонента устройства печати и/или логической схемы, ассоциированной с ними, могут передаваться на логическую схему устройства печати через интерфейс связи. Например, логическая схема, ассоциированная с (или обеспеченная на или в) контейнером для агента печати может передавать идентификатор, например, серийный номер и/или бренд продукта, и/или идентификационные характеристики, например, цвет, карту цветов, рецепт реконструкции карты цветов, максимальный объем агента печати или функциональные возможности на устройство печати, в котором она установлена, см., например, международные патентные заявки №№ WO2016028272, WO2018/009235 или WO2015016860 или европейский патент № EP0941856. Статус, например, уровень заполнения, может обеспечиваться через интерфейс связи, например, таким образом, что устройство печати может генерировать указание уровня заполнения пользователю. В некоторых примерах процесс удостоверения может осуществляться устройством печати. Например, устройство печати может удостоверяться в том, что сменный компонент устройства печати исходит из авторизованного источника, чтобы гарантировать его качество. Например, логическая схема, ассоциированная со сменным компонентом устройства печати может сохранять секретные ключи и может быть выполнена с возможностью генерации сеансовых ключей, идентификаторов сеансовых ключей и/или кодов аутентификации сообщений для генерирования аутентифицированных криптографических ответов на принтер, см., например, патент США № 9619663. Логика также может включать в себя дополнительные механизмы аутентификации, например, специализированное оборудование для вычисления ответов в заранее заданных, относительно коротких, временных окнах, см., например, патент США № 9561662. В некоторых примерах процесс удостоверения может включать в себя контроль целостности, чтобы гарантировать, что сменный компонент устройства печати и/или логическая схема, ассоциированная с ним, функционирует ожидаемым образом.[0019] Transfers between the printing device and removable components of the printing device installed in the device may provide various functions. For example, the identifier, functionality, and/or status of a pluggable printer component and/or logic associated therewith may be communicated to the printer logic via a communication interface. For example, logic associated with (or provided on or in) the print agent container may convey an identifier, such as a serial number and/or product brand, and/or identification characteristics, such as a color, a color map, a color map reconstruction recipe, the maximum amount of printing agent or functionality per printing device in which it is installed, see, for example, international patent applications no. The status, eg fill level, may be provided via a communication interface, eg such that the printing device may generate an indication of the fill level to the user. In some examples, the authentication process may be performed by the printing device. For example, the printing device may verify that the replacement component of the printing device comes from an authorized source to ensure its quality. For example, logic associated with a removable printer component may store secret keys and may be configured to generate session keys, session key identifiers, and/or message authentication codes to generate authenticated cryptographic responses to the printer, see, for example, U.S. Patent No. 9,619,663. The logic may also include additional authentication mechanisms, such as specialized hardware to calculate responses in predetermined, relatively short, time windows, see, for example, US Pat. No. 9,561,662. In some examples, the authentication process may include integrity checks. to ensure that the replaceable print device component and/or the logic associated with it functions as expected.

[0020] В свою очередь, инструкции для осуществления задания могут отправляться на логическую схему компонента устройства печати от логической схемы, ассоциированной с устройством печати, через интерфейс связи. Например, они могут включать в себя инструкции для осуществления функции аутентификации или шифрования, функции регистрации уровня материала печати, заданий на печать или других заданий.[0020] In turn, instructions for performing a job may be sent to the logic circuit of the printer device component from the logic circuitry associated with the printer device via a communication interface. For example, they may include instructions for performing an authentication or encryption function, a print media level registration function, print jobs, or other jobs.

[0021] В по меньшей мере некоторых из описанных ниже примеров описан комплект логических схем. Комплект логических схем может быть ассоциирован со сменным компонентом устройства печати, например, присоединен к нему, или располагаться по меньшей мере частично в его корпусе, и выполнен с возможностью обмениваться данными с контроллером устройства печати через шину, обеспеченную как часть устройства печати.[0021] At least some of the examples described below describe a set of logic circuits. The set of logic circuits may be associated with, for example, attached to, or located at least partially within a printer device plug-in component, and configured to communicate with the printer device controller via a bus provided as part of the printer device.

[0022] Используемый здесь термин ‘комплект логических схем’ относится к одной или более логическим схемам, которые могут быть соединены между собой или связаны друг с другом с возможностью обмена данными. Когда обеспечено более одной логической схемы, они могут быть инкапсулированы как единый блок, или могут быть инкапсулированы по отдельности, или могут не быть инкапсулированы, или возможна некоторая комбинация вышеперечисленных вариантов. Каждый комплект может быть выполнен с возможностью осуществления связи через интерфейс последовательной шины.[0022] As used herein, the term 'set of logic circuits' refers to one or more logic circuits that can be interconnected or connected to each other with the ability to exchange data. When more than one logic is provided, they may be encapsulated as a single unit, or may be encapsulated separately, or may not be encapsulated, or some combination of the above may be possible. Each set may be configured to communicate via a serial bus interface.

[0023] В некоторых примерах каждый комплект логических схем снабжен по меньшей мере одним процессором и памятью. В одном примере комплект логических схем может представлять собой, или может функционировать как, микроконтроллер или защищенный микроконтроллер. В ходе эксплуатации комплект логических схем может присоединяться к сменному компоненту устройства печати или объединяться с ним.[0023] In some examples, each set of logic circuits is provided with at least one processor and memory. In one example, a set of logic circuits may be, or may function as, a microcontroller or a secure microcontroller. During operation, the set of logic circuits may be attached to or combined with a replaceable component of the printing device.

[0024] В некоторых примерах комплект логических схем может отвечать на запросы (или команды) различных типов от главного устройства (например, устройства печати). Запрос может содержать запрос данных, например, идентификационной и/или аутентификационной информации (например, запрос ‘чтение’). В других примерах запрос может содержать запрос ‘запись’. Другой запрос от главного устройства может быть запросом на осуществление действия, например, осуществление по меньшей мере одного измерения или выполнение задания на печать и т.п. Запрос другого типа может быть запросом действия обработки данных.[0024] In some examples, a set of logic circuits may respond to requests (or commands) of various types from a host device (eg, a printer device). The request may include a request for data, such as identification and/or authentication information (eg, a 'read' request). In other examples, the request may contain a 'record' request. Another request from the host may be a request to perform an action, such as performing at least one measurement or performing a print job, or the like. Another type of request may be a data processing action request.

[0025] В примере взаимодействия главное устройство может отправлять команду на комплект логических схем, ассоциированный со сменным компонентом устройства печати, который может выполнять команду и загружать полученные данные в память (В некоторых примерах в буфер и/или конкретный регистр памяти). Главное устройство может отправлять дополнительную команду для считывания ответа, так что ответ передается в виде последовательных данных по соединенной шине. Такой процесс можно использовать, например, для получения данных, хранящихся в памяти комплекта логических схем. Например, первый запрос может быть запросом идентификатора этого комплекта, и может приводить к загрузке идентификатора комплекта в буфер памяти. Последующий запрос ‘чтение’ может приводить к чтению данных из буфера и их передаче как последовательного сигнала данных.[0025] In an interaction example, the host device may send a command to a set of logic circuits associated with a removable component of the printer device, which can execute the command and load the received data into memory (In some examples, into a buffer and / or a specific memory register). The host can send an additional command to read the response, so that the response is sent as serial data over the connected bus. Such a process can be used, for example, to obtain data stored in the memory of a set of logic circuits. For example, the first request may be a request for this bundle identifier, and may result in the bundle identifier being loaded into a memory buffer. A subsequent 'read' request may result in the data being read from the buffer and transmitted as a serial data signal.

[0026] В по меньшей мере некоторых примерах множество таких комплектов логических схем (каждый из которых может быть ассоциирован с тем или иным сменным компонентом устройства печати) может быть подключено к шине I2C.[0026] In at least some examples, a plurality of such sets of logic circuits (each of which may be associated with one or another removable component of the printing device) can be connected to the I2C bus.

[0027] На фиг. 1 приведен пример системы 100 печати. Система 100 печати содержит устройство 102 печати, ассоциированное со сменным компонентом 104 устройства печати по линии 106 связи. Хотя для наглядности, сменный компонент 104 устройства печати показан внешним по отношении к устройству 102 печати, в некоторых примерах сменный компонент 104 устройства печати может быть заключен в устройстве печати. Устройством 102 печати может быть устройство 2D печати или устройство 3D печати любого типа.[0027] FIG. 1 shows an example of a printing system 100. The printing system 100 includes a printer 102 associated with a removable printer component 104 over a communication line 106 . Although for clarity, the replaceable component 104 of the printer is shown external to the device 102 of the printer, in some examples, the replaceable component 104 of the printer may be enclosed in the printer. Printing device 102 may be a 2D printing device or any type of 3D printing device.

[0028] Сменный компонент 104 устройства печати может, например, содержать расходный ресурс устройства 102 печати или компонент, срок службы которого, вероятно, меньше (в некоторых примерах значительно меньше), чем у устройства 102 печати. Например, в компоненте 104 устройства печати могут физически храниться чернила, тонер, агент 3D печати или строительный порошок 3D печати, и он может предназначаться для замены после существенного расходования. Сменный компонент 104 устройства печати может, например, содержать контейнер или картридж материала печати (который может быть контейнером строительного материала для 3D печати, или контейнером для жидкого агента печати для 2D или 3D печати). В некоторых примерах сменный компонент 104 устройства печати может содержать печатающую головку или другой раздаточный компонент. Хотя в этом примере показан единый сменный компонент 104 устройства печати, В других примерах может существовать множество сменных компонентов устройства печати, например, содержащих контейнеры для агентов печати разных цветов, печатающие головки (которые могут быть объединены с контейнерами), и т.п.[0028] The replaceable component 104 of the printer may, for example, contain a consumable resource of the printer 102 or a component whose life is likely to be less (in some examples significantly less) than that of the printer 102. For example, the print device component 104 may physically store ink, toner, 3D printing agent, or 3D printing powder, and may be intended to be replaced after significant consumption. The replaceable component 104 of the printing device may, for example, contain a container or cartridge of print material (which may be a container of building material for 3D printing, or a container for liquid printing agent for 2D or 3D printing). In some examples, the replaceable print device component 104 may include a print head or other dispensing component. While this example shows a single replaceable print device component 104, in other examples, there may be multiple replaceable print device components, such as containing containers for different colors of print agents, printheads (which may be combined with the containers), and the like.

[0029] В некоторых примерах линия 106 связи может содержать последовательную шину, например шину с возможностями I2C или совместимую (далее именуемую шиной I2C).[0029] In some examples, link 106 may comprise a serial bus, such as an I2C capable or compatible bus (hereinafter referred to as an I2C bus).

[0030] На фиг. 2 показан пример сменного компонента 200 устройства печати, который может обеспечивать сменный компонент 104 устройства печати, показанный на фиг. 1. Сменный компонент 200 устройства печати содержит интерфейс 202 данных, интегрированный в комплект 204 логических схем. В ходе эксплуатации сменного компонента 200 устройства печати, комплект 204 логических схем декодирует данные, принятые через интерфейс 202 данных. Интерфейс 202 данных может содержать интерфейс I2C.[0030] FIG. 2 shows an example of a replaceable print device component 200 that the replaceable print device component 104 shown in FIG. 1. The printer plug-in component 200 includes a data interface 202 integrated into the logic circuitry 204. During operation of the replaceable component 200 of the printer, the set of 204 logic circuits decodes the data received through the interface 202 data. Data interface 202 may include an I2C interface.

[0031] В некоторых примерах комплект 204 логических схем может быть дополнительно выполнен с возможностью кодировать данные для передачи через интерфейс 202 данных. В некоторых примерах может существовать более чем один интерфейс 202 данных, обеспеченный для единого компонента 200.[0031] In some examples, logic circuitry 204 may be further configured to encode data for transmission over data interface 202. In some examples, there may be more than one data interface 202 provided for a single component 200.

[0032] В некоторых примерах комплект 204 логических схем может быть выполнен с возможностью действовать как ‘подчиненный’ в передачах I2C.[0032] In some examples, logic circuitry 204 may be configured to act as a 'slave' in I2C transmissions.

[0033] Сменный компонент 200 устройства печати в этом примере содержит резервуар 206 материала печати, который может содержать любой из примеров материалов печати, рассмотренных выше.[0033] The replaceable print device component 200 in this example includes a print media reservoir 206, which may contain any of the print media examples discussed above.

[0034] На фиг. 3 показан пример устройства 300 печати. Устройство 300 печати может обеспечивать устройство 102 печати, показанное на фиг. 1. Устройство 300 печати содержит контроллер 304, который содержит интерфейс 302 для ассоциирования со сменным компонентом устройства печати и шиной 306 связи. Контроллер 304 содержит логическую схему. В некоторых примерах интерфейс 302 является интерфейсом I2C, и шина 306 связи является шиной связи с возможностями I2C.[0034] FIG. 3 shows an example of a printing device 300. The printer 300 may provide the printer 102 shown in FIG. 1. The print device 300 includes a controller 304 that includes an interface 302 for association with a print device plug-in component and a communication bus 306 . Controller 304 contains logic circuitry. In some examples, interface 302 is an I2C interface and communication bus 306 is a communication bus with I2C capabilities.

[0035] В некоторых примерах контроллер 304 может быть выполнен с возможностью действовать как главное или ведущее устройство в передачах I2C. Контроллер 304 может генерировать и отправлять команды на по меньшей мере один сменный компонент 200 устройства печати, и может принимать и декодировать принятые оттуда ответы.[0035] In some examples, controller 304 may be configured to act as a host or master in I2C transmissions. The controller 304 may generate and send commands to at least one pluggable print device component 200, and may receive and decode responses received therefrom.

[0036] Такое устройство 102, 300 печати и сменный(е) компонент(ы) устройства печати 104, 200 и/или их комплект логических схем могут изготавливаться и/или продаваться по отдельности. В примере пользователь может получать устройство 102, 300 печати и владеть устройством 102, 300 несколько лет, тогда как в эти годы может приобретаться множество сменных компонентов 104, 200 устройства печати, например, по мере использования агента печати при создании печатной продукции. Поэтому может существовать по меньшей мере степень прямой и/или обратной совместимости между устройством 102, 300 печати и сменными компонентами 104, 200 устройства печати.[0036] Such a print device 102, 300 and replaceable component(s) of the print device 104, 200 and/or their logic circuitry may be manufactured and/or sold separately. In an example, a user may receive the print device 102, 300 and own the device 102, 300 for several years, while many replacement parts 104, 200 of the print device may be purchased over the years, for example, as the print agent is used to create the printed product. Therefore, there may be at least a degree of forward and/or backward compatibility between the print device 102, 300 and the replaceable components 104, 200 of the print device.

[0037] На фиг. 4 и 4A приведен пример способа, который может осуществляться комплектом логических схем, ассоциированный со сменным компонентом устройства печати. В некоторых примерах этот способ может осуществляться таким образом, что устройство печати, в котором установлен сменный компонент устройства печати, может определять физическое положение сменного компонента устройства печати. Тогда как предусмотренные здесь способы могут использоваться с протоколами связи, отличными от I2C, например, протоколом последовательного периферийного интерфейса (SPI), можно отметить, что в протоколах I2C, множество устройств соединены последовательно на единой шине без какого-либо средства немедленного определения или объявления их физического положения или порядка. Однако, при рассмотрении, например, SPI, существуют две конфигурации проводки, параллельные и последовательно подключенные. В конфигурации параллельной проводки, существует отдельная линия, предназначенная для каждой ‘подчиненной’ логической схемы и в конфигурации последовательного подключения, устройства последовательно соединены проводами в конкретном порядке, поэтому их относительная позиция может удостоверяться некоторым другим способом. Поэтому предусмотренный здесь способ может иметь конкретную выгоду с протоколами, в которых в противном случае трудно проверять физическое положение устройства, например, I2C. Однако это не является ограничением.[0037] FIG. 4 and 4A show an example of a method that can be performed by a set of logic circuits associated with a replaceable component of a printing device. In some examples, this method may be implemented in such a way that the printer device, in which the removable component of the printer device is installed, can determine the physical position of the removable component of the printer device. While the methods provided here can be used with communication protocols other than I2C, such as the Serial Peripheral Interface (SPI) protocol, it can be noted that in I2C protocols, multiple devices are connected in series on a single bus without any means of immediately detecting or declaring them. physical position or order. However, when considering, for example, SPI, there are two wiring configurations, parallel and series connected. In a parallel wiring configuration, there is a separate line dedicated to each ‘slave’ logic circuit, and in a serial wiring configuration, the devices are wired in series in a particular order, so their relative position can be verified in some other way. Therefore, the method provided here can be of particular benefit with protocols where it is otherwise difficult to check the physical position of a device, such as I2C. However, this is not a limitation.

[0038] В примере, приведенном на фиг. 4, блок 402 содержит прием первой команды, отправленной на адрес логической схемы, ассоциированной со сменным компонентом устройства печати, через последовательную шину данных, например, шину I2C. В некоторых примерах первая команда может указывать рабочий режим. В некоторых примерах первая команда может указывать период времени. Адрес может быть адресом шинного интерфейса I2C, хранящимся и/или зашитым в логической схеме/ комплекте логических схем. Первая команда может отправляться по адресу контроллером устройства печати. Первая команда может быть заранее определенной командой.[0038] In the example shown in FIG. 4, block 402 comprises receiving a first command sent to an address of logic associated with a removable print device component via a serial data bus, such as an I2C bus. In some examples, the first command may indicate an operating mode. In some examples, the first command may indicate a period of time. The address may be an I2C bus interface address stored and/or hardwired in a logic/logic set. The first command may be sent to an address by the controller of the print device. The first command may be a predefined command.

[0039] Блок 404 содержит генерирование, логической схемой, условия низкого напряжения на последовательной шине данных. Как описано более подробно ниже, это может содержать, по сути дела, обеспечение соединения между последовательной шиной данных (и, в частности, линией данных последовательной шины данных) и землей. В одном примере низкое напряжение является номинальной землей или опорным напряжением, например, приблизительно 0 В. Как будет также описано ниже, низкое напряжение ниже, чем в состоянии или при условии высокого или принятого по умолчанию напряжения.[0039] Block 404 comprises generating, by logic, a low voltage condition on the serial data bus. As described in more detail below, this may comprise essentially providing a connection between the serial data bus (and in particular the data line of the serial data bus) and ground. In one example, the low voltage is a nominal ground or reference voltage, eg, approximately 0 V. As will also be described below, the low voltage is lower than the high or default voltage state or condition.

[0040] Блок 406 содержит отслеживание длительности условия низкого напряжения с использованием таймера логической схемы. Таймер может содержать интегральный таймер, внутренний по отношению к логической схеме, например, содержащий схему сопротивление-емкость (RC), выполненную с возможностью действовать как таймер, логические вентили, снабженные счетчиком, кристаллическим или кольцевым генератором, схему фазовой автоматической подстройки частоты (также известную как контур фазовой синхронизации) и т.п., или любой таймер, который логически образует часть логической схемы, обеспеченную совместно со сменным компонентом устройства печати. Таймер может обеспечивать внутренний тактовый сигнал, который обеспечивается даже в отсутствие тактового сигнала на последовательной шине данных. Таймер может считать и, таким образом позволяет определять длительность периода таймера, указанного в первой команде.[0040] Block 406 comprises monitoring the duration of the low voltage condition using a logic timer. The timer may comprise an integral timer internal to the logic circuit, for example, comprising a resistance-capacitance (RC) circuit configured to act as a timer, logic gates provided with a counter, crystal or ring oscillator, a phase locked loop (also known as as a phase lock loop) and the like, or any timer that logically forms part of a logic circuit provided in conjunction with a replaceable component of the printing apparatus. The timer may provide an internal clock signal that is provided even in the absence of a clock signal on the serial data bus. The timer can count and thus allows you to determine the duration of the timer period specified in the first command.

[0041] Таймер может предназначаться для измерения периода времени команды. В ряде случаев таймер предназначается для измерения времени независимо от других, общего назначения, циклов в действующем комплекте логических схем I2C, например, тактов I2C и/или циклов обработки центрального процессора главного устройства или логической схемы. Например, таймер может быть выполнен с возможностью считать быстрее тактовой частоты и может начинать и останавливать отсчет независимо от хронирования тактового сигнала. Таймер может быть выполнен с возможностью считать независимо от быстродействия центрального процессора логической схемы/главного устройства, например, имеющей/го номинальные спецификации, не связанные с центральным процессором.[0041] The timer may be designed to measure the time period of the command. In some cases, the timer is intended to measure time independently of other, general purpose, cycles in the actual set of I2C logic circuits, for example, I2C clocks and/or processing cycles of the host CPU or logic circuit. For example, a timer may be configured to count faster than a clock and may start and stop counting regardless of the timing of the clock. The timer may be configured to count independently of the speed of the logic/host CPU, eg having nominal specifications unrelated to the CPU.

[0042] В других примерах логическая схема/ комплект логических схем может отслеживать период времени на основании отслеживания внешнего таймера, например, внешнего тактового генератора, или путем отслеживания внешних или внутренних волновых сигналов, осциллирующих сигналов и т.д., которые в ряде случаев могут быть пригодны для определения длительности периода времени. В одном примере таймер комплекта логических схем может быть таймером, имеющим беспроводную связь с логической схемой (и таким образом, один таймер может совместно использоваться более чем одной логической схемой).[0042] In other examples, the logic circuit/logic stack may track a period of time based on tracking an external timer, such as an external clock, or by tracking external or internal waveforms, oscillating signals, etc., which in some cases may be suitable for determining the duration of a period of time. In one example, a set of logic circuits timer may be a timer in wireless communication with the logic circuit (and thus one timer can be shared by more than one logic circuit).

[0043] Способ может содержать освобождение шины, или удаление условия низкого напряжения, в конце периода времени таким образом, что последовательная шина данных предполагает другое, высокое и/или по умолчанию, состояние или условие напряжения). Это может, например, содержать прерывание соединения с землей. За пределами периода времени, например, до и после длительности периода времени, инициированного в ответ на первую команду, логическая схема/ комплект логических схем может генерировать условие высокого напряжения. Альтернативно, такое условие высокого напряжения может быть условием по умолчанию, созданным путем включения ‘нагрузочного повышающего’ резистора на шине, как описано ниже.[0043] The method may comprise releasing the bus, or removing the low voltage condition, at the end of the time period such that the serial data bus assumes a different, high and/or default, voltage state or condition). This may, for example, include interruption of the connection to the ground. Outside of the time period, for example, before and after the duration of the time period initiated in response to the first command, the logic/logic stack may generate a high voltage condition. Alternatively, such a high voltage condition can be a default condition created by including a ‘pull-up’ resistor on the bus, as described below.

[0044] Для рассмотрения, например, шины данных I2C, она содержит две линии связи: последовательную линию данных (SDA) и последовательную линию тактового сигнала (SCL). SDA и SCL могут быть двусторонними линиями, подключенными к положительному напряжению питания через источник тока или нагрузочный повышающий резистор.[0044] Considering, for example, the I2C data bus, it contains two communication lines: a serial data line (SDA) and a serial clock line (SCL). SDA and SCL can be two-way lines connected to the positive supply voltage through a current source or pull-up resistor.

[0045] В отсутствие сигнала на линии (т.е. в отсутствие тактового сигнала на SCL и/или в отсутствие сигнала данных на линии данных) обе линии могут по умолчанию находиться в состоянии высокого напряжения. Конкретное значение напряжения в состоянии высокого напряжения зависит от многих эксплуатационных факторов, но в некоторых примерах может составлять несколько вольт, например, примерно от 3 до 6 вольт. Поэтому, хотя в целом ‘высокое’ напряжение может быть относительно низким, оно является высоким по сравнению с состоянием ‘низкого’ напряжения шины, которое может быть, например, меньше 1 вольта.[0045] In the absence of a signal on the line (ie, in the absence of a clock signal on the SCL and/or in the absence of a data signal on the data line), both lines may default to a high voltage state. The specific value of the voltage in the high voltage state depends on many operational factors, but in some examples may be several volts, for example, from about 3 to 6 volts. Therefore, although the overall 'high' voltage may be relatively low, it is high compared to the 'low' bus voltage condition, which may be, for example, less than 1 volt.

[0046] Ведущее/главное устройство (например, в настоящем контексте, схема обработки или контроллер устройства печати в котором установлено сменное устройство печати) может генерировать тактовый сигнал, переводя напряжение линии SCL в низкое состояние, например, с использованием конфигурации свободного стока чтобы, фактически, обеспечивать заземление. Например, переключатель (например, полевой транзистор) может активироваться (закрываться) для предписания состояния низкого напряжения, затем повторно открываться, чтобы нагрузочный повышающий резистор на линии мог переводить напряжение в высокое состояние. В других примерах можно использовать конфигурацию свободного коллектора, в которой биполярный транзистор (BJT) можно использовать для аналогичного результата. Хронирование нагружения и освобождения обеспечивает тактовый сигнал, который управляется схемой обработки ведущего устройства.[0046] A master/master device (for example, in the present context, a processing circuit or a printer controller in which a plug-in printer is installed) can generate a clock signal by driving the voltage of the SCL line to a low state, for example, using a free-drain configuration to, in fact, , provide grounding. For example, a switch (eg, a FET) may be activated (closed) to instruct a low voltage state, then reopened so that a pull-up resistor on the line can drive the voltage to a high state. In other examples, a free collector configuration can be used in which a bipolar transistor (BJT) can be used for a similar result. Load and release timing provides a clock that is controlled by the master's processing circuitry.

[0047] Для передачи данных либо ведущее устройство, либо подчиненное (в этом примере логическая схема, ассоциированная со сменным устройством печати) может выборочно управлять напряжением на SDA аналогичным образом, понижая его (например, обеспечивая соединение с землей) или позволяя ему ‘плавать высоко’ (например, прерывая соединение с землей). Это хронируется тактовым сигналом: согласно протоколу I2C, состояние линии SDA, когда линия SCL находится в высоком состоянии, обеспечивает по меньшей мере один бит данных. Обычно, если линия SDA находится в низком (и устойчивом) состоянии, когда SCL находится в высоком состоянии, это означает двоичный 0, и если линия SDA находится в высоком (и устойчивом) состоянии, когда SCL находится в высоком состоянии, это означает двоичную 1, хотя очевидно, в данной системе, это может изменяться.[0047] For data communication, either the master or the slave (in this example, the logic associated with the plug-in print device) can selectively control the voltage on the SDA in a similar manner, lowering it (e.g., providing a connection to ground) or allowing it to 'float high'. ' (e.g. breaking ground connection). This is clocked: according to the I2C protocol, the state of the SDA line when the SCL line is high provides at least one bit of data. Generally, if the SDA line is in a low (and steady) state when SCL is in a high state, it means binary 0, and if the SDA line is in a high (and steady) state when SCL is in a high state, it means binary 1 , although obviously, in a given system, this may vary.

[0048] В одном примере способа, показанного на фиг. 4, вместо обеспечения сигнала данных, который хронируется для совпадения с линией SCL, находящейся в высоком состоянии, состояние линии SCL не рассматривается. Вместо этого напряжение понижается в течение длительности, которая отслеживается таймером логической схемы (опять же, например, путем обеспечения соединения с землей), затем ‘освобождается’, или может предполагаться по умолчанию в высоком состоянии (например, путем прерывания этого соединения). Действительно, в некоторых вариантах осуществления, может не существовать тактового сигнала, обеспеченного ведущим устройством в течение по меньшей мере части, и В некоторых примерах всей длительности условия низкого напряжения.[0048] In one example of the method shown in FIG. 4, instead of providing a data signal that is timed to match the high state of the SCL line, the state of the SCL line is not considered. Instead, the voltage drops for a duration that is tracked by the logic timer (again, for example, by securing a connection to ground), then 'released', or may default to a high state (for example, by interrupting that connection). Indeed, in some embodiments, there may be no clock provided by the host for at least part, and in some examples, the entire duration of the low voltage condition.

[0049] Как упомянуто выше, этот способ может использоваться в контексте обнаружения физического положения сменных компонентов устройства печати, как описано со ссылкой на фиг. 5. Например, этот способ может использоваться при определении, установлен ли сменный компонент устройства печати, например, источник материала печати в назначенной позиции. В некоторых примерах это может устранять или снижать использование ‘механической кодировки’, при этом сменный компонент устройства печати имеет конкретную форму, согласующуюся с ‘прорезью’, имеющей ответную форму. Это в свою очередь снижает сложность изготовления, поскольку сменные компоненты устройства печати, например, с разными типами материала печати, например, разными цветами, могут иметь общую физическую конструкцию. В некоторых примерах можно использовать комбинацию механической кодировки и описанных здесь методов. Например, согласно некоторым вариантам применения, черный (K) краситель обычно раздается чаще, чем другие цвета (например, в контекстах, где часто печатается текста), картриджи для подачи черного материала печати могут быть физически крупнее, чем, например, картриджи для подачи голубого, малинового или желтого материала печати в наборе картриджей CMYK. Поэтому, в некоторых примерах для черного картриджа можно использовать механическую кодировку (например, за счет того, что размер черного картриджа намного больше, чем у картриджей других цветов), что может быть достаточно, чтобы гарантировать размещение черных картриджей в предназначенной ‘прорези’, и описанные здесь методы можно использовать, чтобы гарантировать, что картриджи других цветов располагаются в нужных местах.[0049] As mentioned above, this method can be used in the context of detecting the physical position of replaceable components of a printing device, as described with reference to FIG. 5. For example, this method can be used when determining whether a replaceable component of a print device, such as a print media source, is installed at a designated position. In some instances, this may eliminate or reduce the use of a 'mechanical coding', whereby the replaceable print device component has a specific shape consistent with the 'slot' having a mating shape. This in turn reduces manufacturing complexity, since interchangeable components of a printing device, for example with different types of print media, such as different colors, can share a common physical design. In some examples, a combination of mechanical coding and the methods described here may be used. For example, in some applications where black (K) ink is typically dispensed more frequently than other colors (e.g., in contexts where text is frequently printed), black media supply cartridges may be physically larger than, for example, cyan supply cartridges. , magenta, or yellow media in the CMYK cartridge set. Therefore, in some instances, a mechanical coding may be used for the black cartridge (for example, due to the fact that the black cartridge is much larger than cartridges of other colors), which may be sufficient to ensure that the black cartridges are placed in the intended 'slot', and the methods described here can be used to ensure that cartridges of other colors are placed in the right places.

[0050] В некоторых примерах функция отслеживания периода времени, например, с помощью таймера, можно использовать в других целей. Например, комплект логических схем может быть выполнен с возможностью иметь более одного адреса I2C, например для облегчения связи с разными логическими схемами или разными функциями, содержащимися в комплекте, по одному и тому же шинному интерфейсу I2C комплекта логических схем (например, через одну и ту же единую контактную площадку обмена данными, и одну и ту же единую контактную площадку питания, одну и ту же единую контактную площадку заземления и/или одну и ту же единую контактную площадку тактового сигнала). Например, передачи считывания/записи данных по умолчанию и генерация и/или регистрация низкого напряжения может быть связана с первичным адресом комплекта логических схем, который является вышеупомянутым адресом комплекта. Комплект логических схем может быть дополнительно выполнен с возможностью временно “переключаться” (т.е. отвечать на адресованные ему команды) на вторичный, например, новый и/или временный, адрес I2C после приема соответствующей команды. Такому переключателю адреса I2C может предшествовать команда, включающая в себя второй период времени. Этот второй период времени может отслеживаться комплектом логических схем, например, с использованием таймера, для определения времени, в течение которого комплект логических схем должен отвечать на команды, принятые по вторичному адресу. Например, логическая схема может быть связана с первичным (например, “первым” или “принятым по умолчанию”) адресом в течение первого периода времени и вторичным адресом в течение второго периода времени, причем первый и второй период времени могут отслеживаться с использованием таймера. В этом контексте, первый период времени может быть любым периодом времени за пределами второго периода времени. В некоторых практических примерах этот второй период времени может быть длиннее, чем период времени для генерирования условия низкого напряжения, для обеспечения достаточного времени для передачи данных по вторичному адресу, причем этот период времени может быть длиннее, чем, например, обнаружение положения установки сменного компонента устройства печати этого изобретения. Активация по меньшей мере еще одного другого адреса может содержать задание (например, запись, перезапись или изменение), или инициирование задания другого адреса (например, нового, временного второго адреса), например, путем записи другого адреса в участке памяти, который указывает адрес комплекта логических схем.[0050] In some examples, the time period tracking function, such as with a timer, can be used for other purposes. For example, a set of logic circuits may be configured to have more than one I2C address, for example, to facilitate communication with different logic circuits or different functions contained in the set, over the same I2C bus interface of the logic set (for example, through the same the same single communication pad, and the same single power pad, the same single ground pad, and/or the same single clock pad). For example, default read/write data transmissions and low voltage generation and/or logging may be associated with a logic bank's primary address, which is the aforementioned array address. The set of logic circuits may be further configured to temporarily "switch" (ie, respond to commands addressed to it) to a secondary, eg, new and/or temporary, I2C address upon receipt of the corresponding command. Such an I2C address switch may be preceded by an instruction including a second time period. This second period of time may be monitored by the logic bank, for example using a timer, to determine the time during which the logic bank must respond to commands received at the secondary address. For example, the logic may be associated with a primary (eg, "first" or "default") address during a first time period and a secondary address during a second time period, with the first and second time periods being tracked using a timer. In this context, the first time period may be any time period outside of the second time period. In some practical examples, this second time period may be longer than the time period for generating a low voltage condition to allow sufficient time for data to be transferred to the secondary address, which time period may be longer than, for example, detecting the installation position of a replaceable device component. printing of this invention. Activating at least one other address may comprise setting (e.g., writing, overwriting, or changing) or causing the setting of another address (e.g., a new, temporary second address), for example, by writing a different address to a memory location that specifies the address of the package. logical circuits.

[0051] Логическая схема может быть выполнена с возможностью обеспечения первого набора ответов, или работы в первом режиме, в ответ на инструкции, отправленные на первый адрес и обеспечения второго набора ответов, или работы во втором режиме, в ответ на инструкции, отправленные на вторичный адрес. Другими словами, адрес может инициировать разные функции, обеспеченные схемой. В некоторых примерах первый набор ответов доступен в ответ на команды, отправленные на первый адрес и не в ответ на команды, отправленные на вторичный адрес, и второй набор ответов доступен в ответ на команды, отправленные на вторичный адрес и не в ответ на команды, отправленные на первый адрес. В некоторых примерах первый набор из первого набора ответов может криптографически аутентифицироваться (например, сопровождаться аутентификацией сообщений, или иным образом криптографически ‘подписываться’ и/или шифроваться) и второй набор ответов не подлежит криптографической аутентификации. В некоторых примерах, например, второй адрес может использоваться для осуществления доступа к другим ячейкам или датчикам и т.п., которые могут обеспечиваться на логической схеме или иначе связываться с ней.[0051] The logic circuitry may be configured to provide a first set of responses, or operate in a first mode, in response to instructions sent to a first address and provide a second set of responses, or operate in a second mode, in response to instructions sent to a secondary address. address. In other words, the address can trigger different functions provided by the circuit. In some examples, the first response set is available in response to commands sent to the first address and not in response to commands sent to the secondary address, and the second response set is available in response to commands sent to the secondary address and not in response to commands sent to to the first address. In some examples, the first set of the first set of responses may be cryptographically authenticated (eg, accompanied by message authentication, or otherwise cryptographically 'signed' and/or encrypted) and the second set of responses may not be cryptographically authenticated. In some examples, for example, the second address may be used to access other cells or sensors and the like that may be provided on or otherwise associated with the logic circuit.

[0052] Благодаря многоцелевому характеру функции отслеживания периода времени, времена выполнения этих множественных заданий (например, обнаружения положения и передачи на вторичный адрес) может указываться в зависимости от характеристик каждой платформы устройства печати, например, включающий в себя скорость, возможности, спецификации комплекта логических схем, количество сменных компонентов, которые можно подключать к единой шине, скорость шины и т.д.[0052] Due to the multi-purpose nature of the time period tracking function, the execution times of these multiple tasks (e.g., position detection and transfer to a secondary address) can be specified depending on the characteristics of each platform of the printing device, for example, including speed, capabilities, logical set specifications circuits, the number of plug-in components that can be connected to a single bus, bus speed, etc.

[0053] На фиг. 4A показан другой пример способа работы логической схемы, ассоциированной со сменным компонентом печатающего устройства. В одном примере этот способ может осуществляться без отслеживания длительности и/или таймера.[0053] FIG. 4A shows another example of the operation of logic circuitry associated with a replaceable printer component. In one example, this method may be performed without duration and/or timer tracking.

[0054] Блок 402A на фиг. 4A содержит прием первой команды аналогично фиг. 4. Блок 404A на фиг. 4A содержит идентификацию периода времени из первой команды и выбор или настройку длительности условия низкого напряжения на основании периода времени. Как будет представлено более подробно ниже, может выбираться или устанавливаться схема задержки, соответствующая принятому периоду времени, так что схема задержки может использоваться для генерации условия низкого напряжения до окончания длительности.[0054] Block 402A in FIG. 4A includes receiving a first command similar to FIG. 4. Block 404A in FIG. 4A includes identifying a period of time from the first command and selecting or setting the duration of the low voltage condition based on the period of time. As will be presented in more detail below, a delay circuit corresponding to the received time period may be selected or set such that the delay circuit may be used to generate a low voltage condition before the end of the duration.

[0055] Блок 406A содержит генерирование условия низкого напряжения на протяжении выбранной или заданной длительности. Например, схема задержки логической схемы включает в себя переключатель линии задержки, подключенный к линии SDA. При приеме первой команды, логика может задействовать переключатель линии задержки, который будет генерировать условие низкого напряжения на линии SDA, пока его внутренняя логика не остановит работу, и в это время переключатель линии задержки больше не будет генерировать условие низкого напряжения на линии SDA. Длительность между задействованием и истечением может быть приблизительно равной, или немного короче или длиннее, чем идентифицированный период времени, например, достаточной для облегчения дискретизации печатающим устройством, что будет объяснено ниже. В другом примере, условие низкого напряжения может генерироваться аналогично тому, как показано на фиг. 4, например, с использованием аналогичного таймера внутри логики, который истекает и переключается в конце своей установленной длительности, или могут использоваться другие схемы переключения.[0055] Block 406A comprises generating a low voltage condition for a selected or predetermined duration. For example, the logic delay circuit includes a delay line switch connected to the SDA line. Upon receiving the first command, the logic may activate the delay line switch, which will generate a low voltage condition on the SDA line until its internal logic stops operation, at which time the delay line switch will no longer generate a low voltage condition on the SDA line. The duration between firing and expiration may be approximately equal to, or slightly shorter or longer than, the identified time period, for example, sufficient to facilitate sampling by the printer, as will be explained below. In another example, a low voltage condition may be generated in a manner similar to that shown in FIG. 4, for example, using a similar internal logic timer that expires and switches at the end of its set duration, or other switching schemes may be used.

[0056] Блок 408A содержит возвращение к условию напряжения по умолчанию, по истечении длительности, связанной с периодом времени. Например, условие низкого напряжения можно удалить, так что последовательная шина данных снова переходит в состояние или условие высокого напряжения и/или напряжения по умолчанию. В одном примере условие низкого напряжения можно удалить предварительно не отслеживая таймер. Напротив, условие низкого напряжения можно удалить путем завершения работы схемы задержки и/или путем переключения на условие напряжения по умолчанию.[0056] Block 408A comprises returning to a default voltage condition after the duration associated with the time period has elapsed. For example, the low voltage condition can be removed so that the serial data bus reverts to a high voltage and/or default voltage state or condition. In one example, the low voltage condition can be removed without first monitoring the timer. Conversely, the low voltage condition can be removed by terminating the delay circuit and/or by switching to the default voltage condition.

[0057] Способ, проиллюстрированный на фиг. 4, и способ, проиллюстрированный на фиг. 4A, могут повторяться в случае, когда, например, (i) печатающее устройство повторно инициируется, (ii) сменный компонент печатающего устройства устанавливается или переустанавливается в печатающем устройстве, (iii) другие сменные компоненты печатающего устройства устанавливаются в одном и том же печатающем устройстве, в котором установлен текущий компонент печатающего устройства, или, (iv) между заданиями на печать или мероприятиями по обслуживанию и т.д. По разным причинам логическая схема может принимать первую команду, указывающую первый период времени в первом мероприятии, и первую команду, указывающую другой, второй период времени в последующем мероприятии (которое может быть тем же мероприятием в другие моменты времени или другим мероприятием). Поэтому в ответ на другую первую команду (например, блок 402A), отправленную на один и тот же (по умолчанию) адрес одной и той же логической схемы через последовательную шину данных в разные моменты времени, где первая команда указывает второй период времени, отличный от первого периода времени, логическая схема может снова генерировать условие низкого напряжения на последовательной шине данных (например, блок 406A), на этот раз на протяжении второй длительности на основании второго периода времени, причем вторая длительность отличается от первой длительности на основании первого периода времени. Для разных первых команд в разные моменты времени (например, трех, четырех, пяти или гораздо больше первых команд), где каждый раз указывается разный период времени, условие низкого напряжения может генерироваться в течение, каждый раз, разной соответствующей длительности. В некоторых примерах условие низкого напряжения может генерироваться на протяжении разных длительностей без отслеживания таймера.[0057] The method illustrated in FIG. 4 and the method illustrated in FIG. 4A may be repeated in the case where, for example, (i) the printer is reinitialized, (ii) a replacement printer component is installed or reinstalled in the printer, (iii) other replacement printer components are installed in the same printer, in which the current printer component is installed, or, (iv) between print jobs or maintenance activities, etc. For various reasons, the logic may receive a first instruction indicating a first time period in the first event, and a first instruction indicating a different, second time period in a subsequent event (which may be the same event at different times or a different event). Therefore, in response to a different first command (eg, block 402A) sent to the same (default) address of the same logic over the serial data bus at different times, where the first command indicates a second time period other than first time period, the logic may again generate a low voltage condition on the serial data bus (eg, block 406A), this time for a second duration based on the second time period, with the second duration different from the first duration based on the first time period. For different first commands at different times (eg, three, four, five, or many more first commands), where each time a different time period is indicated, the low voltage condition may be generated for a different appropriate duration each time. In some examples, the low voltage condition may be generated for varying durations without tracking the timer.

[0058] На фиг. 5 показан пример последовательной шины 500, содержащей всего четыре линии: две активные линии, SDA и SCL, как описано выше, соединение Vdd источника напряжения и соединение GND заземления. Активные линии являются двусторонними. Соединение Vdd источника напряжения подключено к первому источнику 502 напряжения, и линия SDA подключена ко второму источнику 504 напряжения через нагрузочный повышающий резистор 506.[0058] FIG. 5 shows an example of a serial bus 500 containing only four lines: two active lines, SDA and SCL, as described above, a voltage source connection Vdd, and a ground connection GND. Active lines are two-way. The voltage source connection Vdd is connected to the first voltage source 502, and the SDA line is connected to the second voltage source 504 via a pull-up resistor 506.

[0059] Ведущее устройство 508, например, содержащее контроллер устройства печати, ассоциированный с аналого-цифровым преобразователем 510, присоединено к шине 500. Шина 500, ведущее устройство 508 и аналого-цифровой преобразователь 510 могут обеспечиваться устройством печати. Ведущее устройство 508 содержит схему обработки, ассоциированную с устройством печати (в некоторых примерах входящую в его состав). Четыре ‘подчиненных устройства’ 512a-d, которые содержат логическую схему, ассоциированную со сменными компонентами 514a-d устройства печати, в этом примере присоединенную к ним, также присоединены к шине 500. В этом примере, каждый из сменных компонентов 514a-d устройства печати содержит чернильный картридж того или иного цвета.[0059] A host device 508, for example, including a printer device controller associated with an analog-to-digital converter 510, is coupled to bus 500. Bus 500, host device 508, and analog-to-digital converter 510 may be provided by a printer device. Host 508 includes processing circuitry associated with (in some examples included with) the printer. Four 'slave devices' 512a-d, which contain logic associated with the removable printer components 514a-d, in this example attached to them, are also connected to the bus 500. In this example, each of the removable printer components 514a-d contains an ink cartridge of one color or another.

[0060] В этом примере каждое подчиненное устройство 512a-d, присоединенное к шине 500, имеет свой собственный уникальный адрес и может быть приемником и/или передатчиком. В типичной операции, последовательные тактовые сигналы и последовательные сигналы данных обеспечиваются из ведущего устройства 508 по линии SCL тактового сигнала и линии SDA данных, тогда как рабочее напряжение для подчиненных устройств обеспечивается между линией Vdd источника напряжения и линией GND заземления. Сигналы данных также могут отправляться от подчиненного устройства 512 на ведущее устройство 508.[0060] In this example, each slave device 512a-d attached to bus 500 has its own unique address and may be a receiver and/or transmitter. In typical operation, the serial clock and serial data signals are provided from the master device 508 on the clock signal line SCL and the data line SDA, while the operating voltage for the slave devices is provided between the voltage source line Vdd and the ground line GND. Data signals may also be sent from slave device 512 to master device 508.

[0061] В примере передача, которая начинается с условия начала и заканчивается условием остановки, может именоваться “пакетом” I2C. В примере пакета I2C, отправленного ведущим устройством 508, это может содержать адрес подчиненного устройства, указание, является ли команда командой считывания или записи (В некоторых примерах они могут совместно составлять байт), код команды (который может быть вторым байтом данных), и, в некоторых примерах любые дополнительные данные команды (например, дополнительные параметры команды, коды аутентификации сообщений (MAC), циклические проверки избыточности (CRC) и пр., которые могут быть одним или более последующими байтами данных).[0061] In an example, a transmission that starts with a start condition and ends with a stop condition may be referred to as an I2C “burst”. In an example of an I2C packet sent by master 508, this may contain the slave's address, an indication of whether the command is a read or write command (In some examples, these may collectively constitute a byte), an instruction code (which may be a second data byte), and, in some examples, any additional command data (eg, additional command parameters, message authentication codes (MACs), cyclic redundancy checks (CRCs), etc., which may be one or more subsequent bytes of data).

[0062] В примере операции при осуществлении способа, представленного на фиг. 4, ведущее устройство 508 может сначала выдавать условие начала, которое действует как сигнал ‘внимание’ всем подключенным подчиненным устройствам 512. Это может, например, характеризоваться падением напряжения на линии SDA при высоком напряжении SCL. Затем ведущее устройство 508 может отправлять байт, включающий в себя адрес подчиненного устройства 512, доступ к которому желает осуществлять ведущее устройство 508, и бит, который обеспечивает указание, является ли доступ операцией считывания или записи.[0062] In the example operation of the method shown in FIG. 4, the master device 508 may first issue a start condition that acts as an ‘attention’ signal to all connected slave devices 512. This may, for example, be characterized by a voltage drop on the SDA line when the SCL voltage is high. The master 508 may then send a byte including the address of the slave 512 that the master 508 wishes to access and a bit that provides an indication of whether the access is a read or write operation.

[0063] После приема адресного байта все подчиненные устройства 512a-d будут сравнивать его со своим собственным адресом. В отсутствие совпадения подчиненное устройство 512 в общем случае будет ждать следующее условие начала, которое инициируется ведущим устройством 508.[0063] After receiving the address byte, all slave devices 512a-d will compare it with their own address. In the absence of a match, slave 512 will generally wait for the next start condition that is initiated by master 508.

[0064] Если же адрес совпадает, схема этого подчиненного устройства 512a-d будет принимать последующую информацию команды и затем создавать ответный сигнал квитирования (сигнал “ACK”) (который может содержать перевод линии SDA вниз в течение конкретного периода тактового сигнала).[0064] If the address matches, the circuit of this slave device 512a-d will receive the subsequent command information and then generate an acknowledgment response signal ("ACK" signal) (which may include a downshift of the SDA line for a specific clock period).

[0065] В некоторых приведенных здесь примерах команда может быть командой, предписывающей подчиненному устройству 512 генерировать условие низкого напряжения в течение периода времени. Условие низкого напряжения может предписываться после генерации ответного сигнала ACK. Затем ведущее устройство 508 может генерировать условие остановки.[0065] In some of the examples herein, the command may be a command that causes the slave device 512 to generate a low voltage condition for a period of time. A low voltage condition may be prescribed after the generation of the ACK response signal. The host 508 may then generate a stop condition.

[0066] После того как ведущее устройство 508 принимает сигнал квитирования, (и в некоторых примерах после генерации условия остановки), ведущее устройство 508 может попытаться подтвердить, что подчиненное устройство 512 сгенерировало условие низкого напряжения на SDA (и, В некоторых примерах может прекратить отправку тактового сигнала на SCL, пока это условие низкого напряжения ожидается).[0066] After the master device 508 receives the handshake signal, (and in some examples after generating a stop condition), the master device 508 may attempt to confirm that the slave device 512 has generated a low voltage condition on the SDA (and, in some examples, may stop sending clock to SCL while this low voltage condition is pending).

[0067] В этом примере на SDA последовательной шины 500 предусмотрена цепь резистивного делителя напряжения для обеспечения электронного определения соответствующих физических положений подчиненных устройств 512. В частности, несколько резисторов 516a-d делителя предусмотрены на линии SDA данных, и существует соединение 518 от линии SDA данных к аналого-цифровому преобразователю (ADC) 510. Эта конфигурация создает цепь делителя лестничного типа (резисторную цепь лестничного типа), которая обуславливает изменение напряжения сигнала от каждого устройства 512 в зависимости от физической позиции устройства 512, поскольку устройства 512 соединяются с цепью делителя в разных точках. Например, сигнал от подчиненного устройства 512d будет проходить через четыре из резисторов 516 делителя, тогда как сигнал от подчиненного устройства 512a будет проходить через только один из резисторов 516a делителя. Регистрируя значение напряжения, можно определять позицию подчиненного устройства 512, создающего условие низкого напряжения. Другими словами, каждое подчиненное устройство 512 создает особое условие низкого напряжения. Напряжение можно регистрировать с использованием ADC 510. ADC 510 включает в себя схему, которая преобразует аналоговое напряжение в цифровой сигнал, указывающий уровень напряжения. Этот цифровой сигнал используется ведущим устройством 508 для электронного различия физического положения подчиненных устройств 512 на шине на основании уровня напряжение сигналов от подчиненных устройств 512. Напряжение можно сравнивать с ожидаемым напряжением для устройства 512, имеющего адрес, используемый в команде.[0067] In this example, a resistive voltage divider circuit is provided on serial bus SDA 500 to provide electronic detection of the respective physical positions of slave devices 512. In particular, multiple divider resistors 516a-d are provided on data line SDA, and there is a connection 518 from data line SDA analog-to-digital converter (ADC) 510. This configuration creates a divider ladder circuit (resistor ladder circuit) that causes the signal voltage from each device 512 to vary depending on the physical position of device 512, as devices 512 are connected to the divider circuit at different points. For example, the signal from slave 512d would pass through four of the divider resistors 516, while the signal from slave 512a would pass through only one of the divider resistors 516a. By registering the voltage value, the position of the slave device 512 generating the low voltage condition can be determined. In other words, each slave device 512 creates a specific low voltage condition. The voltage may be sensed using the ADC 510. The ADC 510 includes circuitry that converts an analog voltage into a digital signal indicative of the voltage level. This digital signal is used by the master 508 to electronically discriminate the physical position of the slaves 512 on the bus based on the voltage level of the signals from the slaves 512. The voltage can be compared to the expected voltage for the device 512 having the address used in the command.

[0068] ADC 510 может принимать сигналы управления от ведущего устройства 508 и подавать данные на него по линии связи (которая может быть другой шиной связи). Хотя ADC 510 показан отдельно от ведущего устройства 508, ADC 510 может физически составлять часть ведущего устройства 508, или может располагаться отдельно от него.[0068] ADC 510 may receive control signals from and provide data to host 508 over a communication line (which may be another communication bus). Although ADC 510 is shown separately from host 508, ADC 510 may physically form part of host 508, or may be located separately from it.

[0069] ADC 510 и цепь делителя лестничного типа могут быть выполнены с возможностью различать положение путем обнаружения порядка напряжений устройств на шине 500, не создавая помехи идентификации высокого и низкого состояний, используемых при переносе данных. Другими словами, все характеристически низкие напряжения, создаваемые на шине каждым подчиненным устройством 512 может быть относительно удалено от порога для характеризации каждого бита данных как высокого или низкого.[0069] The ADC 510 and the ladder divider circuit can be configured to distinguish position by detecting the order of device voltages on bus 500 without interfering with the identification of the high and low states used in data transfer. In other words, all of the characteristically low voltages generated on the bus by each slave device 512 can be relatively removed from the threshold to characterize each data bit as high or low.

[0070] В порядке одного примера ведущее устройство 508 может быть выполнено с возможностью обнаружения любого сигнала ниже порогового значения в качестве условия низкого напряжения при приеме данных. Например, любое напряжение ниже 2 В, или ниже 1 В, при высоком напряжении SCL может идентифицироваться как низкий бит данных (в некоторых примерах 0), тогда как значения выше этого порога может идентифицироваться как высокий бит данных (В некоторых примерах 1). В некоторых примерах порог для обнаружения низкого бита данных является напряжением ниже 1,3 В.[0070] As one example, host 508 may be configured to detect any signal below a threshold as a low voltage condition when receiving data. For example, any voltage below 2 V, or below 1 V, at a high SCL voltage may be identified as a low data bit (0 in some examples), while values above this threshold may be identified as a high data bit (1 in some examples). In some examples, the threshold for detecting a low data bit is a voltage below 1.3 V.

[0071] Однако ведущее устройство 508 использующее преобразованное напряжение от ADC 510, может быть выполнено с возможностью различения между конкретными сигналами, которые ниже этого порога и немного выше нуля (или номинально 0 В) (например, до порядка нескольких сотен милливольт (мВ)) для обеспечения позиционной идентификации. Каждый резистор делителя 516 может иметь достаточное сопротивление, чтобы напряжение, созданное между суммой резисторов 516 делителя и нагрузочным повышающим резистором 504 является напряжением ниже нижнего порога напряжения. Однако сопротивление резисторов 516 делителя может выбираться достаточно малым, чтобы идентификация сигналов высокого напряжения от ведущего устройства 508 в ходе нормальной работы не была чрезмерно скомпрометирована, т.е. чтобы высокое напряжение оставалось относительно близким к максимальному напряжению, обеспеченному вторым источником 504 напряжения.[0071] However, the host 508 using the converted voltage from the ADC 510 can be configured to distinguish between specific signals that are below this threshold and slightly above zero (or nominally 0 V) (for example, up to a few hundred millivolts (mV)) to provide positional identification. Each divider resistor 516 may have sufficient resistance that the voltage created between the sum of the divider resistors 516 and the pull-up resistor 504 is below the low voltage threshold. However, the divider resistors 516 may be chosen small enough that the identification of the high voltage signals from the master 508 during normal operation is not unduly compromised, i. so that the high voltage remains relatively close to the maximum voltage provided by the second voltage source 504.

[0072] В одном варианте осуществления каждый из резисторов 516 делителя имеет сопротивление около 51 Ом, хотя это только один из многих уровней сопротивления, которые можно использовать, и уровни сопротивления могут изменяться между разными резисторами 516. В таком примере, первый и второй источники 502, 504 напряжения могут обеспечивать около 3,3 вольт, и нагрузочный повышающий резистор 506 может быть резистором около 1000 Ом (1 кОм), т.е. значительно большее значение сопротивления, чем резисторы 516 делителя.[0072] In one embodiment, each of the divider resistors 516 has a resistance of about 51 ohms, although this is only one of many resistance levels that can be used, and resistance levels can vary between different resistors 516. In such an example, the first and second sources 502 , 504 voltages may provide about 3.3 volts, and pull-up resistor 506 may be a resistor of about 1000 ohms (1 kΩ), i. a much larger resistance value than the divider resistors 516.

[0073] Другими словами, резисторы 516 делителя могут действуют как отдельные ‘дополнительные’ нагрузочные повышающие резисторы на линии SDA, предотвращая падение до номинальных 0 В. Это может обеспечивать, например, разброс напряжения около 100-200 мВ вокруг указанных выше значений. ADC 510 может измерять их ‘отсчетами’. Например, в системе 3,3 В, где обеспечен 9-битовый ADC, это в свою очередь означает, что каждый отсчет представляет около 6 мВ (что получается делением 3,3 В на 512). Поэтому можно ожидать, что ADC 510 будет регистрировать от около 20 отсчетов для картриджа с самым низким напряжением до около 80 отсчетов для самого высокого напряжения.[0073] In other words, the divider resistors 516 can act as separate ‘additional’ pull-up resistors on the SDA line, preventing drops to nominal 0 V. This can provide, for example, a voltage spread of about 100-200 mV around the above values. The ADC 510 can measure them with 'counts'. For example, in a 3.3V system where a 9-bit ADC is provided, this in turn means that each sample represents about 6mV (which is obtained by dividing 3.3V by 512). Therefore, the ADC 510 can be expected to record from about 20 counts for the lowest voltage cartridge to about 80 counts for the highest voltage.

[0074] Как упомянуто выше, позиции по меньшей мере некоторых сменных компонентов устройства печати могут проверяться с использованием механической кодировки, а не описанными здесь способами. Поэтому количество регистрируемых уровней напряжения может быть меньше количества, например, используемых картриджей печати.[0074] As mentioned above, the positions of at least some of the replaceable components of the print device can be checked using mechanical coding, rather than the methods described here. Therefore, the number of recorded voltage levels may be less than the number of, for example, used print cartridges.

[0075] Можно отметить, что, поскольку со сменными компонентами 514a-d устройства печати ассоциированы конкретные адреса, конкретная команда может отправляться, например, на 514a, напряжение дискретизироваться, и затем процесс может повторяться для каждого из сменных компонентов 514b, c и d устройства печати по очереди. Если сменные компоненты 514a-d устройства печати находятся в ожидаемых положениях, можно ожидать изменение значения напряжения в сторону увеличения в случае измеренная в этом порядке. Если же сменные компоненты 514a-d устройства печати не находятся в ожидаемых положениях, этот рисунок (или, в более общем случае, ожидаемые относительные напряжения) не будет наблюдаться, и может генерироваться предупреждение.[0075] It may be noted that since specific addresses are associated with the replaceable print device components 514a-d, a particular command can be sent to, for example, 514a, the voltage is sampled, and then the process can be repeated for each of the replaceable device components 514b, c, and d. print in sequence. If the replaceable components 514a-d of the printer are in the expected positions, an upward change in voltage value can be expected if measured in this order. If, however, the replaceable components 514a-d of the printer are not in the expected positions, this pattern (or, more generally, the expected relative stresses) will not be observed and a warning may be generated.

[0076] На практике период времени в течение которого линия SDA поддерживается на низком уровне, может превышать период времени дискретизации. Например, подчиненное устройство 512 может получить команду от ведущего устройства 508 поддерживать линию SDA на низком уровне в течение 50 мс. В течение этого времени, ADC 510 главного устройства может дискретизировать линию SDA данных на некоторое количество промежутков времени, например, от 3 до 10 промежутков времени. В некоторых примерах, если по меньшей мере одно из этих показаний выходит пределы некоторого порогового диапазона, команда может повторяться, давая новые выборки. В других примерах выборки можно брать, пока не будет превышен порог ‘хороших’ выборок. В некоторых таких примерах может существовать максимальное разрешенное количество выборок прежде чем будет объявлено состояние ошибки, например, дискретизация будет продолжаться, пока не будет получено 5 выборок, находящиеся в ожидаемом диапазоне или не будет взято максимум 10 выборок. Если ‘хорошего’ набора выборок не получается, могут указываться ошибка. Выборки можно усреднять для генерации репрезентативного значения для этого сменного компонента 514a-d устройства печати.[0076] In practice, the period of time during which the SDA line is kept low may exceed the sampling time period. For example, slave device 512 may be instructed by master device 508 to hold the SDA line low for 50 ms. During this time, the host ADC 510 may sample the data line SDA in a number of time periods, such as 3 to 10 time periods. In some examples, if at least one of these readings falls outside a certain threshold range, the instruction may be repeated, producing new samples. In other examples, samples can be taken until a threshold of 'good' samples is exceeded. In some such examples, there may be a maximum allowed number of samples before an error condition is declared, for example, sampling will continue until 5 samples are taken that are within the expected range, or a maximum of 10 samples have been taken. If a ‘good’ set of samples is not obtained, an error may be indicated. The samples can be averaged to generate a representative value for this replaceable printer component 514a-d.

[0077] Период дискретизации может быть относительно коротким. Например, после того, как подчиненное устройство 512 получает команду поддерживать линию SDA на низком уровне, ведущее устройство 508 может ожидать дискретизации шины, чтобы шину можно было согласовать (например, около 10 мс). Получение выборок может происходить около 1 мс. Однако линия SDA может поддерживается на низком уровне в течение более длительного периода, например, 50 мс, для обеспечения перепроверки и т.п. Этот период может быть указан в первой команде или в некоторых примерах ассоциирован с ней (например, путем ссылки на поисковую таблицу или регистр, поддерживаемую/ый в подчиненном устройстве 512).[0077] The sampling period may be relatively short. For example, after slave 512 is instructed to hold the SDA line low, master 508 may wait for the bus to be sampled so that the bus can be negotiated (eg, about 10 ms). Samples can be acquired in about 1 ms. However, the SDA line may be held low for a longer period, such as 50 ms, to allow rechecking and the like. This period may be specified in, or in some examples associated with, the first instruction (eg, by referring to a lookup table or register maintained in slave 512).

[0078] Поэтому не обязательно поддерживать линию SDA на низком уровне в течение всего периода времени, указанного в первой команде, где это применимо. Однако возможно, что, по меньшей мере статистически, подчиненное устройство 512 поддерживает линию SDA на низком уровне таким образом, что период дискретизации вероятно длится в течение времени, когда линия SDA поддерживается на низком уровне, в ходе по меньшей мере одного из допустимого набора испытаний.[0078] Therefore, it is not necessary to keep the SDA line low for the entire period of time specified in the first command, where applicable. However, it is possible that, at least statistically, slave 512 keeps the SDA line low in such a way that the sampling period is likely to last for the time that the SDA line is held low during at least one of the valid set of tests.

[0079] Очевидно, что линия SDA может поддерживаться на низком уровне, фактически, путем отправки сигнала данных, образованного последовательностью битов данных, ассоциированных с состоянием низкого напряжения (например, последовательностью 0-битов). В результате линия SDA будет поддерживаться на низком уровне в течение периода времени. Однако при отправке сигнала данных, подчиненное устройство 512 может обращаться к сигналу на SCL, а не к своему собственному внутреннему таймеру, чтобы определить, когда освобождать линию SDA, чтобы она могла вернуться в высокое состояние (т.е. когда удалять условие низкого напряжения, таким образом, что последовательная шина данных предполагает другое, высокое и/или по умолчанию, состояние или условие напряжения). Однако в предусмотренных здесь способах условие низкого напряжения применялось после подачи первой команды независимо от любого тактового сигнала на шине SCL (и в ряде случаев в отсутствие любого подобного тактового сигнала на шине SCL).[0079] Obviously, the SDA line can be kept low, in fact, by sending a data signal formed by a sequence of data bits associated with a low voltage condition (eg, a sequence of 0-bits). As a result, the SDA line will be kept low for a period of time. However, when sending a data signal, the slave 512 can refer to the signal on the SCL, rather than its own internal timer, to determine when to release the SDA line so that it can return to a high state (i.e., when to clear a low voltage condition, such that the serial data bus assumes a different, high and/or default, voltage state or condition). However, in the methods provided herein, the low voltage condition was applied after the first instruction was given, regardless of any clock signal on the SCL bus (and in some cases, in the absence of any such clock signal on the SCL bus).

[0080] На фиг. 6 и 7A показаны примеры способа эксплуатации логической схемы (например, комплекта логических схем, как описано выше), ассоциированной со сменным компонентом устройства печати. В обоих примерах со ссылкой на соответствующие блоки 602 и 702A, логическая схема принимает, через шину данных I2C, первую команду, которая указывает первый период времени. В этом примере первая команда также содержит указание условия начала, адрес комплекта логических схем, поле идентификации, указывающее команду записи и указание условия остановки (например, растущее напряжение на линии данных на протяжении высокого участка тактового импульса).[0080] FIG. 6 and 7A show examples of a method for operating a logic circuit (eg, a set of logic circuits as described above) associated with a replaceable component of a printing device. In both examples, with reference to the respective blocks 602 and 702A, the logic receives, via the I2C data bus, the first command, which indicates the first time period. In this example, the first instruction also contains a start condition indication, a logic set address, an identification field indicating the write command, and a stop condition indication (eg, rising voltage on the data line during the high portion of the clock pulse).

[0081] В некоторых примерах период времени может выбираться на основании атрибутов главного устройства или его схемы. В целом период времени может быть достаточно долгим для обеспечения захвата хороших выборок, но не настолько долгим, чтобы чрезмерно удлинять время, затрачиваемое для проверки позиции сменного компонента устройства печати.[0081] In some examples, the time period may be selected based on attributes of the host device or its schema. In general, the time period may be long enough to ensure good samples are captured, but not so long as to unnecessarily lengthen the time taken to check the position of the printer's replaceable component.

[0082] Согласно фиг. 6, блок 604 содержит генерирование, логической схемой, условия низкого напряжения на последовательной линии данных шины I2C после приема указания условия остановки (который сам следует за передачей команды) и в течение, по существу, длительности первого периода времени. Как упомянуто выше, хотя в некоторых примерах условие низкого напряжения может генерироваться в течение всего периода времени, в некоторых примерах способ может содержать разрешение последовательной линии данных ‘плавать высоко’ в течение части первого периода времени, т.е. линия может поддерживается на низком уровне в прерывистом режиме. В некоторых примерах последовательная линия данных может поддерживается на низком уровне в течение по меньшей мере 60% первого периода времени или по меньшей мере 70% первого периода времени или по меньшей мере 80% первого периода времени или по меньшей мере 90% первого периода времени или по меньшей мере 95% первого периода времени. В некоторых примерах напряжение поддерживается низким в течение достаточной пропорции для надежного совпадения с периодом дискретизации. Длительность условия низкого напряжения содержит по меньшей мере один период дискретизации, где дискретизация осуществляется схемой обработки устройства печати, как описано выше. Кроме того, если линия данных поддерживается на низком уровне в течение чрезмерно долгого периода времени, это приводит к блокировке передач и может, например, предписывать главному устройству генерировать ошибку превышения лимита времени и т.п.[0082] Referring to FIG. 6, block 604 comprises generating, by logic, a low voltage condition on the I2C serial data line after receiving a stop condition indication (which itself follows the transmission of the command) and for substantially the duration of the first time period. As mentioned above, although in some examples the low voltage condition may be generated for the entire time period, in some examples the method may comprise allowing the serial data line to ‘float high’ for a portion of the first time period, i.e. line can be kept low in intermittent mode. In some examples, the serial data line may be held low for at least 60% of the first time period, or at least 70% of the first time period, or at least 80% of the first time period, or at least 90% of the first time period, or at least 95% of the first time period. In some examples, the voltage is kept low for a sufficient proportion to reliably match the sampling period. The duration of the low voltage condition comprises at least one sampling period, where the sampling is performed by the processing circuit of the printer, as described above. In addition, if the data line is kept low for an excessively long period of time, it results in blocked transmissions and may, for example, cause the host to generate a timeout error or the like.

[0083] Генерирование условия низкого напряжения после приема условия остановки указание означает, что шина не будет блокироваться в течение текущей передачи пакета данных.[0083] Generating a low voltage condition after receiving a stop condition indicates that the bus will not be blocked during the current transmission of a data packet.

[0084] В этом примере генерирование условия низкого напряжения совпадает с состоянием, в котором на последовательной шине данных не существует тактового сигнала, и блок (этап) 606 содержит отслеживание длительности условия низкого напряжения с использованием интегрального таймера логической схемы.[0084] In this example, the generation of the low voltage condition coincides with a state in which no clock exists on the serial data bus, and block (step) 606 comprises monitoring the duration of the low voltage condition using an integrated logic timer.

[0085] Способ дополнительно содержит, в блоке (этапе) 608, в ответ на запрос считывания, имеющий поле идентификации, указывающее режим считывания, осуществление, логической схемой операции считывания. Другими словами, помимо особых описанных здесь признаков, логическая схема может функционировать как подчиненное устройство I2C. Логическая схема может демонстрировать другие признаки подчиненного устройства I2C, например, участвуя в обменах аутентификации и/или удостоверения, принимая или исполняя команды считывания и/или записи, выполняя задания обработки и пр.[0085] The method further comprises, in block (step) 608, in response to a read request, having an identification field indicating the read mode, implementation, by the read operation logic. In other words, in addition to the specific features described here, the logic circuit can function as an I2C slave. The logic circuitry may exhibit other characteristics of an I2C slave, such as participating in authentication and/or credential exchanges, receiving or executing read and/or writing commands, performing processing tasks, etc.

[0086] В примере, где логическая схема выполнен с возможностью использования дополнительной, отличной, вторичной функции и/или вторичного адреса, вторичная функция может содержать задействование или запитывание пятой контактной площадки или линии, например для подключения к подсхеме. Вторичный адрес может быть любой адрес, отличный от принятого по умолчанию (или первого или “первичного”) адреса логической схемы. Соответственно, способ может дополнительно содержать, в блоке 610, задействование вторичной функции и/или адреса на протяжении другого (например, более длительного) периода времени, указанного в третьей команде, направленной на адрес по умолчанию логической схемы. Логическая схема может быть выполнена с возможностью, в ответ на третью команду, затем отвечать на команды, направленные на вторичный адрес, и в течение этого другого периода времени, сбрасывать ее вторичный адрес на новый вторичный адрес до истечения длительности.[0086] In an example where the logic circuitry is configured to use an additional, different, secondary function and/or secondary address, the secondary function may comprise enabling or energizing a fifth pad or line, such as to connect to a subcircuit. The secondary address can be any address other than the default (or first or “primary”) address of the logic circuit. Accordingly, the method may further comprise, at block 610, invoking the secondary function and/or address for a different (eg, longer) period of time specified in the third instruction directed to the default address of the logic circuit. The logic circuitry may be configured, in response to the third command, to then respond to commands directed to the secondary address, and during that other period of time, reset its secondary address to the new secondary address before the duration expires.

[0087] В примере третья команда указывает другой (например, более длительный) период времени для использования вторичной функции, ассоциированной со вторичным адресом. Соответственно, логическая схема отвечает на команды, направленные на вторичный адрес на протяжении этого указанного периода времени. В примере, разные вторичные адреса могут использоваться на протяжении указанного периода времени, например, каждого сеанса начиная с вторичного адреса по умолчанию, и затем переключаться на новые (например, случайные или другие) вторичные адреса на основании такого нового вторичного адреса, указанного в последующей команде, следующей за третьей командой. Опять же, связь через вторичный адрес может задействоваться на протяжении длительности на основании указанного периода времени, но длительность которого не обязано точно соответствовать этому периоду времени, как объяснено со ссылкой на блок 604. Разные периоды времени могут быть указаны в разных третьих командах, так что логическая схема может быть выполнена с возможностью задействовать связь через вторичный адрес на протяжении разных соответствующих длительностей. В течение этих длительностей, логическая схема может не отвечать на команды посредством ее первого адреса по умолчанию.[0087] In the example, the third command specifies a different (eg, longer) period of time to use the secondary function associated with the secondary address. Accordingly, the logic circuit responds to commands directed to the secondary address during this specified period of time. In an example, different secondary addresses may be used for a specified period of time, such as each session starting with a default secondary address, and then switching to new (eg, random or different) secondary addresses based on that new secondary address specified in a subsequent command. following the third command. Again, communication via the secondary address may be enabled for a duration based on the specified time period, but the duration of which need not be exactly that time period, as explained with reference to block 604. Different time periods may be specified in different third commands, so that the logic may be configured to enable communication via the secondary address for various respective durations. During these durations, the logic circuit may not respond to commands through its first default address.

[0088] В другом примере, соответствующем блоку 610, логическая схема может, на основании третьей команды, указывающей период времени, задействовать вторичному функцию на протяжении указанного периода времени без задействования вторичного адреса. Например, вторичная функция включает в себя запитывание или задействование подсхемы, например, включающей в себя пятую контактную площадку или линию, отдельную от линий питания, земли, тактового сигнала и данных интерфейса печатающего устройства. В дополнительном примере, вторичный адрес задействуется с использованием подключаемой или подключенной второй логической схемой, ассоциированной с вторичной функцией, которое может, в промежуточном состоянии логической схемы, отключаться от остальной логической схемы, и, в рабочем состоянии логической схемы, подключаться к остальной логической схеме как части комплекта.[0088] In another example, corresponding to block 610, the logic may, based on a third instruction indicating a time period, enable a secondary function for the specified time period without activating the secondary address. For example, the secondary function includes powering or driving a subcircuit, for example, including a fifth pad or line separate from the power, ground, clock, and printer interface data lines. In a further example, the secondary address is enabled using a pluggable or connected second logic associated with the secondary function that can, in an intermediate state of logic, be disconnected from the rest of the logic, and, in an operational state of the logic, be connected to the rest of the logic as parts of the kit.

[0089] В одном примере логическая схема выполнена с возможностью отслеживания длительности периода времени, указанного в третьей команде, например, с использованием таймера. Логическая схема может быть выполнена с возможностью, по истечении длительности, переключаться обратно к адресу и/или функции по умолчанию. В другом примере, логическая схема не обязана отслеживать длительность. Напротив, она выполнена с возможностью настраивать или выбирать схему задержки, чтобы длительность соответствовала (“другому”) периоду времени третьей команды, так что, логическая схема переключается обратно к адресу по умолчанию по окончании заданной или выбранной длительности, соответствующей периоду времени третьей команды.[0089] In one example, the logic circuitry is configured to track the duration of the time period specified in the third command, such as using a timer. The logic circuitry may be configured to switch back to a default address and/or function after the duration has elapsed. In another example, the logic circuit is not required to keep track of the duration. Rather, it is configurable or selectable for the delay circuit to match the (“different”) time period of the third command such that the logic switches back to a default address at the end of a predetermined or selected duration corresponding to the third command time period.

[0090] На фиг. 7 приведен пример комплекта 700 логических схем для ассоциирования со сменным компонентом устройства печати, содержащего логику 702, интерфейс 704 последовательной шины данных, таймер 706 и, в этом примере, память 708. В ходе эксплуатации комплекта 700 логических схем логика 702, в ответ на первую команду, отправленную на комплект 700 логических схем через последовательную шину данных, подключенную к интерфейсу 704 последовательной шины данных, комплект 700 логических схем в этом примере выполнен с возможностью генерации условия низкого напряжения на последовательной шине данных и отслеживает длительность периода времени с использованием таймера 706. В некоторых примерах таймер 706 может находиться на связи с логикой 702, например, по проводной или беспроводной линии связи. В некоторых примерах таймер 706 может обеспечиваться на общей подложке с логикой 702.[0090] FIG. 7 shows an example of a logic circuit 700 for associating with a removable printer component, comprising logic 702, a serial data bus interface 704, a timer 706, and, in this example, a memory 708. During operation of the logic circuit 700, logic 702, in response to the first a command sent to the logic bank 700 via a serial data bus connected to the serial data bus interface 704, the logic bank 700 in this example is configured to generate a low voltage condition on the serial data bus and tracks the length of the time period using a timer 706. In some examples, the timer 706 may be in communication with the logic 702, such as over a wired or wireless link. In some examples, timer 706 may be provided on a common substrate with logic 702.

[0091] В некоторых примерах логика 702 может быть выполнена с возможностью отслеживания длительности периода времени без ссылки на тактовый сигнал последовательной шины данных. Интерфейс 704 последовательной шины данных может содержать интерфейс шины данных I2C.[0091] In some examples, logic 702 may be configured to track the length of a period of time without reference to a serial data bus clock. The serial data bus interface 704 may include an I2C data bus interface.

[0092] Первая команда может указывать период времени, и логика 702 может быть выполнена с возможностью генерации условия низкого напряжения на последовательной шине данных в течение, по существу, длительности первого периода времени. Логика 702 может осуществлять любые аспекты способов, описанных выше в отношении фиг. 4-6.[0092] The first command may indicate a period of time, and logic 702 may be configured to generate a low voltage condition on the serial data bus for substantially the duration of the first period of time. Logic 702 may implement any aspects of the methods described above with respect to FIG. 4-6.

[0093] В ответ на вторую команду логика 702 может быть выполнена с возможностью записи данных, принятых через интерфейс 704 последовательной шины данных, в память 708. В ответ на запрос считывания, логика 702 может быть выполнена с возможностью считывания данных из памяти 708 и передачи сигнала данных через интерфейс 704 последовательной шины данных.[0093] In response to the second command, logic 702 may be configured to write data received via serial data bus interface 704 to memory 708. In response to a read request, logic 702 may be configured to read data from memory 708 and transmit data signal through the interface 704 serial data bus.

[0094] На фиг. 7A показан пример способа работы логической схемы, отличающегося в некоторых аспектах от способа, проиллюстрированного на фиг. 6. В одном примере способ, представленный на фиг. 7A, может выполняться без отслеживания таймера. Блок (этап) 702A, представленный на фиг. 7A, соответствует блоку 602 на фиг. 6.[0094] FIG. 7A shows an example of how the logic circuit operates, differing in some respects from the method illustrated in FIG. 6. In one example, the method shown in FIG. 7A may be performed without tracking the timer. Block (step) 702A shown in FIG. 7A corresponds to block 602 in FIG. 6.

[0095] Блок (этап) 704A, изображенный на фиг. 7A, содержит настройку или выбор схемы задержки (см., например, фиг. 7B) на основании указанного периода времени, причем период времени, как объяснено выше, может варьироваться для разных первых команд. Схема задержки используется для генерации условия низкого напряжения блока 706A. Настройка схемы задержки может включать в себя настройку времени задержки (или “истечения”), или длительность, схемы задержки, длительность которой, в ряде случаев, еще не является заранее заданной, для облегчения возвращения или переключения к условию напряжения по умолчанию (например, высокого) по истечении этой длительности. Выбор схемы задержки включает в себя выбор одной из множества схем задержки, включенных в логическую схему, где каждая схема задержки имеет ту или иную заранее заданную характерную длительность для генерирования условия низкого напряжения, для облегчения, с использованием выбранной схемы задержки, возвращения или переключения к условию напряжения по умолчанию (например, высокого) по истечении выбранной длительности. Иллюстративная(ые) схема(ы) задержки может(ут) настраиваться или выбираться, соответственно, так что, длительность условия низкого напряжения соответствует периоду времени первой команды. Соответственно, длительность может изменяться в соответствии с разными периодами времени, указанными в разных первых командах. В некотором примере схема задержки может включать в себя таймер или переключатель линии задержки или другие схемы, которые заранее задаются или настраиваются на некоторую задержку по времени для облегчения возврата к условию напряжения по умолчанию по истечении длительности, например, без необходимости отслеживать таймер.[0095] Block (step) 704A shown in FIG. 7A comprises setting or selecting a delay scheme (see, for example, FIG. 7B) based on a specified time period, where the time period, as explained above, may vary for different first commands. The delay circuit is used to generate the low voltage condition of the 706A block. Setting the delay circuit may include setting the delay time (or "expiration"), or duration, of the delay circuit, the duration of which, in some cases, is not yet predetermined, to facilitate returning or switching to a default voltage condition (for example, high ) after this duration. Selecting a delay circuit includes selecting one of a plurality of delay circuits included in the logic circuit, where each delay circuit has one or another predetermined characteristic duration to generate a low voltage condition, to facilitate, using the selected delay circuit, returning or switching to a condition default voltage (e.g. high) after the selected duration. The exemplary delay circuit(s) may be configured or selected, respectively, such that the duration of the low voltage condition corresponds to the time period of the first command. Accordingly, the duration may vary according to different time periods specified in different first commands. In some example, the delay circuit may include a timer or delay line switch, or other circuits that are pre-set or configured for some time delay to facilitate return to a default voltage condition after the duration elapses, for example, without having to monitor the timer.

[0096] Блок 706A соответствует блоку 604 на фиг. 6. В некоторых примерах в ходе выполнения особенности блоков (этапов) 604 и 706A, представленных на фиг. 6 и 7A, соответственно, логическая схема не отвечает на другие команды. Другими словами, логическая схема может не реагировать на команды, генерируя при этом условие низкого напряжения.[0096] Block 706A corresponds to block 604 in FIG. 6. In some examples, during execution, the features of blocks (steps) 604 and 706A shown in FIG. 6 and 7A, respectively, the logic circuit does not respond to other commands. In other words, the logic circuit may not respond to commands, thus generating a low voltage condition.

[0097] Блок 708A содержит возвращение к условию напряжения по умолчанию (например, высокого) на линии SDA. Логическая схема может возвращаться к условию напряжения по умолчанию без отслеживания таймера, например, на основании завершения работы и/или переключения схемы задержки в конце длительности.[0097] Block 708A comprises returning to a default voltage condition (eg, high) on the SDA line. The logic circuitry may revert to a default voltage condition without tracking the timer, eg, based on completion and/or switching of the delay circuitry at the end of the duration.

[0098] Блок 710A на фиг. 7A соответствует блоку 608 на фиг. 6. Блок 712A на фиг. 7A соответствует блоку 610 на фиг. 6. Согласно блоку 712A, в одном примере длительность, ассоциированная с периодом времени третьей команды, не отслеживается. Например, одна схема задержки может настраиваться, или одна схема задержки из множества схем задержки может выбираться, чтобы прекращать работу в конце соответствующей длительности (которая может изменяться между разными третьими командами) для переключения обратно к адресу по умолчанию или функции по умолчанию по истечении (например, переменной) длительности.[0098] Block 710A in FIG. 7A corresponds to block 608 in FIG. 6. Block 712A in FIG. 7A corresponds to block 610 in FIG. 6. At block 712A, in one example, the duration associated with the third command time period is not tracked. For example, one delay scheme may be configurable, or one delay scheme from a plurality of delay schemes may be selected to terminate at the end of an appropriate duration (which may vary between different third commands) to switch back to a default address or function upon expiration (e.g. , variable) duration.

[0099] На фиг. 7B показан другой пример логической схемы 700B или комплект логических схем для ассоциирования со сменным компонентом устройства печати, содержащий логику 702B и схему 706B задержки, интерфейс 704B последовательной шины данных (например, линию), и, в этом примере, память 708B. В одном примере комплект 700B логических схем, изображенный на фиг. 7B, является альтернативой или отличается от комплекта 700 логических схем на фиг. 7. В другом примере комплект 700B логических схем не использует функцию слежения.[0099] FIG. 7B shows another example of logic circuit 700B, or a set of logic circuits for association with a removable printer component, comprising logic 702B and delay circuitry 706B, a serial data bus interface (eg, line) 704B, and, in this example, memory 708B. In one example, logic circuitry 700B shown in FIG. 7B is an alternative to or different from the logic circuitry set 700 in FIG. 7. In another example, logic circuitry set 700B does not use the tracking function.

[00100] В ходе эксплуатации комплект 700B логических схем может быть выполнен с возможностью, в ответ на первую команду, отправленную на комплект 700B логических схем через последовательную шину данных, подключенную к интерфейсу 704B последовательной шины данных, генерировать условие низкого напряжения на последовательной шине данных. Интерфейс 704B последовательной шины данных может содержать интерфейс шины данных I2C. Как объяснено, первая команда может указывать период времени, и логика 702B может быть выполнена с возможностью генерации условия низкого напряжения на последовательной шине данных в течение, по существу, длительности первого периода времени. Логика 702B и логическая схема 700B могут осуществлять любые аспекты способов, описанных выше со ссылкой на фиг. 4A - 7A.[00100] In operation, logic circuitry bank 700B may be configured to, in response to a first command sent to logic circuitry bank 700B via a serial data bus connected to serial data bus interface 704B, generate a low voltage condition on the serial data bus. The serial data bus interface 704B may include an I2C data bus interface. As explained, the first command may indicate a period of time, and logic 702B may be configured to generate a low voltage condition on the serial data bus for substantially the duration of the first period of time. Logic 702B and logic circuit 700B may implement any aspects of the methods described above with reference to FIG. 4A - 7A.

[00101] В ответ на вторую команду логика 702B может быть выполнена с возможностью записывать данные, принятые через интерфейс 704B последовательной шины данных, в память 708B. В ответ на запрос считывания логика 702B может быть выполнена с возможностью считывать данные из памяти 708B и передавать сигнал данных через интерфейс 704B последовательной шины данных.[00101] In response to the second command, logic 702B may be configured to write data received via serial data bus interface 704B to memory 708B. In response to a read request, logic 702B may be configured to read data from memory 708B and transmit a data signal through serial data bus interface 704B.

[00102] Логика 702B может дополнительно включать в себя схему 706B задержки. В одном примере схема 706B задержки представляет множество схем задержки. В одном примере схема 706B задержки может включать в себя множество переключателей линии задержки, каждый из которых настроен отключаться по истечение характерной длительности. Пример переключателя линии задержки включает в себя транзистор, имеющий плавающий затвор с утечкой, или схему R-C и компаратор, например, аналогично аспектам вышеописанного таймера. В некоторых примерах схема задержки может включать в себя оборудование, аналогичное или идентичное таймеру, например, описанному выше со ссылкой на блок 406 на фиг. 4. В примере схема 706B задержки подключается к интерфейсу 704B последовательной шины данных, например, соединяющему между собой интерфейс последовательной шины данных и логику микроконтроллера, хотя для достижения тех же результатов схему задержки можно реализовать в других аппаратных конфигурациях. В одном примере логика 702B выполнена с возможностью, по получении первой команды, выбирать переключатель линии задержки, который соответствует указанному периоду времени и задействовать его. Выбранный и задействованный переключатель линии задержки выполнен с возможностью генерации условия низкого напряжения на линии 704B SDA, до истечения времени его работы, и в это время переключатель будет останавливать генерирование условия низкого напряжения на интерфейсе 704B шины данных SDA. Выбранный и задействованный переключатель линии задержки может быть выполнен с возможностью отключать логику 702B (оставшуюся) от последовательной шины SDA в ходе генерации условия низкого напряжения, до истечения времени своей работы, так что связь по шине SDA оказывается невозможной при таком условии низкого напряжения. Поэтому условие низкого напряжения может генерироваться посредством разных схем задержки, отличающихся характерной длительностью, так что условие низкого напряжения может генерироваться на протяжении разных длительностей, соответствующих разным схемам задержки и разным принятым периодам времени. В некоторых примерах в течение времени генерации условия низкого напряжения, связь по шине SDA 704B может быть невозможной.[00102] Logic 702B may further include a delay circuit 706B. In one example, delay circuit 706B represents a plurality of delay circuits. In one example, delay circuit 706B may include a plurality of delay line switches, each configured to turn off after a characteristic duration. An example delay line switch includes a transistor having a floating gate with leakage, or an R-C circuit and a comparator, for example, similar to aspects of the timer described above. In some examples, the delay circuit may include hardware similar or identical to a timer, such as described above with reference to block 406 of FIG. 4. In the example, a delay circuit 706B is connected to a serial data bus interface 704B, for example, connecting the serial data bus interface and microcontroller logic, although the delay circuit can be implemented in other hardware configurations to achieve the same results. In one example, logic 702B is configured, upon receipt of the first command, to select the delay line switch that corresponds to the specified time period and to operate it. The selected and enabled delay line switch is configured to generate a low voltage condition on the SDA line 704B until its operating time expires, at which time the switch will stop generating a low voltage condition on the SDA data bus interface 704B. A selected and enabled delay line switch may be configured to disable the (remaining) logic 702B from the SDA serial bus during the generation of a low voltage condition, prior to expiration of its operating time, such that communication on the SDA bus is not possible under such a low voltage condition. Therefore, the low voltage condition may be generated by different delay circuits having different characteristic durations, so that the low voltage condition may be generated for different durations corresponding to different delay circuits and different accepted time periods. In some instances, during the low voltage condition generation time, communication on the SDA 704B bus may not be possible.

[00103] В памяти 708B может храниться поисковая таблица (LUT) и/или алгоритм, который связывает каждую схему задержки (например, переключатель линии задержки) с периодом времени или диапазоном периодов времени. Логика 702B может быть выполнена с возможностью, по получении первой команды, выбирать схему задержки, которая соответствует принятому периоду времени, с использованием LUT и/или алгоритма.[00103] Memory 708B may store a lookup table (LUT) and/or an algorithm that associates each delay circuit (eg, delay line switch) with a time period or range of time periods. Logic 702B may be configured, upon receipt of the first command, to select a delay scheme that corresponds to the received time period using the LUT and/or algorithm.

[00104] В другом примере схема задержки может быть выполнена с возможностью настройки на разные длительности, без функции отслеживания, с использованием внутренней логики. Например, схема задержки включает в себя несколько переключателей линии задержки и/или других выключателей, например, соединенных последовательно, так что в зависимости от необходимой длительности может настраиваться или выбираться соответствующий выключатель. Количество переключателей линии задержки, который используется для генерации условия низкого напряжения, зависит от выбранного переключателя, так что длительность задержки определяется накопленными длительностями разных используемых переключателей линии задержки, так что накопленная длительность может устанавливаться в соответствии с принятым периодом времени. Другие примеры схем переключения можно использовать для задания длительности генерации низкого напряжения в соответствии с принятым периодом времени. Специалисту в данной области техники понятно, что как часть логики 702B можно использовать единственную, настраиваемую, схему задержки для нескольких разных промежутков времени, или множество, например, фиксированных и/или параллельных схем задержки, каждая из которых ассоциирована с отдельным характерным временем задержки.[00104] In another example, the delay circuit may be configurable for different durations, without a tracking function, using internal logic. For example, the delay circuit includes a plurality of delay line switches and/or other switches, for example connected in series, so that, depending on the required duration, an appropriate switch can be set or selected. The number of delay line switches that is used to generate a low voltage condition depends on the selected switch, so that the delay duration is determined by the accumulated durations of the different delay line switches used, so that the accumulated duration can be set according to the received time period. Other examples of switching circuits can be used to set the duration of the low voltage generation in accordance with the accepted time period. One skilled in the art will appreciate that as part of logic 702B, a single, configurable, delay circuit for several different times can be used, or a plurality of, for example, fixed and/or parallel delay circuits, each associated with a different characteristic delay time.

[00105] На фиг. 8 показан пример сменного компонента устройства печати, содержащего комплект логических схем как показано на фиг. 7. В этом примере, сменным компонентом устройства печати является картридж 800 печати, ширина корпуса 802 которого меньше его высоты. Выход 804 жидкости печати (в этом примере, выпуск, обеспеченный на нижней стороне картриджа 800), вход 806 воздуха и выемка 808 обеспечиваются на передней поверхности картриджа 800. Выемка 808 проходит по верхней части картриджа 800, и контакты 810 шины I2C комплекта 812 логических схем (например, комплекта 700 логических схем, как описано выше) обеспечиваются на стороне выемки 808 против внутренней стенки боковой стенки корпуса 802 рядом с верхней частью и передней частью корпуса 802. В этом примере, комплект 812 логических схем обеспечивается против внутренней стороны боковой стенки.[00105] FIG. 8 shows an example of a replaceable component of a printing device containing a set of logic circuits as shown in FIG. 7. In this example, the replaceable component of the printing device is the print cartridge 800, the width of the housing 802 of which is less than its height. A print fluid outlet 804 (in this example, an outlet provided on the underside of the cartridge 800), an air inlet 806, and a recess 808 are provided on the front surface of the cartridge 800. The recess 808 extends over the top of the cartridge 800, and the I2C bus terminals 810 of the logic circuitry 812 (e.g., logic array 700 as described above) are provided on the side of the notch 808 against the inside wall of the side wall of the housing 802 near the top and front of the housing 802. In this example, the logic array 812 is provided against the inside of the side wall.

[00106] Примеры в настоящем изобретении могут обеспечиваться как способы, системы или машиночитаемые инструкции, например, любая комбинация программного обеспечения, аппаратного обеспечения, программно-аппаратного обеспечения и т.п. Такие машиночитаемые инструкции могут быть включены в машиночитаемый носитель данных (включающий в себя, но без ограничения дисковое запоминающее устройство, CD-ROM, оптическое запоминающее устройство и т.д.), на котором хранятся машиночитаемые программные коды.[00106] Examples in the present invention may be provided as methods, systems, or machine-readable instructions, such as any combination of software, hardware, firmware, and the like. Such computer-readable instructions may be included in a computer-readable storage medium (including, but not limited to, disk storage, CD-ROM, optical storage, etc.) that stores computer-readable program codes.

[00107] Настоящее изобретение описано со ссылкой на блок-схемы операций и блок-схемы способа, устройств и систем согласно примерам настоящего изобретения. Хотя вышеописанные блок-схемы операций, демонстрируют конкретный порядок исполнения, порядок исполнения может отличаться от изображенной. Блоки, описанные в отношении одной блок-схемы операций, могут объединяться с блоками другой блок-схемы операций. Следует понимать, что по меньшей мере некоторые блоки в блок-схемах операций и блок-схемах, а также их комбинации можно реализовать посредством машиночитаемых инструкций.[00107] The present invention has been described with reference to flowcharts and flowcharts of the method, devices and systems according to examples of the present invention. Although the above flowcharts show a specific execution order, the execution order may differ from that shown. Blocks described with respect to one flowchart may be combined with blocks of another flowchart. It should be understood that at least some of the blocks in the flowcharts and block diagrams, as well as combinations thereof, may be implemented by computer readable instructions.

[00108] Машиночитаемые инструкции могут, например, исполняться компьютером общего назначения, компьютером специального назначения, встроенным процессором или процессорами других программируемых устройств обработки данных для реализации функций, описанных в описании и схемах. В частности, процессор или схема обработки может исполнять машиночитаемые инструкции. Таким образом, функциональные модули устройства и устройств (например, логической схемы и/или контроллеров) могут быть реализованы процессором, выполняющим машиночитаемые инструкции, хранящиеся в памяти, или процессором, действующим в соответствии с инструкциями, встроенными в логическую схему. Термин ‘процессор’ следует интерпретировать в широком смысле, включая в него CPU, блок обработки, ASIC, логический блок или программируемую вентильную матрицу и т.д. Все способы и функциональные модули могут осуществляться единым процессором или делиться между несколькими процессорами.[00108] Machine-readable instructions may, for example, be executed by a general purpose computer, a special purpose computer, an embedded processor, or processors of other programmable data processing devices to implement the functions described in the description and diagrams. In particular, the processor or processing circuit may execute machine readable instructions. Thus, the functional modules of the device and devices (eg, logic circuitry and/or controllers) may be implemented by a processor executing machine-readable instructions stored in memory, or by a processor acting in accordance with instructions embedded in the logic circuitry. The term ‘processor’ should be interpreted in a broad sense to include CPU, processing unit, ASIC, logic unit or field programmable gate array, etc. All methods and functional modules may be implemented by a single processor or shared between multiple processors.

[00109] Такие машиночитаемые инструкции также могут храниться в машиночитаемом хранилище (например, материальном машиночитаемом носителе), и могут предписывать компьютеру или другим программируемым устройствам обработки данных работать в конкретном режиме.[00109] Such computer-readable instructions may also be stored in a computer-readable storage (eg, a tangible computer-readable medium) and may direct the computer or other programmable processing devices to operate in a particular mode.

[00110] Такие машиночитаемые инструкции также могут загружаться на компьютер или другие программируемые устройства обработки данных, так что компьютер или другие программируемые устройства обработки данных осуществляют несколько операций для создания компьютерно-реализуемой обработки, таким образом, инструкции, исполняемые на компьютере или других программируемых устройствах, реализуют функции, указанные блоком(ами) в блок-схемах операций и/или в блок-схемах.[00110] Such computer-readable instructions can also be downloaded to a computer or other programmable data processing devices, such that the computer or other programmable data processing devices perform several operations to create computer-implemented processing, thus, instructions executable on a computer or other programmable data processing devices, implement the functions indicated by the block(s) in the flowcharts and/or in the flowcharts.

[00111] Дополнительно, изложенные здесь принципы могут быть реализованы в форме компьютерного программного продукта, причем компьютерный программный продукт хранится на носителе данных и содержит множество инструкций, чтобы заставить компьютерное устройство реализовать способы, упомянутые в примерах настоящего изобретения.[00111] Additionally, the principles set forth herein may be implemented in the form of a computer program product, wherein the computer program product is stored on a storage medium and contains a plurality of instructions to cause the computing device to implement the methods mentioned in the examples of the present invention.

[00112] Хотя способ, устройство и родственные аспекты были описаны со ссылкой на некоторые примеры, можно предложить различные модификации, изменения, изъятия и замены, не выходя за рамки сущности настоящего изобретения. Поэтому предполагается, что способ, устройство и родственные аспекты ограничиваются только объемом нижеследующей формулы изобретения и ее эквивалентами. Следует отметить, что вышеупомянутые примеры иллюстрируют не только то, что описано здесь, и что специалисты в данной области техники смогут предложить многие альтернативные реализации, не выходя за рамки объема нижеследующей формулы изобретения. Признаки, описанные в отношении одного примера, можно объединять с признаками другого примера.[00112] While the method, apparatus, and related aspects have been described with reference to some examples, various modifications, changes, deletions, and substitutions can be made without departing from the spirit of the present invention. Therefore, the method, apparatus, and related aspects are intended to be limited only by the scope of the following claims and their equivalents. It should be noted that the above examples illustrate more than what is described here, and that many alternative implementations will be available to those skilled in the art without departing from the scope of the following claims. Features described with respect to one example may be combined with features of another example.

[00113] Слово “содержащий” не исключает наличия элементов, отличных от перечисленных в формуле изобретения, их упоминание в единственном числе не исключает множества, и единый процессор или другой блок может реализовать функции нескольких блоков, упомянутых в формуле изобретения.[00113] The word “comprising” does not exclude the presence of elements other than those listed in the claims, their mention in the singular does not exclude the plurality, and a single processor or other block may implement the functions of several blocks mentioned in the claims.

[00114] Признаки любого зависимого пункта формулы изобретения можно объединять с признаками любого из независимых пунктов или других зависимых пунктов.[00114] The features of any dependent claim may be combined with the features of any of the independent claims or other dependent claims.

[00115] В некоторых примерах способ можно описать в любом из следующих аспектов.[00115] In some examples, the method can be described in any of the following aspects.

[00116] Аспект 1: Способ, содержащий, в ответ на первую команду, отправленную на адрес логической схемы, ассоциированной со сменным компонентом устройства печати, через последовательную шину данных, причем первая команда указывает первый период времени, генерирование, логической схемой, условия низкого напряжения на последовательной шине данных в течение первой длительности на основании первого периода времени; и в ответ на другую первую команду, отправленную на один и тот же адрес одной и той же логической схемы через последовательную шину данных в разные моменты времени, в котором другая первая команда указывает второй период времени, отличный от первого периода времени, генерирование, логической схемой, условия низкого напряжения на последовательной шине данных в течение, соответственно, другой длительности на основании второго периода времени.[00116] Aspect 1: A method comprising, in response to a first command sent to an address of a logic circuit associated with a removable print device component, via a serial data bus, the first command indicating a first time period, generating, by the logic circuit, a low voltage condition on the serial data bus during the first duration based on the first time period; and in response to another first command sent to the same address of the same logic circuit via the serial data bus at different times, wherein the other first command indicates a second time period different from the first time period, generating, by the logic circuit , low voltage conditions on the serial data bus for a correspondingly different duration based on the second time period.

[00117] Аспект 2: способ согласно предыдущему аспекту, дополнительно содержащий удаление условия низкого напряжения, таким образом, что последовательная шина данных предполагает другое, высокое и/или по умолчанию, состояние или условие напряжения, по истечении периода времени.[00117] Aspect 2: The method of the previous aspect, further comprising removing the low voltage condition such that the serial data bus assumes a different high and/or default voltage state or condition after a period of time.

[00118] Аспект 3: способ согласно предыдущему аспекту, дополнительно содержащий задействование схемы задержки, выполненной с возможностью поддержания условия низкого напряжения в течение разных периодов времени на основании принятого периода времени.[00118] Aspect 3: The method according to the previous aspect, further comprising operating a delay circuit configured to maintain a low voltage condition for different time periods based on the received time period.

[00119] Аспект 4: способ согласно аспекту 2 или 3, содержащий генерирование и удаление условию низкого напряжения без отслеживания длительности периода времени.[00119] Aspect 4: the method according to aspect 2 or 3, comprising generating and removing a low voltage condition without tracking the duration of the time period.

[00120] Аспект 5: способ согласно любому из аспектов 2-4, содержащий использование таймера для поддержания условия низкого напряжения.[00120] Aspect 5: The method according to any one of aspects 2-4, comprising using a timer to maintain a low voltage condition.

[00121] Аспект 6: способ согласно любому из аспектов 2-5, содержащий генерирование условия низкого напряжения на последовательной шине данных в течение, по существу, длительности периода времени, указанной в соответствующей одной из упомянутых команд.[00121] Aspect 6: A method according to any one of aspects 2-5 comprising generating a low voltage condition on a serial data bus for substantially the duration of a time period specified in a respective one of said commands.

[00122] Аспект 7: способ согласно любому предыдущему аспекту кроме аспекта 4, содержащий отслеживание условия низкого напряжения.[00122] Aspect 7: The method according to any of the previous aspects other than aspect 4, comprising monitoring a low voltage condition.

[00123] Аспект 8: способ согласно любому предыдущему аспекту, содержащий генерирование условия низкого напряжения на последовательной линии данных последовательной шины данных.[00123] Aspect 8: A method according to any previous aspect, comprising generating a low voltage condition on a serial data line of a serial data bus.

[00124] Аспект 9: способ согласно любому предыдущему аспекту, в котором длительность условия низкого напряжения содержит по меньшей мере один период дискретизации, причем дискретизация осуществляется схемой обработки устройства печати в течение периода дискретизации.[00124] Aspect 9: The method according to any previous aspect, wherein the duration of the low voltage condition comprises at least one sampling period, wherein the sampling is performed by the processing circuit of the printing device during the sampling period.

[00125] Аспект 10: способ согласно любому предыдущему аспекту, в котором генерирование условия низкого напряжения совпадает с состоянием, в котором на последовательной шине данных не существует тактового сигнала.[00125] Aspect 10: A method according to any previous aspect, wherein generating a low voltage condition coincides with a state in which no clock exists on the serial data bus.

[00126] Аспект 11: способ согласно любому предыдущему аспекту, в котором первая команда содержит поле идентификации, указывающее команду записи и указание условия остановки, причем способ дополнительно содержит генерирование, логической схемой, условия низкого напряжения на последовательной шине данных после приема указания условия остановки.[00126] Aspect 11: A method according to any previous aspect, wherein the first instruction comprises an identification field indicating a write command and an indication of a stop condition, the method further comprising generating, by logic, a low voltage condition on the serial data bus after receiving the indication of the stop condition.

[00127] Аспект 12: способ согласно аспекту 11, дополнительно содержащий, по истечении длительности, в ответ на команду считывания/записи, осуществление, логической схемой, операции считывания/записи.[00127] Aspect 12: The method of Aspect 11, further comprising, upon expiration of the duration, in response to the read/write command, performing, by logic, read/write operations.

[00128] Аспект 13: способ согласно любому предыдущему аспекту, в котором значение напряжения условия низкого напряжения указывает позицию сменного компонента устройства печати в устройстве печати.[00128] Aspect 13: A method according to any previous aspect, wherein the low voltage condition voltage value indicates the position of the replaceable print device component in the print device.

[00129] Аспект 14: комплект логических схем для ассоциирования со сменным компонентом устройства печати, содержащий: логику и интерфейс последовательной шины данных, причем интерфейс последовательной шины данных служит для сопряжения с последовательной шиной данных устройства печати и, причем логика служит, в ответ на первую команду, отправленную на комплект логических схем через последовательную шину данных, подключенную к интерфейсу последовательной шины данных, причем первая команда включает в себя период времени, для генерации условия низкого напряжения на последовательной шине данных на протяжении длительности на основании периода времени, и, по истечении длительности, для возвращения к условию напряжения по умолчанию на последовательной шине данных.[00129] Aspect 14: a set of logic circuits for associating with a removable component of the printing device, comprising: logic and a serial data bus interface, wherein the serial data bus interface serves to interface with the serial data bus of the printing device and, wherein the logic serves, in response to the first a command sent to a set of logic circuits through a serial data bus connected to the serial data bus interface, the first command including a period of time, to generate a low voltage condition on the serial data bus for a duration based on the period of time, and, after the duration , to return to the default voltage condition on the serial data bus.

[00130] Аспект 15: комплект логических схем согласно аспекту 14, в котором логика выполнена с возможностью генерации условия низкого напряжения на протяжении разных длительностей на основании соответствующих разных принятых периодов времени.[00130] Aspect 15: A set of logic circuits according to aspect 14, wherein the logic is configured to generate a low voltage condition for different durations based on respective different received time periods.

[00131] Аспект 16: комплект логических схем согласно аспекту 14 или 15, в котором логика предназначена, в ответ на другую первую команду, отправленную на комплект логических схем через последовательную шину данных, подключенную к интерфейсу последовательной шины данных, причем другая первая команда включает в себя второй период времени, отличный от первого периода времени, для генерации условия низкого напряжения на последовательной шине данных на протяжении второй длительности на основании второго периода времени, причем вторая длительность отличается от первой длительности, и, по истечении второй длительности, для возвращения к напряжению по умолчанию на последовательной шине данных.[00131] Aspect 16: A set of logic circuits according to aspect 14 or 15, in which the logic is intended, in response to another first command sent to the set of logic circuits via a serial data bus connected to the interface of the serial data bus, and the other first command includes in itself a second time period, different from the first time period, to generate a low voltage condition on the serial data bus for a second duration based on the second time period, the second duration being different from the first duration, and, after the expiration of the second duration, to return to voltage over default on the serial data bus.

[00132] Аспект 17: комплект логических схем согласно любому из аспектов 14-16, содержащий переключатель для возврата к напряжению по умолчанию по истечении продолжительности времени на основании принятого периода времени.[00132] Aspect 17: A set of logic circuits according to any one of aspects 14-16, comprising a switch to return to a default voltage after a duration of time based on the received period of time.

[00133] Аспект 18: комплект логических схем согласно любому из аспектов 14-17, в котором логика выполнена с возможностью, при условии низкого напряжения, не отвечать на команды.[00133] Aspect 18: A set of logic circuits according to any one of aspects 14-17, in which the logic is configured, under a low voltage condition, not to respond to commands.

[00134] Аспект 19: комплект логических схем согласно любому из аспектов 14-18, в котором логика содержит множество схем задержки для генерации условия низкого напряжения на последовательной шине данных, причем каждая схема задержки ассоциирована с характерной длительностью, так что разные схемы задержки из множества схем задержки ассоциированы с разными длительностями, причем логика служит для выбора схемы задержки на основании принятого периода времени.[00134] Aspect 19: A set of logic circuits according to any one of aspects 14-18, wherein the logic comprises a plurality of delay circuits for generating a low voltage condition on a serial data bus, each delay circuit being associated with a characteristic duration such that different delay circuits from the set delay schemes are associated with different durations, the logic serving to select a delay scheme based on the received time period.

[00135] Аспект 20: комплект логических схем согласно любому из аспектов 14-19, в котором логика содержит настраиваемую схему задержки для генерации условия низкого напряжения на последовательной шине данных на протяжении переменной длительности, и настройки длительности на основании принятого периода времени.[00135] Aspect 20: A set of logic circuits according to any one of aspects 14-19, wherein the logic comprises an adjustable delay circuit for generating a low voltage condition on the serial data bus for a variable duration, and adjusting the duration based on the received time period.

[00136] Аспект 21: комплект логических схем согласно любому из аспектов 14-20, в котором схема задержки или каждая из них выполнена с возможностью заканчивать работу по истечении продолжительности времени, причем логика должна возвращаться к напряжению по умолчанию, когда схема задержки заканчивает работу.[00136] Aspect 21: A set of logic circuits according to any one of aspects 14-20, wherein the delay circuit, or each of them, is configured to terminate after a duration of time, the logic to return to a default voltage when the delay circuit terminates.

[00137] Аспект 22: комплект логических схем согласно аспекту 18 или 19, содержащий память, где хранится поисковая таблица или алгоритм для выбора или настройки схемы задержки.[00137] Aspect 22: A set of logic circuits according to aspect 18 or 19, containing a memory where a lookup table or algorithm is stored for selecting or adjusting a delay circuit.

[00138] Аспект 23: комплект логических схем согласно любому из аспектов 14-22, выполненный с возможностью генерации условия низкого напряжения на последовательной шине данных на основании периода времени без отслеживания длительности периода времени.[00138] Aspect 23: A set of logic circuits according to any one of aspects 14-22, configured to generate a low voltage condition on the serial data bus based on a period of time without tracking the duration of the period of time.

[00139] Аспект 24: комплект логических схем согласно любому из аспектов 14-23, в котором логика выполнена с возможностью генерации условия низкого напряжения на протяжении разных длительностей на основании соответствующих разных принятых периодов времени, длительность каждого из которых соответствует разному диапазону периодов времени.[00139] Aspect 24: A set of logic circuits according to any one of aspects 14-23, wherein the logic is configured to generate a low voltage condition for different durations based on respective different received time periods, the duration of each corresponding to a different range of time periods.

[00140] Аспект 25: комплект логических схем согласно любому из аспектов 14-24, выполненный с возможностью отслеживания длительности периода времени.[00140] Aspect 25: A set of logic circuits according to any one of aspects 14-24, configured to track the duration of a period of time.

[00141] Аспект 26: комплект логических схем согласно любому из аспектов 14-25, дополнительно содержащий таймер.[00141] Aspect 26: A set of logic circuits according to any one of aspects 14-25, further comprising a timer.

[00142] Аспект 27: комплект логических схем согласно аспекту 26, в котором логика служит для отслеживания длительности периода времени с использованием таймера.[00142] Aspect 27: A set of logic circuits according to aspect 26, in which the logic is used to track the duration of a period of time using a timer.

[00143] Аспект 28: комплект логических схем согласно любому из аспектов 14-27, в котором логика служит для удаления условия низкого напряжения на последовательной шине данных в конце периода времени.[00143] Aspect 28: A set of logic circuits according to any one of aspects 14-27, in which the logic serves to remove a low voltage condition on the serial data bus at the end of a period of time.

[00144] Аспект 29: комплект логических схем согласно любому из аспектов 14-28, в котором логика выполнена с возможностью, за пределами периода времени, предписывать последовательной шине данных предполагать другое, высокое и/или по умолчанию, состояние или условие напряжения.[00144] Aspect 29: A set of logic circuits according to any one of aspects 14-28, wherein the logic is configured to cause the serial data bus to assume a different, high and/or default, voltage state or condition outside of a time period.

[00145] Аспект 30: комплект логических схем согласно любому из аспектов 14-29, в котором первая команда содержит логической адрес и заканчивается условием остановки, и логика генерирует условие низкого напряжения при приеме условия остановки.[00145] Aspect 30: A set of logic circuits according to any one of aspects 14-29, wherein the first instruction contains a logical address and ends with a stop condition, and the logic generates a low voltage condition upon receiving the stop condition.

[00146] Аспект 31: комплект логических схем согласно любому из аспектов 14-30, в котором логика служит для генерации условия низкого напряжения без ссылки на тактовый сигнал последовательной шины данных.[00146] Aspect 31: A set of logic circuits according to any one of aspects 14-30, wherein the logic is used to generate a low voltage condition without reference to a serial data bus clock signal.

[00147] Аспект 32: комплект логических схем согласно любому из аспектов 14-31, в котором логика служит для генерации условия низкого напряжения на последовательной шине данных в течение, по существу, длительности периода времени.[00147] Aspect 32: A set of logic circuits according to any one of aspects 14-31, in which the logic is used to generate a low voltage condition on the serial data bus for a substantially long period of time.

[00148] Аспект 33: комплект логических схем согласно любому из аспектов 14-32, дополнительно содержащий память, где, в ответ на вторую команду вне упомянутой длительности, логика должна записывать данные, принятые через интерфейс последовательной шины данных, в память.[00148] Aspect 33: A set of logic circuits according to any one of aspects 14-32, further comprising a memory where, in response to a second command outside of said duration, the logic is to write the data received via the serial data bus interface to the memory.

[00149] Аспект 34: комплект логических схем согласно любому из аспектов 14-33, дополнительно содержащий память, где, в ответ на запрос считывания или записи вне упомянутой длительности, логика должна считывать данные из памяти или записывать данные в память и передавать сигнал данных через интерфейс последовательной шины данных.[00149] Aspect 34: A set of logic circuits according to any one of aspects 14-33, further comprising a memory where, in response to a read or write request outside of said duration, the logic is to read data from the memory or write data to the memory and transmit a data signal through serial data bus interface.

[00150] Аспект 35: комплект логических схем согласно любому из аспектов 14-34, в котором интерфейс последовательной шины данных является интерфейсом шины данных I2C.[00150] Aspect 35: A set of logic circuits according to any one of aspects 14-34, wherein the serial data bus interface is an I2C data bus interface.

[00151] Аспект 36: комплект логических схем согласно любому из аспектов 14-35, выполненный с возможностью принимать другую команду, указывающую другой период времени и ассоциированную со вторичной функцией, и, по получении этой команды, запитывать или задействовать пятую контактную площадку или линию, отдельную от линий питания, земли, тактового сигнала и данных интерфейса печатающего устройства, на протяжении длительности на основании указанного другого периода времени.[00151] Aspect 36: A set of logic circuits according to any one of aspects 14-35, configured to receive another command indicating a different time period and associated with a secondary function, and, upon receipt of this command, energize or operate a fifth pad or line, separate from the power, ground, clock, and printer interface data lines for a duration based on a specified different time period.

[00152] Аспект 37: комплект логических схем согласно любому из аспектов 14-36, выполненный с возможностью осуществлять связь через более чем один адрес I2C по одному и тому же шинному интерфейсу I2C; принимать другую команду через адрес по умолчанию, причем другая команда отличается от первой команды и указывает другой период времени; и, отвечать на последующие команды, направленные на вторичный адрес I2C, отличный от адреса по умолчанию на протяжении длительности на основании другого периода времени.[00152] Aspect 37: A set of logic circuits according to any one of aspects 14-36, configured to communicate via more than one I2C address on the same I2C bus interface; receive another command via the default address, wherein the other command is different from the first command and indicates a different time period; and, respond to subsequent commands directed to a secondary I2C address other than the default address for a duration based on a different time period.

[00153] Аспект 38: комплект логических схем согласно аспекту 37, в котором комплект логических схем не отвечает со своего адреса по умолчанию на протяжении длительности на основании другого периода времени.[00153] Aspect 38: A logic bank according to Aspect 37, wherein the logic bank does not respond from its default address for a duration based on a different time period.

[00154] Аспект 39: комплект логических схем согласно аспекту 37 или 38, в котором комплект логических схем выполнен с возможностью, в ответ на последующую команду, направленную на вторичный адрес и указывающую новый вторичный адрес, который снова отличается от предыдущих адресов, использовать новый вторичный адрес, на протяжении остатка длительности на основании другого периода времени.[00154] Aspect 39: A set of logic circuits according to aspect 37 or 38, in which the set of logic circuits is configured, in response to a subsequent command directed to a secondary address and indicating a new secondary address that is again different from the previous addresses, to use a new secondary address, for the remainder of the duration based on another time period.

[00155] Аспект 40: комплект логических схем согласно аспекту 37 или 38, в котором логика выполнена с возможностью отслеживания или настройки длительности на основании периода времени, указанного в другой команде с использованием по меньшей мере одного из схемы задержки и таймера.[00155] Aspect 40: A set of logic circuits according to aspect 37 or 38, in which the logic is configured to track or adjust the duration based on a period of time specified in another instruction using at least one of a delay circuit and a timer.

[00156] Аспект 41: сменный картридж устройства печати для подключения к устройству печати, содержащий резервуар, содержащий материал печати, и комплект логических схем согласно любому из аспектов 14-40.[00156] Aspect 41: A replaceable print device cartridge for connection to a print device, comprising a reservoir containing print material and a set of logic circuits according to any one of aspects 14-40.

Claims (57)

1. Способ работы логической схемы, содержащий этапы, на которых1. The method of operation of the logic circuit, containing the steps in which в ответ на первую команду, отправленную на адрес логической схемы, ассоциированной со сменным компонентом печатающего устройства через последовательную шину данных, причем первая команда указывает первый период времени, генерируют упомянутой логической схемой условие низкого напряжения на последовательной шине данных в течение первой длительности на основании первого периода времени; иin response to a first command sent to the address of a logic circuit associated with a printer replaceable component via a serial data bus, the first command indicating a first period of time, the logic circuit generates a low voltage condition on the serial data bus for a first duration based on the first period time; and в ответ на другую первую команду, отправленную на тот же адрес той же логической схемы через последовательную шину данных в другой момент времени, причем эта другая первая команда указывает второй период времени, отличный от первого периода времени, генерируют упомянутой логической схемой условие низкого напряжения на последовательной шине данных в течение, соответственно, отличной длительности на основании второго периода времени.in response to another first command sent to the same address of the same logic circuit via the serial data bus at a different point in time, this other first command indicating a second time period different from the first time period, generate by said logic circuit a low voltage condition on the serial the data bus for a correspondingly different duration based on the second time period. 2. Способ по предыдущему пункту, дополнительно содержащий удаление условия низкого напряжения, так что последовательная шина данных предполагает другое, высокое и/или по умолчанию, состояние или условие напряжения, по истечении упомянутого периода времени.2. The method of the previous claim further comprising removing the low voltage condition such that the serial data bus assumes a different high and/or default voltage state or condition after said period of time has elapsed. 3. Способ по предыдущему пункту, дополнительно содержащий этап, на котором задействуют схему задержки, выполненную с возможностью поддержания условия низкого напряжения в течение разных периодов времени на основании принятого периода времени.3. The method of the preceding claim, further comprising operating a delay circuit configured to maintain the low voltage condition for different time periods based on the received time period. 4. Способ по п. 2 или 3, содержащий этап, на котором генерируют и удаляют условие низкого напряжения без отслеживания длительности периода времени.4. The method of claim 2 or 3, comprising generating and removing a low voltage condition without tracking the length of the time period. 5. Способ по любому из пп. 2-4, содержащий этап, на котором используют таймер для поддержания условия низкого напряжения.5. The method according to any one of paragraphs. 2-4, comprising a step in which a timer is used to maintain a low voltage condition. 6. Способ по любому из пп. 2-5, содержащий этап, на котором генерируют условие низкого напряжения на последовательной шине данных в течение, по существу, длительности периода времени, указанной в соответствующей одной из упомянутых команд.6. The method according to any one of paragraphs. 2-5, comprising the step of generating a low voltage condition on the serial data bus for essentially the duration of the time period specified in the corresponding one of the mentioned commands. 7. Способ по любому из предыдущих пунктов, кроме п. 4, содержащий отслеживание условия низкого напряжения.7. A method according to any one of the preceding claims, except for claim 4, comprising monitoring a low voltage condition. 8. Способ по любому из предыдущих пунктов, содержащий генерирование условия низкого напряжения на последовательной линии данных последовательной шины данных.8. A method according to any one of the preceding claims, comprising generating a low voltage condition on a serial data line of a serial data bus. 9. Способ по любому из предыдущих пунктов, в котором длительность условия низкого напряжения содержит по меньшей мере один период дискретизации, причем дискретизация осуществляется схемой обработки устройства печати в течение периода дискретизации.9. A method according to any one of the preceding claims, wherein the duration of the low voltage condition comprises at least one sampling period, wherein the sampling is performed by the processing circuit of the printing apparatus during the sampling period. 10. Способ по любому из предыдущих пунктов, в котором генерирование условия низкого напряжения совпадает с состоянием, в котором на последовательной шине данных не существует тактового сигнала.10. The method of any one of the preceding claims, wherein the generation of the low voltage condition coincides with a state in which no clock signal exists on the serial data bus. 11. Способ по любому из предыдущих пунктов, в котором первая команда содержит поле идентификации, указывающее команду записи и указание условия остановки,11. The method according to any one of the preceding claims, wherein the first command comprises an identification field indicating a write command and indicating a stop condition, причем способ дополнительно содержит генерирование упомянутой логической схемой условия низкого напряжения на последовательной шине данных после приема указания условия остановки.the method further comprising: generating, by said logic, a low voltage condition on the serial data bus after receiving the stop condition indication. 12. Способ по п. 11, дополнительно содержащий этап, на котором по истечении длительности в ответ на команду считывания/записи осуществляют упомянутой логической схемой операцию считывания/записи.12. The method of claim 11, further comprising the step of performing a read/write operation by said logic in response to the read/write command after the duration has elapsed. 13. Способ по любому из предыдущих пунктов, в котором значение напряжения условия низкого напряжения указывает позицию сменного компонента устройства печати в устройстве печати.13. The method of any one of the preceding claims, wherein the low voltage condition voltage value indicates the position of the replaceable print device component in the print device. 14. Комплект логических схем для ассоциирования со сменным компонентом устройства печати, содержащий:14. A set of logic circuits for association with a replaceable component of a printing device, containing: логику и интерфейс последовательной шины данных,logic and serial data bus interface, причем интерфейс последовательной шины данных служит для сопряжения с последовательной шиной данных устройства печати, иmoreover, the serial data bus interface serves to interface with the serial data bus of the printing device, and причем логика служит, в ответ на первую команду, отправленную на комплект логических схем через последовательную шину данных, подключенную к интерфейсу последовательной шины данных, причем первая команда включает в себя период времени, для генерации условия низкого напряжения на последовательной шине данных на протяжении длительности на основании упомянутого периода времени, и по истечении длительности для возвращения к условию напряжения по умолчанию на последовательной шине данных.wherein the logic serves, in response to a first command sent to the logic bank via a serial data bus connected to the serial data bus interface, the first command including a period of time, to generate a low voltage condition on the serial data bus for a duration based on said period of time, and after the duration has elapsed to return to the default voltage condition on the serial data bus. 15. Комплект логических схем по п. 14, в котором логика выполнена с возможностью генерации условия низкого напряжения на протяжении разных длительностей на основании соответствующих разных принятых периодов времени.15. The set of logic circuits of claim 14, wherein the logic is configured to generate a low voltage condition for different durations based on respective different received time periods. 16. Комплект логических схем по п. 14 или 15, в котором логика предназначена, в ответ на другую первую команду, отправленную на комплект логических схем через последовательную шину данных, подключенную к интерфейсу последовательной шины данных, причем другая первая команда включает в себя второй период времени, отличный от первого периода времени, для генерации условия низкого напряжения на последовательной шине данных на протяжении второй длительности на основании второго периода времени, причем вторая длительность отличается от первой длительности, и по истечении второй длительности для возвращения к напряжению по умолчанию на последовательной шине данных.16. A set of logic circuits according to claim 14 or 15, in which the logic is intended, in response to another first command sent to the set of logic circuits via a serial data bus connected to the serial data bus interface, and the other first command includes a second period time period other than the first time period to generate a low voltage condition on the serial data bus for a second duration based on the second time period, the second duration being different from the first duration, and after the expiration of the second duration to return to the default voltage on the serial data bus . 17. Комплект логических схем по любому из пп. 14-16, содержащий переключатель для возврата к напряжению по умолчанию по истечении продолжительности времени на основании принятого периода времени.17. A set of logic circuits according to any one of paragraphs. 14-16, comprising a switch for returning to the default voltage after a time duration has elapsed based on the received time period. 18. Комплект логических схем по любому из пп. 14-17, в котором логика выполнена с возможностью, при условии низкого напряжения, не отвечать на команды.18. A set of logic circuits according to any one of paragraphs. 14-17, in which the logic is configured, under a low voltage condition, not to respond to commands. 19. Комплект логических схем по любому из пп. 14-18,19. A set of logic circuits according to any one of paragraphs. 14-18, в котором логика содержит множество схем задержки для генерации условия низкого напряжения на последовательной шине данных,in which the logic contains a plurality of delay circuits to generate a low voltage condition on the serial data bus, причем каждая схема задержки ассоциирована с характерной длительностью, так что разные схемы задержки из множества схем задержки ассоциированы с разными длительностями, причемwherein each delay scheme is associated with a characteristic duration such that different delay schemes from a plurality of delay schemes are associated with different durations, wherein логика служит для выбора схемы задержки на основании принятого периода времени.the logic serves to select a delay scheme based on the received time period. 20. Комплект логических схем по любому из пп. 14-19, в котором логика содержит настраиваемую схему задержки для20. A set of logic circuits according to any one of paragraphs. 14-19, in which the logic contains an adjustable delay circuit for генерации условия низкого напряжения на последовательной шине данных на протяжении переменной длительности иgenerating a low voltage condition on the serial data bus for a variable duration, and настройки длительности на основании принятого периода времени.duration settings based on the received time period. 21. Комплект логических схем по любому из пп. 14-20, в котором схема задержки или каждая схема задержки выполнена с возможностью заканчивать работу по истечении продолжительности времени, причем логика должна возвращаться к напряжению по умолчанию, когда схема задержки заканчивает работу.21. A set of logic circuits according to any one of paragraphs. 14-20, wherein the delay circuit, or each delay circuit, is configured to terminate after a duration of time has elapsed, the logic to return to a default voltage when the delay circuit terminates. 22. Комплект логических схем по п. 18 или 19, содержащий память, где хранится поисковая таблица или алгоритм для выбора или настройки схемы задержки.22. A set of logic circuits according to claim 18 or 19, containing a memory where a lookup table or algorithm is stored for selecting or setting a delay circuit. 23. Комплект логических схем по любому из пп. 14-22, выполненный с возможностью генерации условия низкого напряжения на последовательной шине данных на основании периода времени без отслеживания длительности периода времени.23. A set of logic circuits according to any one of paragraphs. 14-22 configured to generate a low voltage condition on the serial data bus based on a period of time without tracking the length of the period of time. 24. Комплект логических схем по любому из пп. 14-23, в котором логика выполнена с возможностью генерации условия низкого напряжения на протяжении разных длительностей на основании соответствующих разных принятых периодов времени, длительность каждого из которых соответствует разному диапазону периодов времени.24. A set of logic circuits according to any one of paragraphs. 14-23, wherein the logic is configured to generate a low voltage condition for different durations based on respective different received time periods, the duration of each corresponding to a different range of time periods. 25. Комплект логических схем по любому из пп. 14-24, выполненный с возможностью отслеживания длительности периода времени.25. A set of logic circuits according to any one of paragraphs. 14-24 configured to track the duration of a period of time. 26. Комплект логических схем по любому из пп. 14-25, дополнительно содержащий таймер.26. A set of logic circuits according to any one of paragraphs. 14-25, further comprising a timer. 27. Комплект логических схем по п. 26, в котором логика служит для отслеживания длительности периода времени с использованием таймера.27. A set of logic circuits according to claim 26, in which the logic is used to track the duration of a period of time using a timer. 28. Комплект логических схем по любому из пп. 14-27, в котором логика служит для удаления условия низкого напряжения на последовательной шине данных в конце периода времени.28. A set of logic circuits according to any one of paragraphs. 14-27, in which the logic serves to remove the low voltage condition on the serial data bus at the end of the time period. 29. Комплект логических схем по любому из пп. 14-28, в котором логика выполнена с возможностью, за пределами периода времени, предписывать последовательной шине данных предполагать другое, высокое и/или по умолчанию, состояние или условие напряжения.29. A set of logic circuits according to any one of paragraphs. 14-28, wherein the logic is configured, outside of the time period, to cause the serial data bus to assume a different, high and/or default, voltage state or condition. 30. Комплект логических схем по любому из пп. 14-29, в котором первая команда содержит логической адрес и заканчивается условием остановки, и логика генерирует условие низкого напряжения при приеме условия остановки.30. A set of logic circuits according to any one of paragraphs. 14-29, in which the first instruction contains a logical address and ends with a stop condition, and the logic generates a low voltage condition when the stop condition is received. 31. Комплект логических схем по любому из пп. 14-30, в котором логика служит для генерации условия низкого напряжения без ссылки на тактовый сигнал последовательной шины данных.31. A set of logic circuits according to any one of paragraphs. 14-30, in which the logic is used to generate a low voltage condition without reference to a serial data bus clock signal. 32. Комплект логических схем по любому из пп. 14-31, в котором логика служит для генерации условия низкого напряжения на последовательной шине данных в течение, по существу, длительности периода времени.32. A set of logic circuits according to any one of paragraphs. 14-31, in which the logic serves to generate a low voltage condition on the serial data bus for a substantially long period of time. 33. Комплект логических схем по любому из пп. 14-32, дополнительно содержащий память, где в ответ на вторую команду вне упомянутой длительности, логика должна записывать данные, принятые через интерфейс последовательной шины данных, в память.33. A set of logic circuits according to any one of paragraphs. 14-32, further comprising a memory where, in response to a second command outside of said duration, the logic is to write the data received via the serial data bus interface to the memory. 34. Комплект логических схем по любому из пп. 14-33, дополнительно содержащий память, где в ответ на запрос считывания или записи вне упомянутой длительности, логика должна считывать данные из памяти или записывать данные в память и передавать сигнал данных через интерфейс последовательной шины данных.34. A set of logic circuits according to any one of paragraphs. 14-33, further comprising a memory, where in response to a read or write request outside the mentioned duration, the logic should read data from the memory or write data to the memory and transmit the data signal through the serial data bus interface. 35. Комплект логических схем по п. 34, в котором интерфейс последовательной шины данных является интерфейсом шины данных I2C.35. The set of logic circuits of claim 34, wherein the serial data bus interface is an I2C data bus interface. 36. Комплект логических схем по любому из пп. 14-35, выполненный с возможностью принимать другую команду, указывающую другой период времени и ассоциированную со вторичной функцией, и при приеме этой команды запитывать или задействовать пятую контактную площадку или линию, отдельную от линий питания, земли, тактового сигнала и данных интерфейса печатающего устройства, на протяжении длительности на основании указанного другого периода времени.36. A set of logic circuits according to any one of paragraphs. 14-35, configured to receive another command indicating a different time period and associated with a secondary function, and upon receipt of this command, energize or enable a fifth pad or line separate from the power, ground, clock, and printer interface data lines, over a duration based on a specified different time period. 37. Комплект логических схем по любому из пп. 14-36, выполненный с возможностью 37. A set of logic circuits according to any one of paragraphs. 14-36, made with the possibility осуществлять связь через более чем один адрес I2C по одному и тому же шинному интерфейсу I2C;communicate via more than one I2C address on the same I2C bus interface; принимать другую команду через адрес по умолчанию, причем другая команда отличается от первой команды и указывает другой период времени; иreceive another command via the default address, wherein the other command is different from the first command and indicates a different time period; and отвечать на последующие команды, направленные на вторичный адрес I2C на протяжении длительности на основании другого периода времени.respond to subsequent commands directed to the secondary I2C address for a duration based on a different time period. 38. Комплект логических схем по п. 37, в котором комплект логических схем не отвечает со своего адреса по умолчанию на протяжении длительности на основании другого периода времени.38. The logic suite of claim 37, wherein the logic suite does not respond from its default address for a duration based on a different time period. 39. Комплект логических схем по п. 37 или 38, в котором комплект логических схем выполнен с возможностью, в ответ на последующую команду, направленную на вторичный адрес и указывающую новый вторичный адрес, который снова отличается от предыдущих адресов, использовать новый вторичный адрес, на протяжении остатка длительности на основании другого периода времени.39. The set of logic circuits according to claim 37 or 38, in which the set of logic circuits is configured, in response to a subsequent command directed to a secondary address and indicating a new secondary address, which again differs from the previous addresses, to use a new secondary address, on the remainder of the duration based on another time period. 40. Комплект логических схем по п. 37 или 38, в котором логика выполнена с возможностью отслеживания или настройки длительности на основании периода времени, указанного в другой команде с использованием по меньшей мере одного из схемы задержки и таймера.40. A set of logic circuits according to claim 37 or 38, in which the logic is configured to track or adjust the duration based on the period of time specified in another command using at least one of the delay circuit and the timer. 41. Сменный картридж устройства печати для подключения к устройству печати, содержащий41. Replaceable cartridge of the printing device for connection to the printing device, containing резервуар, содержащий материал печати, иa reservoir containing print media, and комплект логических схем по любому из пп. 14-40.a set of logic circuits according to any one of paragraphs. 14-40.
RU2021115608A 2018-12-03 2019-02-11 Logic circuit RU2779569C1 (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
USPCT/US2018/063633 2018-12-03

Publications (1)

Publication Number Publication Date
RU2779569C1 true RU2779569C1 (en) 2022-09-09

Family

ID=

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030202024A1 (en) * 2002-04-30 2003-10-30 Corrigan George H. Self-calibration of power delivery control to firing resistors
US20110029705A1 (en) * 2008-05-21 2011-02-03 Duane Martin Evans Multi-drop serial bus with location detection and method
US8386657B2 (en) * 2009-05-28 2013-02-26 Lexmark International, Inc. Dynamic address change for slave devices on a shared bus
US20140211241A1 (en) * 2011-09-30 2014-07-31 Huston W. Rice Authentication systems and methods
US20140337553A1 (en) * 2013-05-08 2014-11-13 Nxp B.V. Method and system for interrupt signaling in an inter-integrated circuit (i2c) bus system
WO2015016860A1 (en) * 2013-07-31 2015-02-05 Hewlett-Packard Development Company, L.P. Printer cartridge and memory device containing a compressed color table
WO2016028272A1 (en) * 2014-08-19 2016-02-25 Hewlett-Packard Development Company, L.P. Transform map at printer cartridge
US9561662B2 (en) * 2013-08-30 2017-02-07 Hewlett-Packard Development Company, L.P. Supply authentication via timing challenge response
US9582443B1 (en) * 2010-02-12 2017-02-28 Marvell International Ltd. Serial control channel processor for executing time-based instructions
US9619663B2 (en) * 2008-05-29 2017-04-11 Hewlett-Packard Development Company, L.P. Authenticating a replaceable printer component
WO2018009235A1 (en) * 2016-07-08 2018-01-11 Hewlett-Packard Development Company, L.P. Color table compression

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030202024A1 (en) * 2002-04-30 2003-10-30 Corrigan George H. Self-calibration of power delivery control to firing resistors
US20110029705A1 (en) * 2008-05-21 2011-02-03 Duane Martin Evans Multi-drop serial bus with location detection and method
US9619663B2 (en) * 2008-05-29 2017-04-11 Hewlett-Packard Development Company, L.P. Authenticating a replaceable printer component
US8386657B2 (en) * 2009-05-28 2013-02-26 Lexmark International, Inc. Dynamic address change for slave devices on a shared bus
US9582443B1 (en) * 2010-02-12 2017-02-28 Marvell International Ltd. Serial control channel processor for executing time-based instructions
US20140211241A1 (en) * 2011-09-30 2014-07-31 Huston W. Rice Authentication systems and methods
US20140337553A1 (en) * 2013-05-08 2014-11-13 Nxp B.V. Method and system for interrupt signaling in an inter-integrated circuit (i2c) bus system
WO2015016860A1 (en) * 2013-07-31 2015-02-05 Hewlett-Packard Development Company, L.P. Printer cartridge and memory device containing a compressed color table
US9561662B2 (en) * 2013-08-30 2017-02-07 Hewlett-Packard Development Company, L.P. Supply authentication via timing challenge response
WO2016028272A1 (en) * 2014-08-19 2016-02-25 Hewlett-Packard Development Company, L.P. Transform map at printer cartridge
WO2018009235A1 (en) * 2016-07-08 2018-01-11 Hewlett-Packard Development Company, L.P. Color table compression

Similar Documents

Publication Publication Date Title
CN111880388B (en) Method and logic circuit package associated with replaceable component and replaceable cartridge
RU2779569C1 (en) Logic circuit
RU2774795C1 (en) Logic circuit