RU2746958C1 - Устройство задержки сигналов пуска - Google Patents

Устройство задержки сигналов пуска Download PDF

Info

Publication number
RU2746958C1
RU2746958C1 RU2020131130A RU2020131130A RU2746958C1 RU 2746958 C1 RU2746958 C1 RU 2746958C1 RU 2020131130 A RU2020131130 A RU 2020131130A RU 2020131130 A RU2020131130 A RU 2020131130A RU 2746958 C1 RU2746958 C1 RU 2746958C1
Authority
RU
Russia
Prior art keywords
unit
inputs
signal
output
outputs
Prior art date
Application number
RU2020131130A
Other languages
English (en)
Inventor
Владимир Иванович Стигунов
Максим Вячеславович Панькин
Владимир Владимирович Поляков
Original Assignee
Российская Федерация, от имени которой выступает Государственная корпорация по атомной энергии "Росатом" (Госкорпорация "Росатом")
Федеральное государственное унитарное предприятие "Российский Федеральный ядерный центр - Всероссийский научно-исследовательский институт экспериментальной физики" (ФГУП "РФЯЦ-ВНИИЭФ")
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Российская Федерация, от имени которой выступает Государственная корпорация по атомной энергии "Росатом" (Госкорпорация "Росатом"), Федеральное государственное унитарное предприятие "Российский Федеральный ядерный центр - Всероссийский научно-исследовательский институт экспериментальной физики" (ФГУП "РФЯЦ-ВНИИЭФ") filed Critical Российская Федерация, от имени которой выступает Государственная корпорация по атомной энергии "Росатом" (Госкорпорация "Росатом")
Priority to RU2020131130A priority Critical patent/RU2746958C1/ru
Application granted granted Critical
Publication of RU2746958C1 publication Critical patent/RU2746958C1/ru

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
    • H03K19/23Majority or minority circuits, i.e. giving output having the state of the majority or the minority of the inputs
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/13Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals
    • H03K5/135Arrangements having a single output and transforming input signals into pulses delivered at desired time intervals by the use of time reference signals, e.g. clock signals
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/153Arrangements in which a pulse is delivered at the instant when a predetermined characteristic of an input signal is present or at a fixed time interval after this instant

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Selective Calling Equipment (AREA)

Abstract

Изобретение относится к радиотехнике, а именно к управляемым устройствам задержки сигналов, и может быть использовано в различных системах автоматического управления технологическими процессами. Технический результат заключается в расширении функциональных возможностей и повышении надежности работы. Устройство задержки сигналов пуска состоит из блока формирования питания, блока включения и взведения, блока контроля закороток, блока дистанционного контроля, блока установки времени сигнала, блока индикации, трех блоков формирования сигналов, блока мажоритарной логики и двух блоков выдачи сигналов. Расширенные функциональные возможности обеспечиваются наличием трех, гальванически развязанных между собой, независимых каналов для формирования и двух каналов для выдачи сигналов управления, питание каждого из которых осуществляется от независимых источников питания постоянного тока; а также возможностью дистанционного контроля состояния временных устройств. Повышение надежности работы достигается за счет того, что переход от трех каналов в два осуществляется по мажоритарной схеме, устройство не допускает преждевременную выдачу сигналов при условии возникновения одной практически возможной неисправности в любом месте тракта формирования, гарантировано обеспечивается выдача сигналов хотя бы по одному выходному каналу. 1 ил.

Description

Изобретение относится к радиотехнике, а именно к управляемым устройствам задержки сигналов, и может быть использовано в различных системах автоматического управления технологическими процессами.
Известно управляемое устройство задержки (RU 2542576 приоритет от 26.03.2013, «Управляемое устройство задержки», авторы: Андреев В.М., Кравченко Е.Ю., Кулаков А.А., Дорух И.Г., МПК: Н03Н 7/30, опубл. 20.10.2014 Бюл. №29), содержащее первую линию управляемой задержки, сумматор, вычитающий счетчик импульсов, генератор импульсов эталонной частоты, пороговый элемент, элемент памяти, ограничитель и вторую линию управляемой задержки, высокочастотный вход устройства соединен с первым входом сумматора, вход импульса запуска устройства - со вторым входом сумматора и с входом записи вычитающего счетчика импульсов, счетный вход которого соединен с выходом генератора импульсов эталонной частоты, программный вход - с входом управления устройства, а выход - с сигнальным входом элемента памяти, сигнальный вход первой линии управляемой задержки соединен с выходом сумматора, управляющий вход - со старшими разрядами входа управления устройства, а выход - с входом ограничителя и входом порогового элемента, соединенного своим выходом с входом записи элемента памяти, сигнальный вход второй линии управляемой задержки соединен с выходом ограничителя, управляющий вход - с выходом элемента памяти, а выход является выходом устройства. Данное устройство выбрано в качестве наиболее близкого аналога.
Недостатками управляемого устройства задержки являются отсутствие возможности питания каждого из каналов от независимых источников, отсутствие возможности каждого канала формирования выдавать по каждому из двух каналов выдачи два сигнала, отсутствие индикации. Также в устройстве не предусмотрена защита от преждевременной выдачи в случае сбоя в работе формирователя временных задержек и гарантированность выдачи сигналов при неисправности одного любого элемента в любом месте электрического тракта. В устройстве отсутствует возможность осуществления дистанционного контроля состояния временных устройств, что значительно понижает надежность работы устройства.
Технической проблемой, на решение которой направлено изобретение, является создание устройства, которое обеспечивает формирование и выдачу двух сигналов управления по двум каналам для задействования различных устройств, в которых требуется длительная задержка первого сигнала (до 12 часов) с энергонезависимой отработкой и более короткой задержкой второго сигнала (до 99,9 с) относительно первого сигнала, Также в этом устройстве должны быть учтены дополнительные меры предохранения от сбоя в работе формирователя временных задержек и гарантирования выдачи, хотя бы по одному каналу, при неисправности любого одного элемента устройства.
Технический результат, на достижение которого направлено изобретение, заключается в расширении функциональных возможностей и повышение надежности работы.
Данный технический результат достигается тем, что в устройстве задержки сигналов пуска, содержащем первую и вторую линии задержки, новым является то, что дополнительно введены первый, второй и третий блоки формирования сигнала, первый, второй и третий блоки синхронизации, блок индикации, блок контроля закороток, блок формирования питания, блок мажоритарной логики, блок дистанционного контроля, первый и второй блоки выдачи сигналов, выходы которых являются первым и вторым выходами устройства задержки сигналов пуска и соединены соответственно с первым и вторым входами блока контроля закороток, при этом первая линия задержки выполнена в виде блока включения и взведения, группа входов которого является первой группой входов устройства задержки сигналов пуска, а вторая - в виде блока установки времени сигнала, группа входов которого является второй группой входов устройства задержки сигналов пуска, а первый, второй и третий выходы соединены соответственно с первыми входами первого, второго и третьего блоков формирования сигнала, вторые входы которых соединены соответственно с первым, вторым и третьим выходами блока формирования питания, группа входов которого является третьей группой входов устройства задержки сигналов пуска, третьи входы первого, второго и третьего блоков формирования сигнала соединены соответственно с первым, вторым и третьим выходами блока включения и взведения, четвертый выход которого соединен с входом блока дистанционного контроля, выход которого является третьим выходом устройства задержки сигналов пуска, пятый выход блока включения и взведения соединен с третьим входом блока контроля закороток, выход которого соединен с первым входом блока индикации, второй, третий и четвертые входы которого соединены соответственно с первыми выходами первого, второго и третьего блоков формирования сигнала, вторые выходы которых соединены соответственно с первым, вторым и третьим входами блока мажоритарной логики, первый и второй выходы которого соединены соответственно с входами первого и второго блоков выдачи сигналов, выходы первого, второго и третьего блоков синхронизации соединены соответственно с четвертыми входами первого, второго и третьего блоков формирования сигнала, первый и второй входы первого блока синхронизации соединены соответственно с третьими выходами второго и третьего блоков формирования сигнала, первый и второй входы второго блока синхронизации соединены соответственно с третьим выходом первого блока формирования сигнала и четвертым выходом третьего блока формирования сигнала, первый и второй входы третьего блока синхронизации соединены соответственно с четвертыми выходами первого и второго блоков формирования сигнала.
За счет того, что переход от трех каналов в два осуществляется по мажоритарной схеме и используются блоки синхронизации, устройство не допускает преждевременную выдачу сигналов при сбое в устройствах формирования линий задержек и гарантировано обеспечивает выдачу сигналов хотя бы по одному выходному каналу, при условии возникновения одной практически возможной неисправности в любом месте тракта, что повышает надежность работы устройства.
Расширение функциональных возможностей заключаются:
- в наличии трех, гальванически развязанных между собой, независимых каналов для формирования и двух каналов для выдачи сигналов управления;
- в возможности подачи питания для каждого из каналов от независимых источников питания постоянного тока;
- в возможности каждого из трех каналов формирования выдавать по каждому из двух каналов выдачи два сигнала управления;
- в возможности подключения закороток, определяющих режим работы устройства задержки сигналов пуска;
- в возможности осуществления дистанционного контроля состояния временных устройств.
На фигуре приведен вариант функциональной схемы устройства задержки сигналов пуска.
Устройство задержки сигналов пуска содержит блок 1 формирования питания, блок 2 включения и взведения (первая линия задержки), первый 3, второй 4 и третий 5 блоки формирования сигнала, блок 6 установки времени сигнала (вторая линия задержки), первый 7, второй 8 и третий 9 блоки синхронизации, блок 10 индикации, блок 11 контроля закороток, блок 12 мажоритарной логики, блок 13 дистанционного контроля, первый 14 и второй 15 блок выдачи сигналов.
Выходы первого 14 и второго 15 блоков выдачи сигналов являются первым и вторым выходами устройства задержки сигналов пуска и соединены соответственно с первым и вторым входами блока 11 контроля закороток. Группа входов блока 2 включения и взведения является первой группой входов устройства задержки сигналов пуска. Группа входов блока 6 установки времени сигнала является второй группой входов устройства задержки сигналов пуска, а первый, второй и третий выходы соединены соответственно с первыми входами первого 3, второго 4 и третьего 5 блоков формирования сигнала. Вторые входы первого 3, второго 4 и третьего 5 блоков формирования сигнала соединены соответственно с первым, вторым и третьим выходами блока 1 формирования питания, группа входов которого является третьей группой входов устройства задержки сигналов пуска. Третьи входы первого 3, второго 4 и третьего 5 блоков формирования сигнала соединены соответственно с первым, вторым и третьим выходами блока 2 включения и взведения, четвертый выход которого соединен с входом блока 13 дистанционного контроля, выход которого является третьим выходом устройства задержки сигналов пуска. Пятый выход блока 2 включения и взведения соединен с третьим входом блока 11 контроля закороток, выход которого соединен с первым входом блока 10 индикации. Второй, третий и четвертые входы блока 10 индикации соединены соответственно с первыми выходами первого 3, второго 4 и третьего 5 блоков формирования сигнала. Вторые выходы первого 3, второго 4 и третьего 5 блоков формирования сигнала соединены соответственно с первым, вторым и третьим входами блока 12 мажоритарной логики, первый и второй выходы которого соединены соответственно с входами первого 14 и второго 15 блоков выдачи сигналов. Выходы первого 3, второго 4 и третьего 5 блоков синхронизации соединены соответственно с четвертыми входами первого 7, второго 8 и третьего 9 блоков формирования сигнала. Первый и второй входы первого блока 7 синхронизации соединены соответственно с третьими выходами второго 4 и третьего 5 блоков формирования сигнала. Первый и второй входы второго блока 8 синхронизации соединены соответственно с третьим выходом первого блока 3 формирования сигнала и четвертым выходом третьего блока 4 формирования сигнала. Первый и второй входы третьего блока 9 синхронизации соединены соответственно с четвертыми выходами первого 3 и второго 4 блоков формирования сигнала.
Блок 2 включения и взведения может быть выполнен в виде трех механических реле времени (временные устройства) и используется для задания и отработки первой линии задержки.
Блок 6 установки времени сигнала может быть выполнен из трех электромеханических реле времени предназначенных для установки и отработки второй линии задержки.
Блок 1 формирования питания может быть выполнен из модулей вторичного электропитания (типа AC/DC или DC/DC) и предназначен для обеспечения электропитанием устройства.
Блоки 3, 4, 5 формирования сигналов, использующиеся для приема сигналов от первой и второй линий задержки и выдачи их на блок 12 мажоритарной логики, который преобразует эти сигналы от трех каналов формирования в два канала выдачи.
Блоки 7, 8, 9 синхронизации предназначены для синхронизации работы блоков 3, 4, 5 формирования сигналов.
Блок 11 контроля закороток используют для контроля закороток-технологических приспособлений, представляющих собой соединители с замкнутыми внутри контактами (на фигуре не показаны), определяющих режим работы устройства задержки сигналов пуска, предназначенных для проведения технологических операций и непосредственной выдачи выходных сигналов.
Блок 13 дистанционного контроля предназначен для выдачи сигналов о состоянии блока 2 включения и взведения.
Блоки 14, 15 выдачи сигналов предназначены для выдачи сигналов на объект управления (на фигуре не показан).
Блоки 3, 4, 5 формирования сигналов, блоки 7, 8, 9 синхронизации, блок 11 контроля закороток, блок 13 дистанционного контроля и блоки 14, 15 выдачи сигналов могут быть реализованы на релейной или интегральной логике.
Блок 10 индикации, позволяющий визуально контролировать работу устройства, может включать в себя различные устройства индикации, например индикаторы единичные с ограничивающими резисторами.
Устройство задержки сигналов пуска работает следующим образом.
Устройство задержки сигналов пуска формирует при помощи трех блоков 3, 4, 5 формирования сигналов для каждого из двух каналов выдачи, два сигнала - к примеру, первый сигнал с задержкой до 12 часов ± 15 мин. а второй сигнал с задержкой от 20 до 40 с (шаг 1 с) относительно первого сигнала и сброс управляющих сигналов происходит через 5 с после начала выдачи второго управляющего сигнала. Для включения и отработки времени первого сигнала предназначен блок 2 включения и взведения (первая линия задержки). Для установки и отработки второго сигнала служит блок 6 установки времени сигнала (вторая линия задержки).
После включения и отработки первой временной задержки блоком 2 включения и взведения происходит выдача напряжения от блока 1 формирования питания на блоки 3, 4, 5 формирования сигналов, где с помощью блоков 7, 8, 9 синхронизации и блока 12 мажоритарной логики формируется и выдается первый выходной управляющий сигнал по двум каналам и сигнал для запуска отработки второй временной задержки, с длительностью, установленной в блоке 6 установки времени сигнала. После отработки второй линии задержки блоки 3, 4, 5 формирования сигналов выдают сигнал на блок мажоритарной логики 12, где происходит его преобразование от трех каналов формирования к двум каналам выдачи. После этого сигнал поступает на блоки выдачи сигналов 14, 15 и далее на первый и второй выходы устройства задержки сигналов пуска ВЫХ1 и ВЫХ2 для выдачи второго выходного управляющего сигнала по двум каналам.
Блок 11 контроля закороток проверяет состояние временных устройств блока 2 включения и взведения и подключение закороток, которые определяют режим работы устройства задержки сигналов пуска. При этом блок 10 индикации отображает информацию, а блок 13 дистанционного контроля выдает сигнал о состоянии временных устройств блока 2 включения и взведения.
Принцип действия устройства задержки сигналов пуска основан на трехканальной работе блоков 3, 4, 5 формирования сигналов. Переход от трехканальной работы блоков формирования сигналов к двухканальной работе блоков 14, 15 выдачи сигналов осуществляется по мажоритарной схеме. Это позволяет выдавать сигналы при срабатывании двух каналов из трех, обеспечивая надежную работу по выдаче сигналов и решить задачу защиты от преждевременной выдачи сигналов пуска от одного канала. Кроме того, сигналы выдаются по двум каналам, что повышает надежность системы и обеспечивает выполнение команд при условии возникновения одного повреждения в любом месте электрического тракта.

Claims (1)

  1. Устройство задержки сигналов пуска, содержащее первую и вторую линии задержки, отличающееся тем, что дополнительно введены первый, второй и третий блоки формирования сигнала, первый, второй и третий блоки синхронизации, блок индикации, блок контроля закороток, блок формирования питания, блок мажоритарной логики, блок дистанционного контроля, первый и второй блоки выдачи сигналов, выходы которых являются первым и вторым выходами устройства задержки сигналов пуска и соединены соответственно с первым и вторым входами блока контроля закороток, при этом первая линия задержки выполнена в виде блока включения и взведения, группа входов которого является первой группой входов устройства задержки сигналов пуска, а вторая - в виде блока установки времени сигнала, группа входов которого является второй группой входов устройства задержки сигналов пуска, первый, второй и третий выходы блока установки времени сигнала соединены с первыми соответствующими входами первого, второго и третьего блоков формирования сигнала, вторые входы которых соединены соответственно с первым, вторым и третьим выходами блока формирования питания, группа входов которого является третьей группой входов устройства задержки сигналов пуска, а третьи входы первого, второго и третьего блоков формирования сигнала соединены соответственно с первым, вторым и третьим выходами блока включения и взведения, четвертый выход которого соединен с входом блока дистанционного контроля, выход которого является третьим выходом устройства задержки сигналов пуска, пятый выход блока включения и взведения соединен с третьим входом блока контроля закороток, выход которого соединен с первым входом блока индикации, второй, третий и четвертые входы которого соединены соответственно с первыми выходами первого, второго и третьего блоков формирования сигнала, вторые выходы которых соединены соответственно с первым, вторым и третьим входами блока мажоритарной логики, первый и второй выходы которого соединены соответственно с входами первого и второго блоков выдачи сигналов, выходы первого, второго и третьего блоков синхронизации соединены соответственно с четвертыми входами первого, второго и третьего блоков формирования сигнала, а первый и второй входы первого блока синхронизации соединены соответственно с третьими выходами второго и третьего блоков формирования сигнала, первый и второй входы второго блока синхронизации соединены соответственно с третьим выходом первого блока формирования сигнала и четвертым выходом третьего блока формирования сигнала, первый и второй входы третьего блока синхронизации соединены соответственно с четвертыми выходами первого и второго блоков формирования сигнала.
RU2020131130A 2020-09-22 2020-09-22 Устройство задержки сигналов пуска RU2746958C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2020131130A RU2746958C1 (ru) 2020-09-22 2020-09-22 Устройство задержки сигналов пуска

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2020131130A RU2746958C1 (ru) 2020-09-22 2020-09-22 Устройство задержки сигналов пуска

Publications (1)

Publication Number Publication Date
RU2746958C1 true RU2746958C1 (ru) 2021-04-22

Family

ID=75584846

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2020131130A RU2746958C1 (ru) 2020-09-22 2020-09-22 Устройство задержки сигналов пуска

Country Status (1)

Country Link
RU (1) RU2746958C1 (ru)

Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU1092512A1 (ru) * 1983-02-22 1984-05-15 Предприятие П/Я М-5912 Устройство дл мажоритарного выбора сигналов
SU1348985A1 (ru) * 1985-04-08 1987-10-30 Предприятие П/Я Р-6707 Многоканальный программируемый генератор импульсов
SU1529206A1 (ru) * 1988-04-18 1989-12-15 Предприятие П/Я В-2887 Устройство дл синхронизации каналов
US5159205A (en) * 1990-10-24 1992-10-27 Burr-Brown Corporation Timing generator circuit including adjustable tapped delay line within phase lock loop to control timing of signals in the tapped delay line
SU1630589A1 (ru) * 1989-05-31 1994-10-15 В.И. Линючев Устройство задержки
SU1795864A1 (ru) * 1990-12-10 1996-06-20 Научно-исследовательский институт импульсной техники Устройство для мажоритарного выбора асинхронных сигналов
US6496048B1 (en) * 2000-07-20 2002-12-17 Silicon Graphics, Inc. System and method for accurate adjustment of discrete integrated circuit delay lines
WO2008061052A2 (en) * 2006-11-15 2008-05-22 Qualcomm Incorporated Delay line calibration
RU2542576C1 (ru) * 2013-07-18 2015-02-20 Открытое акционерное общество "Таганрогский научно-исследовательский институт связи (ОАО "ТНИИС") Управляемое устройство задержки
RU189548U1 (ru) * 2019-04-17 2019-05-28 Федеральное Государственное Унитарное Предприятие "Всероссийский Научно-Исследовательский Институт Автоматики Им.Н.Л.Духова" (Фгуп "Внииа") Устройство задержанного пуска
RU189547U1 (ru) * 2019-04-17 2019-05-28 Федеральное Государственное Унитарное Предприятие "Всероссийский Научно-Исследовательский Институт Автоматики Им.Н.Л.Духова" (Фгуп "Внииа") Устройство задержанного пуска
RU191275U1 (ru) * 2019-04-17 2019-07-31 Федеральное Государственное Унитарное Предприятие "Всероссийский Научно-Исследовательский Институт Автоматики Им.Н.Л.Духова" (Фгуп "Внииа") Устройство задержанного пуска

Patent Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU1092512A1 (ru) * 1983-02-22 1984-05-15 Предприятие П/Я М-5912 Устройство дл мажоритарного выбора сигналов
SU1348985A1 (ru) * 1985-04-08 1987-10-30 Предприятие П/Я Р-6707 Многоканальный программируемый генератор импульсов
SU1529206A1 (ru) * 1988-04-18 1989-12-15 Предприятие П/Я В-2887 Устройство дл синхронизации каналов
SU1630589A1 (ru) * 1989-05-31 1994-10-15 В.И. Линючев Устройство задержки
US5159205A (en) * 1990-10-24 1992-10-27 Burr-Brown Corporation Timing generator circuit including adjustable tapped delay line within phase lock loop to control timing of signals in the tapped delay line
SU1795864A1 (ru) * 1990-12-10 1996-06-20 Научно-исследовательский институт импульсной техники Устройство для мажоритарного выбора асинхронных сигналов
US6496048B1 (en) * 2000-07-20 2002-12-17 Silicon Graphics, Inc. System and method for accurate adjustment of discrete integrated circuit delay lines
WO2008061052A2 (en) * 2006-11-15 2008-05-22 Qualcomm Incorporated Delay line calibration
RU2542576C1 (ru) * 2013-07-18 2015-02-20 Открытое акционерное общество "Таганрогский научно-исследовательский институт связи (ОАО "ТНИИС") Управляемое устройство задержки
RU189548U1 (ru) * 2019-04-17 2019-05-28 Федеральное Государственное Унитарное Предприятие "Всероссийский Научно-Исследовательский Институт Автоматики Им.Н.Л.Духова" (Фгуп "Внииа") Устройство задержанного пуска
RU189547U1 (ru) * 2019-04-17 2019-05-28 Федеральное Государственное Унитарное Предприятие "Всероссийский Научно-Исследовательский Институт Автоматики Им.Н.Л.Духова" (Фгуп "Внииа") Устройство задержанного пуска
RU191275U1 (ru) * 2019-04-17 2019-07-31 Федеральное Государственное Унитарное Предприятие "Всероссийский Научно-Исследовательский Институт Автоматики Им.Н.Л.Духова" (Фгуп "Внииа") Устройство задержанного пуска

Similar Documents

Publication Publication Date Title
CN109075600A (zh) 车辆用电源装置
RU2746958C1 (ru) Устройство задержки сигналов пуска
EP1589628B1 (en) Electronic protection devices for automatic circuit-breakers
US10771054B2 (en) Control circuit for solid state power controller
US10686312B2 (en) Monitoring unit for monitoring a circuit breaker comprising an electrical power supply management system and circuit breaker comprising such a unit
RU2342755C1 (ru) Устройство защиты от потери питания
CN109672328B (zh) 一种变流器控制单元保护装置及方法
SA522431771B1 (ar) نظام وطريقة لإدارة تيار دائرة جهاز إشعار
CN110362008B (zh) 一种高电压供电设备电源上电时序控制电路
CN103928982A (zh) 电源无扰动切换系统及其控制方法
CN207557864U (zh) 一种系统异常处理装置
CN116317083A (zh) 一种供电安全回路和半导体工艺设备
CN105320028A (zh) 负载控制备用信号生成电路
CN102385518A (zh) 计算机系统及计算机系统的使用方法
JP2019068529A (ja) 短絡保護継電システム
KR101779943B1 (ko) Mcu의 동작전압 검출 회로
CN111835189B (zh) 具有远程遥控自回复断电机制的电源产生装置
CN105281754B (zh) 一种dll输出电路及保证dram省电模式退出正常的方法
CN101777837B (zh) 箝制电路及包含此箝制电路的电源供应器
CN220305665U (zh) 基于功能安全的屏端微控制器上电系统
KR20190104506A (ko) 부하 쇼트 감시 기능을 가진 자동 전원 절체 제어장치를 이용한 자동 전원 절체방법
US9588154B2 (en) Method for operating a microcomputer apparatus
CN113013834B (zh) 分布式供电电路断电预保护电路及方法
SU568973A1 (ru) Устройство дл защиты информации в накопителе
JP6837413B2 (ja) プラント機器の監視制御装置