RU2710990C1 - Цифровой интегратор - Google Patents

Цифровой интегратор Download PDF

Info

Publication number
RU2710990C1
RU2710990C1 RU2019129755A RU2019129755A RU2710990C1 RU 2710990 C1 RU2710990 C1 RU 2710990C1 RU 2019129755 A RU2019129755 A RU 2019129755A RU 2019129755 A RU2019129755 A RU 2019129755A RU 2710990 C1 RU2710990 C1 RU 2710990C1
Authority
RU
Russia
Prior art keywords
output
input
adder
kno
bno
Prior art date
Application number
RU2019129755A
Other languages
English (en)
Inventor
Олег Вячеславович Чернояров
Александр Андреевич Макаров
Александра Валериевна Сальникова
Алексей Николаевич Глушков
Владимир Петрович Литвиненко
Юлия Владимировна Литвиненко
Original Assignee
Федеральное государственное автономное образовательное учреждение высшего образования "Национальный исследовательский Томский государственный университет" (ТГУ, НИ ТГУ)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Федеральное государственное автономное образовательное учреждение высшего образования "Национальный исследовательский Томский государственный университет" (ТГУ, НИ ТГУ) filed Critical Федеральное государственное автономное образовательное учреждение высшего образования "Национальный исследовательский Томский государственный университет" (ТГУ, НИ ТГУ)
Priority to RU2019129755A priority Critical patent/RU2710990C1/ru
Application granted granted Critical
Publication of RU2710990C1 publication Critical patent/RU2710990C1/ru

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F7/00Methods or arrangements for processing data by operating upon the order or content of the data handled
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F7/00Methods or arrangements for processing data by operating upon the order or content of the data handled
    • G06F7/38Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Computational Mathematics (AREA)
  • Computing Systems (AREA)
  • Mathematical Analysis (AREA)
  • Mathematical Optimization (AREA)
  • Pure & Applied Mathematics (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)
  • Analogue/Digital Conversion (AREA)

Abstract

Изобретение относится к областям радиотехники. Технический результат направлен на повышение точности цифрового интегрирования сигнала по выборке отсчетов заданного объема. Цифровой интегратор, содержащий аналого-цифровой преобразователь (АЦП), вход которого является входом интегратора, генератор тактовых импульсов (ГТИ) и регистр результата (РР), при этом цифровой интегратор дополнительно содержит многоразрядный регистр сдвига на пять отсчетов (МР5), вход которого соединен с выходом АЦП, первый сумматор, входы которого подключены ко второму и четвертому выходам МР5, и второй сумматор, входы которого подключены к третьему и пятому выходам МР5, первый и второй идентичные каналы накопления отсчетов (КНО), каждый из которых содержит m каскадно соединённых блоков накопления отсчетов (БНО), при этом каждый k-й блок накопления отсчетов (БНО-k) состоит из многоразрядного регистра сдвига (МР-k) наячеек памяти и сумматора (СУМ-k). 4 ил.

Description

Изобретение относится к областям радиотехники, измерительной и вычислительной техники и может быть использовано в устройствах интегрирования в системах цифровой обработки сигналов, системах управления и специализированных вычислительных устройствах.
Известны цифровые интеграторы [1-3] на базе накапливающих сумматоров со сбросом, в которых отсутствует возможность непрерывного (текущего) интегрирования по выборке заданного объема, что снижает их быстродействие.
Известны цифровые интеграторы на базе цифровых усредняющих фильтров, например, с окном Дирихле [4] или с конечной импульсной характеристикой [5]. Их недостатком является сложность аппаратной реализации при большой выборке отсчетов сигнала.
Наиболее близким по технической сущности к предлагаемому устройству является цифровой интегратор, содержащий аналого-цифровой преобразователь (АЦП), генератор тактовых импульсов, сумматоры, многоразрядные регистры сдвига и регистр результата [6]. Его недостатком является сравнительно низкая точность, обусловленная использованием для численного интегрирования метода прямоугольников.
Задачей предлагаемого технического решения является повышение точности цифрового интегрирования сигнала по выборке отсчетов заданного объема. Для повышения точности интегрирования целесообразно использовать метод парабол (Симпсона) [7].
Поставленная задача решается тем, что цифровой интегратор, содержащий аналого-цифровой преобразователь (АЦП), генератор тактовых импульсов (ГТИ) и регистр результата (РР), дополнительно содержит многоразрядный регистр сдвига на пять отсчетов (МР5), вход которого соединен с выходом АЦП, первый сумматор, входы которого подключены ко второму и четвертому выходам МР5 и второй сумматор, входы которого подключены к третьему и пятому выходам МР5, первый и второй идентичные каналы накопления отсчетов (КНО), каждый из которых содержит m каскадно соединённых блоков накопления отсчетов (БНО). При этом k-й блок накопления отсчетов (БНО-k) состоит из многоразрядного регистра сдвига МР-k на ( 2 k + 1 )
Figure 00000001
ячеек памяти и сумматора (СУМ-k), первый и второй выходы МР-k соединены с первым и вторым входами СУМ-k, вход МР-k является входом БНО-k, а выход СУМ-k – выходом БНО-k, вход БНО-1 является входом КНО, а выход БНО-m – выходом КНО, вход первого КНО соединен с выходом первого сумматора, а вход второго КНО – с выходом второго сумматора, умножитель на 4 (У4), подключенный к выходу первого КНО и умножитель на 2 (У2), подключенный к выходу второго КНО, третий сумматор, первый и второй входы которого соединены с выходами умножителей У4 и У2, четвертый сумматор, первый вход которого подключен к выходу третьего сумматора, а второй вход – к первому выходу МР5, многоразрядный регистр сдвига кодов на N = ( 2 m + 2 + 1 )
Figure 00000002
ячеек МРN, вход которого соединен с первым выходом МР5, вычитатель, первый вход которого подключен к выходу четвертого сумматора, а второй вход – к выходу МРN, выход вычитателя соединен с входом регистра результата РР, выход которого является выходом интегратора. Входом интегратора является вход АЦП.
Предлагаемое техническое решение поясняется чертежами.
На фиг. 1 представлена структурная схема предлагаемого устройства.
1- Интегрируемый сигнал;
2- аналого-цифровой преобразователь АЦП;
3- генератор тактовых импульсов (ГТИ);
4- многоразрядный регистр сдвига на пять отсчетов (МР5);
5- первый сумматор;
6- второй сумматор;
7- канал накопления отсчетов КНО;
8- канал, идентичный каналу 7;
9- блоки накопления отсчетов канала 7 БНО-1 … БНО-m;
10- сумматор (СУМ-k);
11- МР-k, многоразрядный регистр сдвига на ( 2 k + 1 )
Figure 00000001
ячеек памяти;
12- блоки накопления канала 8;
13- сумматор канала 8;
14- многоразрядный регистр сдвига канала 8;
15- умножитель на 4;
16- умножитель на 2;
17- третий сумматор;
18- четвертый сумматор;
19- МР-N, многоразрядный регистр сдвига на N = ( 2 m + 2 + 1 )
Figure 00000002
ячеек;
20- вычитатель;
21- регистр результата РР;
22- выход интегратора.
На фиг. 2 представлены временные диаграммы работы интегратора при гармоническом входном сигнале.
На фиг. 3-4 – представлены оценки относительной погрешности интегрирования.
Интегрируемый сигнал 1 поступает на вход АЦП 2, который по тактовым импульсам ГТИ 3, выход которого соединен с тактовым входом АЦП 2, формирует отсчеты, которые записываются в МР5 4, при этом ранее записанные данные сдвигаются вправо. Второй s 2
Figure 00000003
и четвертый s 4
Figure 00000004
выходы МР5 4 соединены с первым и вторым входами первого сумматора 5, выход которого соединен с входом первого КНО 7. Третий s 3
Figure 00000005
и пятый s 5
Figure 00000006
выходы МР5 4 соединены с первым и вторым входами второго сумматора 6, выход которого соединен с входом второго КНО 8. Первый КНО 7 (и второй КНО 8) содержит m каскадно соединённых БНО 9-1, 9-2, … 9-m (соответственно 12-1, 12-2, … 12-m), при этом k-й блок БНО-k 9-k (12-k) состоит из МР-k 11-k (14-k) и СУМ-k 10-k (13-k), первый и второй выходы МР-k 11-k (14-k) соединены с первым и вторым входами СУМ-k 10-k (13-k), вход МР-k 11-k (14-k) является входом БНО-k 9-k (12-k), а выход СУМ-k 10-k (13-k) – выходом БНО-k 9-k (12-k), вход БНО-1 9-1 (12-1) является входом КНО 7 (КНО 8), а выход БНО-m 9-m (12-m) – выходом КНО 7 (КНО 8). Выход первого КНО 7 подключен к входу У4 15, который смещает в сторону старших разрядов выходной код КНО 7 на два двоичных разряда. Выход второго КНО 8 подключен к входу У2 16, который смещает в сторону старших разрядов выходной код КНО 7 на один двоичный разряд. Выходы У4 15 и У2 16 подключены к входам третьего сумматора 17, выход которого соединен с первым входом четвертого сумматора 18, а второй вход четвертого сумматора 18 соединен с первым выходом s 1
Figure 00000007
МР5 4. Выход четвертого сумматора 18 подключен к первому входу вычитателя 20, а его второй вход соединен с выходом МРN 19, вход МРN 19 подключен к первому выходу s 1
Figure 00000008
МР5 (поз.4). Выход вычитателя 20 соединен с входом РР 21, выход которого является выходом интегратора (поз.22). На управляющие входы МР5 (поз.4), регистров МР-k 11-k поз.7 (14-k см. поз.8) и РР 21 подаются импульсы от ГТИ 3.
Устройство работает следующим образом.
Входной сигнал x ( t )
Figure 00000009
1, поступает на вход АЦП 2, который в моменты времени t i
Figure 00000010
, определяемые ГТИ 3 (i – порядковый номер), с интервалом времени τ формирует отсчеты x i
Figure 00000011
входного сигнала. В текущий момент t i
Figure 00000010
, i > N
Figure 00000012
, обрабатывается (интегрируется) выборка отсчетов объемом
, (1)
где m – целое число. Выбор N согласно выражению (1) обусловлен необходимостью организации быстрой вычислительной процедуры в КНО 7 и КНО 8. Интервал интегрирования равен T 1 = ( N 1 ) τ
Figure 00000013
, по нему с помощью формулы парабол [7] численно определяется значение интеграла на интервале времени от t i ( N 1 ) τ
Figure 00000014
до t i
Figure 00000010
:
(2)
с абсолютной погрешностью R [7], равной
,
где A = max t [ t i T 1 , t i ] | d 4 x ( t ) / d t 4 |
Figure 00000015
.
При заданном интервале интегрирования T 1
Figure 00000016
погрешность R для метода парабол уменьшается с ростом N значительно быстрее, чем для метода прямоугольников [7], что и обеспечивает достижение технического результата – повышение точности цифрового интегрирования.
Для снижения погрешности необходимо использовать выборки отсчетов большого объема N > 100
Figure 00000017
, но при этом прямое вычисление суммы (2) потребует значительных затрат времени или аппаратных ресурсов. Тогда актуальным является использование быстрых вычислительных алгоритмов усреднения, требующих выполнения минимального числа операций сложения, что позволяет упростить практическую реализацию интегратора.
Отсчеты x i
Figure 00000011
входного сигнала (где i N
Figure 00000018
– номер последнего принятого отсчета) с выхода АЦП 2 запоминаются в многоразрядном регистре сдвига МР5 4, на пяти выходах которого формируются величины s 1 = x i
Figure 00000019
, s 2 = x i 1
Figure 00000020
, s 3 = x i 2
Figure 00000021
, s 4 = x i 3
Figure 00000022
и s 5 = x i 4
Figure 00000023
. На выходе первого сумматора 5 получим величину s 2 + s 4 = x i 1 + x i 3
Figure 00000024
, которая передается в первый КНО 7, а на выходе второго сумматора 6 соответственно – s 3 + s 5 = x i 2 + x i 4
Figure 00000025
, поступающую во второй КНО 8. В первом КНО 7 вычисляется сумма
, (3)
а во втором КНО 8 – соответственно
. (4)
На вход первого БНО-1 первого КНО 7 с выхода сумматора 5 поступает величина x i 1 + x i 3
Figure 00000026
, которая записывается в МР 11-1 на три ячейки памяти, при этом сдвигаются ранее введенные данные. На входы сумматора 10-1 с выходов МР 11-1 поступают значения x i 1 + x i 3
Figure 00000027
и x i 5 + x i 7
Figure 00000028
, а на его выходе получим сумму четырех отсчетов x i 1 + x i 3 + x i 5 + x i 7
Figure 00000029
. Аналогично на выходе сумматора 10-2 получим сумму восьми отсчетов, а на выходе последнего сумматора 10-m БНО 9-m первого КНО 7 – сумму (3). Таким же образом в КНО 8 вычисляется сумма (4). В каждом КНО необходимо использовать m БНО:
, . (5)
При этом для вычисления сумм (3) и (4) при условии (1) требуются минимальные вычислительные затраты. Например, при N = 33
Figure 00000030
из (5) получим m = 3
Figure 00000031
, то есть в каждом КНО необходимо использовать по три БНО, а при N = 1025
Figure 00000032
получим m = 8
Figure 00000033
.
На выходе третьего сумматора 17 формируется величина
4 j = 1 2 m + 1 x i 2 j + 1 + 2 j = 1 2 m + 1 x i 2 j
Figure 00000034
,
к которой в четвертом сумматоре 18 добавляется значение x i
Figure 00000035
, а на выходе вычитателя 20 получим значение интеграла
. (6)
Эта величина записывается в регистр 21, и на его выходе появляется результат интегрирования 22.
Для вычисления полной суммы (6) требуется 2 m
Figure 00000036
БНО и столько же регистров сдвига. Например, при N = 1025
Figure 00000032
получим m = 9
Figure 00000037
. Общий объем ячеек памяти многоразрядных регистров сдвига равен N + 2 m
Figure 00000038
. Многоразрядные регистры сдвига можно реализовать с помощью оперативного запоминающего устройства.
Технически устройство наиболее целесообразно реализовать на базе программируемых логических интегральных схем (ПЛИС). Современные недорогие ПЛИС позволяют реализовать предлагаемое устройство при N > > 1000
Figure 00000039
с рабочими частотами до 50-200 МГц.
Интервал интегрирования, равный T 1 = ( N 1 ) τ
Figure 00000040
, определяется объемом выборки отсчетов N и интервалом временной дискретизации τ. Частота квантования f к в = 1 / τ
Figure 00000041
определяется свойствами сигнала и его спектра, а также требуемой точностью интегрирования.
В случае гармонического входного сигнала s ( t ) = cos ( 2 π f t )
Figure 00000042
точное значение интеграла от t T 1
Figure 00000043
до t равно
(7)
В результате имитационного моделирования работы интегратора согласно (2) формируется величина
.
Нормированная зависимость H i / H max
Figure 00000044
от i / N
Figure 00000045
(где i – номер текущего отсчета) при ( N 1 ) τ f = 1,5
Figure 00000046
(интервале интегрирования, равном 1,5 периода гармонического сигнала) показана на фиг. 2а сплошной линией. Здесь же пунктиром изображена теоретическая зависимость, построенная по формуле (7). При i < ( N 1 )
Figure 00000047
наблюдается переходной процесс заполнения многоразрядных регистров сдвига, после чего начинается интегрирование входного сигнала.
На фиг. 2б показана зависимость H i / H max
Figure 00000044
от i / N
Figure 00000045
при ( N 1 ) τ f = 2
Figure 00000048
. В этом случае теоретическое значение интеграла (7) равно нулю, а колебания результата обработки обусловлены погрешностью численного интегрирования.
Для оценки относительной погрешности введем величину
при , (8)
где H i ч
Figure 00000049
– результат численного интегрирования в стационарном режиме, max ( H i ч )
Figure 00000050
– его наибольшее значение, F [ ( i + 1 / 2 ) τ ]
Figure 00000051
– точное значение интеграла.
На фиг. 3 приведены оценки погрешности интегратора (8), полученные с помощью имитационного моделирования. Нижние кривые 1 соответствуют предлагаемому устройству (методу парабол), а верхние кривые 2 – прототипу (методу прямоугольников). Величина T 1 f
Figure 00000052
является нормированной длительностью интервала интегрирования (отношением T 1
Figure 00000053
к периоду 1 / f
Figure 00000054
интегрируемого гармонического сигнала). Как видно, предлагаемое устройство обеспечивает снижение погрешности интегрирования в рассматриваемом примере практически на порядок.
Всплески оценок (8) при целочисленных значениях T 1 f
Figure 00000055
(когда интервал интегрирования кратен периоду гармонического сигнала) обусловлены тем, что точное значение интеграла F ( i τ )
Figure 00000056
(7) равно нулю. Соответствующая диаграмма показана на фиг. 2б.
При ограниченной разрядности АЦП погрешность интегрирования увеличивается. На фиг. 4 приведены полученные в результате моделирования зависимости относительной погрешности d (4) от числа k разрядов АЦП для гармонического сигнала при N = 257
Figure 00000057
и условии, что сигнал занимает всю разрядную сетку АЦП. Кривая 1 соответствуют предлагаемому устройству, а 2 – прототипу. Как видно из графиков, современные АЦП с разрядностью k > 6 ÷ 8
Figure 00000058
обеспечивают достаточно точное интегрирование сигнала.
Величина погрешности зависит от формы сигнала и его параметров, однако предлагаемое устройство и в этих случаях обеспечивает существенное повышение точности интегрирования.
С уменьшением амплитуды сигнала относительно раствора АЦП погрешность повышается, то есть целесообразно проводить масштабирование преобразования сигнала в последовательность отсчетов. Увеличение числа разрядов АЦП позволяет расширить динамический диапазон интегратора.
Частота квантования АЦП от ГТИ должна выбираться не менее чем в 30-50 раз выше граничной частоты спектра входного сигнала.
Библиография.
1. Новиков Ю.В. Введение в цифровую схемотехнику. – М.: Интуит, 2016. – 393 с.
2. Дрозд А.В., Полин Е.Л., Нестеренко С.А., Николенко А.А., Ногина Е.Н. Устройство цифрового интегрирования // Авторское свидетельство SU 1532922А1, МПК G06F7/64 от 30.12.89 (Бюлл. № 48).
3. Полян Л.Е., Угер В.Г. Цифровой интегратор // Патент № 2029357, МПК G06F7/64 от 20.02.1995; заявка № 5043408/24 от 26.05.1992.
4. Гутников В.С. Фильтрация измерительных сигналов. – Л.: Энергоатомиздат, 1990. – 122 с.
5. Солонина А.И., Улахович Д.А., Арбузов С.М., Соловьева Е.Б. Основы цифровой обработки сигналов. – СПб.: БХВ Петербург, 2005. – 768 с.
6. Чернояров О.В., Сальникова А.В., Литвиненко В.П., Литвиненко Ю.В., Матвеев Б.В., Пчелинцев Е.А. Цифровой интегратор // Патент № 2670389, МПК G06F7/00 от 22.10.2018; заявка № 2018110562 от 26.03.2018.
7. Гусак А.А., Гусак Г.М., Бричикова Е.А. Справочник по высшей математике. – Мн.: ТетраСистеис, 1999. – 640 с.

Claims (1)

  1. Цифровой интегратор, содержащий аналого-цифровой преобразователь (АЦП), вход которого является входом интегратора, генератор тактовых импульсов (ГТИ) и регистр результата (РР), отличающийся тем, что он дополнительно содержит многоразрядный регистр сдвига на пять отсчетов (МР5), вход которого соединен с выходом АЦП, первый сумматор, входы которого подключены ко второму и четвертому выходам МР5, и второй сумматор, входы которого подключены к третьему и пятому выходам МР5, первый и второй идентичные каналы накопления отсчетов (КНО), каждый из которых содержит m каскадно соединённых блоков накопления отсчетов (БНО), при этом каждый k-й блок накопления отсчетов (БНО-k) состоит из многоразрядного регистра сдвига (МР-k) на ( 2 k + 1 )
    Figure 00000059
    ячеек памяти и сумматора (СУМ-k), причем первый и второй выходы упомянутого МР-k соединены с первым и вторым входами упомянутого сумматора СУМ-k, вход МР-k является входом БНО-k, а выход СУМ-k является выходом БНО-k, вход БНО-1 является входом канала накопления отсчетов КНО, а выход БНО-m является выходом канала накопления отсчетов КНО, вход первого канала накопления отсчетов КНО соединен с выходом первого сумматора, а вход второго канала накопления отсчетов КНО соединен с выходом второго сумматора; кроме того, интегратор содержит умножитель на 4 (У4), подключенный к выходу первого КНО, и умножитель на 2 (У2), подключенный к выходу второго КНО, третий сумматор, первый и второй входы которого соединены с выходами У4 и У2, четвертый сумматор, первый вход которого подключен к выходу третьего сумматора, а второй вход – к первому выходу МР5, регистр сдвига многоразрядных кодов (МРN) на N = ( 2 m + 2 + 1 )
    Figure 00000060
    ячеек, вход которого соединен с первым выходом МР5, и вычитатель, первый вход которого подключен к выходу четвертого сумматора, второй вход вычитателя подключен к выходу МРN, выход вычитателя соединен с входом регистра результата РР, а выход регистра результата РР является выходом интегратора.
RU2019129755A 2019-09-23 2019-09-23 Цифровой интегратор RU2710990C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2019129755A RU2710990C1 (ru) 2019-09-23 2019-09-23 Цифровой интегратор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2019129755A RU2710990C1 (ru) 2019-09-23 2019-09-23 Цифровой интегратор

Publications (1)

Publication Number Publication Date
RU2710990C1 true RU2710990C1 (ru) 2020-01-14

Family

ID=69171564

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2019129755A RU2710990C1 (ru) 2019-09-23 2019-09-23 Цифровой интегратор

Country Status (1)

Country Link
RU (1) RU2710990C1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2751020C1 (ru) * 2020-11-30 2021-07-07 федеральное государственное бюджетное образовательное учреждение высшего образования "Национальный исследовательский университет "МЭИ" (ФГБОУ ВО "НИУ "МЭИ") Цифровой измеритель сдвига фаз гармонических сигналов

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4701871A (en) * 1983-10-07 1987-10-20 Sony Corporation Signal generator using digital memory
RU2030092C1 (ru) * 1991-02-25 1995-02-27 Научно-производственное предприятие "Полет" Цифровой синтезатор частот
RU2344541C1 (ru) * 2007-10-08 2009-01-20 Федеральное государственное унитарное предприятие "Научно-производственное предприятие "Полет" Цифровой синтезатор частот
US7917560B2 (en) * 2005-12-13 2011-03-29 Kabushiki Kaisha Toshiba Random number test circuit

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4701871A (en) * 1983-10-07 1987-10-20 Sony Corporation Signal generator using digital memory
RU2030092C1 (ru) * 1991-02-25 1995-02-27 Научно-производственное предприятие "Полет" Цифровой синтезатор частот
US7917560B2 (en) * 2005-12-13 2011-03-29 Kabushiki Kaisha Toshiba Random number test circuit
RU2344541C1 (ru) * 2007-10-08 2009-01-20 Федеральное государственное унитарное предприятие "Научно-производственное предприятие "Полет" Цифровой синтезатор частот

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2751020C1 (ru) * 2020-11-30 2021-07-07 федеральное государственное бюджетное образовательное учреждение высшего образования "Национальный исследовательский университет "МЭИ" (ФГБОУ ВО "НИУ "МЭИ") Цифровой измеритель сдвига фаз гармонических сигналов

Similar Documents

Publication Publication Date Title
RU2710990C1 (ru) Цифровой интегратор
RU2556429C1 (ru) Некогерентный цифровой демодулятор &#34;в целом&#34; кодированных сигналов с фазовой манипуляцией
Reed et al. Identification of discrete Volterra series using maximum length sequences
US4015262A (en) Digital filters for obtaining quadrature components of a periodic signal
US5189634A (en) Digital signal processing apparatus for detecting a frequency component of digital signals
Tymchenko et al. Methods of converting weight sequences in digital subtraction filtration
CN110620566A (zh) 基于随机计算与余数系统相结合的fir滤波系统
RU2649782C1 (ru) Цифровой некогерентный демодулятор четырехпозиционных сигналов с относительной фазовой манипуляцией
RU2633614C1 (ru) Способ передачи информации в системах связи с шумоподобными сигналами
JPS6244620B2 (ru)
Day et al. A real time digital signal processing solution for radar pulse compression
RU2670389C1 (ru) Цифровой интегратор
JPH0411830B2 (ru)
RU2513683C1 (ru) Цифровой функциональный преобразователь
RU2751020C1 (ru) Цифровой измеритель сдвига фаз гармонических сигналов
RU2165627C1 (ru) Доплеровский фазометр многочастотных сигналов
RU2380752C2 (ru) Нейросетевой преобразователь кода в частоту
Chaplyga et al. Fast algorithms for deterministic non-equidistant digital filtering of signals in the time domain
RU2754122C1 (ru) Быстродействующий накапливающий сумматор по модулю произвольного натурального числа
SU993290A1 (ru) Цифро-веро тностное устройство дл решени систем линейных алгебраических уравнений
RU2764876C1 (ru) Накапливающий сумматор-вычитатель по модулю произвольного натурального числа
RU2133499C1 (ru) Устройство определения математического ожидания нестационарного случайного процесса семиотического типа
RU2753594C1 (ru) Накапливающий сумматор для синтезаторов частот
RU2747725C1 (ru) Цифровой измеритель коэффициента корреляции случайного сигнала
RU2120179C1 (ru) Генератор белого шума (варианты)