RU2705471C1 - Импульсный селектор - Google Patents

Импульсный селектор Download PDF

Info

Publication number
RU2705471C1
RU2705471C1 RU2018131405A RU2018131405A RU2705471C1 RU 2705471 C1 RU2705471 C1 RU 2705471C1 RU 2018131405 A RU2018131405 A RU 2018131405A RU 2018131405 A RU2018131405 A RU 2018131405A RU 2705471 C1 RU2705471 C1 RU 2705471C1
Authority
RU
Russia
Prior art keywords
group
input
key
keys
output
Prior art date
Application number
RU2018131405A
Other languages
English (en)
Inventor
Дмитрий Васильевич Андреев
Original Assignee
федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" filed Critical федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет"
Priority to RU2018131405A priority Critical patent/RU2705471C1/ru
Application granted granted Critical
Publication of RU2705471C1 publication Critical patent/RU2705471C1/ru

Links

Images

Landscapes

  • Input From Keyboards Or The Like (AREA)

Abstract

Изобретение относится к импульсной технике. Технический результат – обеспечение воспроизведения операции med(τ1, …, τ7), где τ1, …, τ7 есть длительности семи положительных импульсных сигналов х1, …, х7 ∈ {0,l}, синхронизированных по переднему фронту. Для этого предложен импульсный селектор, который предназначен для воспроизведения операции med(τ1, …, τ7), где τ1, …, τ7 есть длительности положительных импульсных сигналов х1, …, x7 ∈ {0,1}, синхронизированных по переднему фронту, и может быть использован в системах автоматического регулирования и управления как средство предварительной обработки информации. Импульсный селектор содержит резистор (1) и двадцать пять ключей (2(1)(1), …, 2(5)(3), 224, 225). За счет указанных элементов обеспечена обработка семи импульсных сигналов. 2 ил.

Description

Изобретение относится к импульсной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др.
Известны импульсные селекторы (см., например, патент РФ 2517295, кл. H03K 5/26, 2014 г.), которые воспроизводят операцию med(τ1, …, τ5), где τ1, …, τ5 есть длительности пяти положительных импульсных сигналов x1, …, x5 ∈ {0,l}, синхронизированных по переднему фронту.
К причине, препятствующей достижению указанного ниже технического результата при использовании известных импульсных селекторов, относятся ограниченные функциональные возможности, обусловленные тем, что не допускается обработка семи импульсных сигналов.
Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип импульсный селектор (патент РФ 2595960, кл. H03K 5/00, 2016 г.), который содержит резистор, ключи и воспроизводит операцию med(τ1, …, τ5), где τ1, …, τ5 есть длительности пяти положительных импульсных сигналов х1, …, х5 ∈ {0,l}, синхронизированных по переднему фронту.
К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относятся ограниченные функциональные возможности, обусловленные тем, что не допускается обработка семи импульсных сигналов.
Техническим результатом изобретения является расширение функциональных возможностей за счет обеспечения воспроизведения операции med(τ1, …, τ7), где τ1, …, τ7 есть длительности семи положительных импульсных сигналов х1, …, х7 ∈ {0,l}, синхронизированных по переднему фронту.
Указанный технический результат при осуществлении изобретения достигается тем, что в импульсном селекторе, содержащем резистор и три группы ключей, выход первого и вход второго ключей r-й (r ∈ {1,3}) группы, выход r-го и вход (r+1)-го ключей второй группы соединены соответственно с выходом второго и входом третьего ключей r-й группы, выходом (r+1)-го и входом (r+2)-го ключей второй группы, четные и нечетные ключи указанных групп выполнены соответственно размыкающими и замыкающими, входы первого и (r+1)-го ключей второй группы соединены соответственно с шиной единичного потенциала и выходом r-го ключа первой группы, а вход первого ключа первой группы и управляющий вход всех ключей k-й
Figure 00000001
группы соединены соответственно с шиной единичного потенциала и k-ым входом импульсного селектора, выход которого подсоединен через резистор к шине нулевого потенциала, особенность заключается в том, что в него дополнительно введены четвертая, пятая группы ключей и выполненные замыкающими двадцать четвертый, двадцать пятый ключи, четные и нечетные ключи введенных групп выполнены соответственно размыкающими и замыкающими, выход (r+2)-го и вход (r+3)-го ключей третьей группы, выход r-го и вход (r+1)-го ключей четвертой группы соединены соответственно с выходом (r+3)-го и входом (r+4)-го ключей третьей группы, выходом (r+1)-го и входом (r+2)-го ключей четвертой группы, выход первого и вход второго ключей пятой группы, выход двадцать четвертого и вход двадцать пятого ключей соединены соответственно с выходом второго и входом третьего ключей пятой группы, входом третье-го ключа первой группы и выходом первого ключа пятой группы, выход i-го (i ∈ {1,3,5}) ключа второй группы, вход i-го ключа четвертой группы и вход r-го ключа пятой группы соединены соответственно с входом (i+2)-го, выходом i-го ключей третьей группы и выходом r-го ключа четвертой группы, вход двадцать четвертого ключа, вход первого ключа третьей группы и выход (i+2)-го ключа (0,5 × (11 - i))-й группы соединены соответственно с шиной единичного потенциала и входом двадцать пятого ключа, а управляющий вход всех ключей четвертой группы, управляющий вход всех ключей пятой группы и управляющий вход (j+18)-го
Figure 00000002
ключа образуют соответственно четвертый, пятый и j-й входы импульсного селектора, выход которого подсоединен к выходу двадцать пятого ключа.
На фиг. 1 представлена схема предлагаемого импульсного селектора. На фиг. 2 приведены временные диаграммы, поясняющие принцип его работы.
Импульсный селектор содержит резистор 1 и двадцать пять ключей 2(1)(1), …, 2(5)(3), 224, 225, причем ключи 2(m)(1) (m ∈ {1,5}), 2(m)(3), 2(n)(1) (n ∈ {2,4}), 2(n)(3), 2(n)(5), 2(3)(1), 2(3)(3), 2(3)(5), 2(3)(7), 224, 225 и 2(m)(2), 2(n)(2), 2(n)(4), 2(3)(2), 2(3)(4), 2(3)(6) выполнены соответственно замыкающими и размыкающими, выходы ключей 2(m)(1), 2(n)(r) (r ∈ {1,3}), 2(3)(i) (i ∈ {1,3,5}) и входы ключей 2(m)(2), 2(n)(r+1), 2(3)(i+1) соединены соответственно с выходами ключей 2(m)(2), 2(n)(r+1), 2(3)(i+1) и входами ключей 2(m)(3), 2(n)(r+2), 2(3)(i+2), выходы ключей 2(1)(r), 2(2)(i), 224 и входы ключей 2(5)(r), 2(4)(i), 225 соединены соответственно с входами ключей 2(2)(r+2), 2(3)(i+2), 2(1)(3) и выходами ключей 2(4)(r), 2(3)(i), 2(5)(1), входы ключей 2(k)(1)
Figure 00000003
, 224 и выходы ключей 2(3)(7), 2(4)(5), 2(5)(3) соединены соответственно с шиной единичного потенциала и выходом ключа 225, а управляющий вход ключей 2(m)(1), 2(m)(2), 2(m)(3), управляющий вход ключей 2(n)(1), …, 2(n)(5), управляющий вход ключей 2(3)(1), …, 2(3)(7) и управляющий вход ключа 2j+18
Figure 00000004
образуют соответственно m-й, n-й, третий и j-й входы импульсного селектора, выход которого, подсоединенный через резистор 1 к шине нулевого потенциала, соединен с выходом ключа 225.
Работа предлагаемого импульсного селектора осуществляется еле-дующим образом. На его первый, …, седьмой входы подаются соответственно синхронизированные по переднему фронту положительные импульсные сигналы х1, …, х7 ∈ {0,l}, имеющие длительности τ1, …, τ7 соответственно. Если на управляющем входе всех ключей g-й
Figure 00000005
группы действует логическая «1» либо логический «0», то каждый нечетный ключ этой группы соответственно замкнут либо разомкнут, а каждый четный ключ соответственно разомкнут либо замкнут. Когда xj=1
Figure 00000006
либо xj=0, ключ 2j+18 соответственно замкнут либо разомкнут.Таким образом, импульсный сигнал на выходе предлагаемого импульсного селектора определяется выражением
Figure 00000007
Figure 00000008
где
Figure 00000009
есть символы конъюнкции, дизъюнкции, инверсии. Согласно (1) имеем
Figure 00000010
Следовательно, селектор (фиг. 1) будет воспроизводить операцию τZ=med(τ1, …, τ7) (см. фиг. 2).
Вышеизложенные сведения позволяют сделать вывод, что предлагаемый импульсный селектор обладает более широкими по сравнению с прототипом функциональными возможностями, так как обеспечивает обработку семи импульсных сигналов.

Claims (1)

  1. Импульсный селектор, содержащий резистор и три группы ключей, причем выход первого и вход второго ключей r-й (r∈{1,3}) группы, выход r-го и вход (r+1)-го ключей второй группы соединены соответственно с выходом второго и входом третьего ключей r-й группы, выходом (r+1)-го и входом (r+2)-го ключей второй группы, четные и нечетные ключи указанных групп выполнены соответственно размыкающими и замыкающими, входы первого и (r+1)-го ключей второй группы соединены соответственно с шиной единичного потенциала и выходом r-го ключа первой группы, а вход первого ключа первой группы и управляющий вход всех ключей k-й
    Figure 00000011
    группы соединены соответственно с шиной единичного потенциала и k-ым входом импульсного селектора, выход которого подсоединен через резистор к шине нулевого потенциала, отличающийся тем, что в него дополнительно введены четвертая, пятая группы ключей и выполненные замыкающими двадцать четвертый, двадцать пятый ключи, четные и нечетные ключи введенных групп выполнены соответственно размыкающими и замыкающими, выход (r+2)-го и вход (r+3)-го ключей третьей группы, выход r-го и вход (r+1)-го ключей четвертой группы соединены соответственно с выходом (r+3)-го и входом (r+4)-го ключей третьей группы, выходом (r+1)-го и входом (r+2)-го ключей четвертой группы, выход первого и вход второго ключей пятой группы, выход двадцать четвертого и вход двадцать пятого ключей соединены соответственно с выходом второго и входом третьего ключей пятой группы, входом третьего ключа первой группы и выходом первого ключа пятой группы, выход i-го (i∈{1,3,5}) ключа второй группы, вход i-го ключа четвертой группы и вход r-го ключа пятой группы соединены соответственно с входом (i+2)-го, выходом r-го ключей третьей группы и выходом r-го ключа четвертой группы, вход двадцать четвертого ключа, вход первого ключа третьей группы и выход (i+2)-го ключа (0,5×(11-i))-й группы соединены соответственно с шиной единичного потенциала и входом двадцать пятого ключа, а управляющий вход всех ключей четвертой группы, управляющий вход всех ключей пятой группы и управляющий вход (j+18)-го
    Figure 00000012
    ключа образуют соответственно четвертый, пятый и j-й входы импульсного селектора, выход которого подсоединен к выходу двадцать пятого ключа.
RU2018131405A 2018-08-30 2018-08-30 Импульсный селектор RU2705471C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2018131405A RU2705471C1 (ru) 2018-08-30 2018-08-30 Импульсный селектор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2018131405A RU2705471C1 (ru) 2018-08-30 2018-08-30 Импульсный селектор

Publications (1)

Publication Number Publication Date
RU2705471C1 true RU2705471C1 (ru) 2019-11-07

Family

ID=68501059

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2018131405A RU2705471C1 (ru) 2018-08-30 2018-08-30 Импульсный селектор

Country Status (1)

Country Link
RU (1) RU2705471C1 (ru)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU733096A1 (ru) * 1977-11-04 1980-05-05 Предприятие П/Я А-3759 Селектор импульсов по длительности
US20120025896A1 (en) * 2010-07-31 2012-02-02 Huawei Technologies Co., Ltd. Power supply selector and power supply selection method
RU2580804C1 (ru) * 2015-03-17 2016-04-10 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Импульсный селектор
RU2595960C1 (ru) * 2015-03-17 2016-08-27 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Импульсный селектор

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU733096A1 (ru) * 1977-11-04 1980-05-05 Предприятие П/Я А-3759 Селектор импульсов по длительности
US20120025896A1 (en) * 2010-07-31 2012-02-02 Huawei Technologies Co., Ltd. Power supply selector and power supply selection method
RU2580804C1 (ru) * 2015-03-17 2016-04-10 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Импульсный селектор
RU2595960C1 (ru) * 2015-03-17 2016-08-27 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" Импульсный селектор

Similar Documents

Publication Publication Date Title
RU2595960C1 (ru) Импульсный селектор
RU2417515C1 (ru) Импульсный селектор
RU2647639C1 (ru) Логический преобразователь
RU2517295C1 (ru) Импульсный селектор
RU2417516C1 (ru) Импульсный селектор
RU2542916C1 (ru) Импульсный селектор
RU2580804C1 (ru) Импульсный селектор
RU2518638C1 (ru) Импульсный селектор
RU2705471C1 (ru) Импульсный селектор
RU2702972C1 (ru) Импульсный селектор
RU2703677C1 (ru) Импульсный селектор
RU2479023C1 (ru) Импульсный селектор
RU2702975C1 (ru) Импульсный селектор
RU2706471C1 (ru) Импульсный селектор
RU2514782C1 (ru) Импульсный селектор
RU2542893C1 (ru) Ранговый фильтр
RU2717628C1 (ru) Импульсный селектор
RU2626345C1 (ru) Логический вычислитель
RU2702726C1 (ru) Импульсный селектор
RU2621376C1 (ru) Логический модуль
RU2710866C1 (ru) Ранговый фильтр
RU2273090C2 (ru) Импульсный селектор
RU2479119C1 (ru) Импульсный селектор
RU2300172C1 (ru) Импульсный селектор
RU2353967C1 (ru) Логический вычислитель

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20200831