RU2674878C1 - Устройство синхронизации микроконтроллеров - Google Patents

Устройство синхронизации микроконтроллеров Download PDF

Info

Publication number
RU2674878C1
RU2674878C1 RU2017117125A RU2017117125A RU2674878C1 RU 2674878 C1 RU2674878 C1 RU 2674878C1 RU 2017117125 A RU2017117125 A RU 2017117125A RU 2017117125 A RU2017117125 A RU 2017117125A RU 2674878 C1 RU2674878 C1 RU 2674878C1
Authority
RU
Russia
Prior art keywords
clock
group
microcontrollers
frequency
control
Prior art date
Application number
RU2017117125A
Other languages
English (en)
Inventor
Александр Александрович Собко
Артем Викторович Осинцев
Максим Евгеньевич Комнатное
Тальгат Рашитович Газизов
Максим Петрович Сухоруков
Original Assignee
Федеральное государственное бюджетное образовательное учреждение высшего образования "Томский государственный университет систем управления и радиоэлектроники" (ТУСУР)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Федеральное государственное бюджетное образовательное учреждение высшего образования "Томский государственный университет систем управления и радиоэлектроники" (ТУСУР) filed Critical Федеральное государственное бюджетное образовательное учреждение высшего образования "Томский государственный университет систем управления и радиоэлектроники" (ТУСУР)
Priority to RU2017117125A priority Critical patent/RU2674878C1/ru
Application granted granted Critical
Publication of RU2674878C1 publication Critical patent/RU2674878C1/ru

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/18Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/18Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
    • H03L7/181Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a numerical count result being used for locking the loop, the counter counting during fixed time intervals

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Abstract

Изобретение относится к области электротехники и может быть использовано для синхронизации работы двух и более микроконтроллеров. Техническим результатом является обеспечение синхронной работы группы микроконтроллеров. Устройство синхронизации микроконтроллеров (МК), содержит: управляющее устройство, работающее от внутреннего тактового генератора с кварцевым резонатором, по меньшей мере одно управляемое устройство, логический элемент «И», источник тактовых импульсов, выполненный в виде внутреннего или внешнего тактового генератора с кварцевым резонатором, который задает частоту синхроимпульсов для группы микроконтроллеров, которые, в свою очередь, исходя из собственной рабочей частоты, вычисляют количество синхроимпульсов, принимаемых за секунду, после чего вычисляется количество синхроимпульсов, которое необходимо принять за необходимый период синхронной работы микроконтроллеров. 4 ил

Description

Изобретение относится к области электротехники и может быть использовано для синхронизации работы двух и более микроконтроллеров.
Современные радиоэлектронные средства (РЭС) состоят из большого количества электронных компонентов, одними из которых являются микроконтроллеры (МК). Широкое распространение МК получили за счет миниатюризации и сочетания на одном кристалле функций процессорного и периферийных устройств. Использование, по меньшей мере, двух МК расширяет функциональность и повышает вычислительную способность РЭС, но при этом возникает задача синхронизации работы группы МК.
Из патента US 6697956 B1, H04L 12/42, 31.01.2000 известно устройство синхронизации множества МК распределенной тормозной системы автомобиля. Каждый из МК имеет внутренний тактовый генератор с возможностью его выборочного регулирования в зависимости от разности фаз между тактовыми импульсами и импульсами сигнала данных, чем осуществляется коррекция внутренней тактовой частоты МК по фазе. К недостаткам данного способа можно отнести узконаправленное применение в автомобильной промышленности. Учитываются промышленные требования и специфичные характеристики, а также последовательный порядок включения МК. При этом генераторы тактовых импульсов всех синхронизируемых МК должны работать на одной частоте, иначе синхронизации МК не будет. Описанным способом не предусмотрены изменение порядка связи МК, а также модификация и расширяемость устройств синхронизации.
Из патента US 20120005517 A1, G06F 1/08. 21.08.2009 известно устройство для синхронизации управляющего (ведущего) и, по меньшей мере, одного управляемого (ведомого) устройств. Каждое из устройств содержит собственный генератор и МК. Управляемое устройство находится в режиме обмена данных с управляющим устройством через универсальную последовательную шину. Способ включает передачу сигналов команд с указанием частоты синхронизации от управляющего к управляемому устройству. Управляемое устройство, получив сигналы команд и указания по частоте синхронизации, вычисляет частоту своего локального генератора и перестраивает его. К недостаткам данного способа синхронизации можно отнести отсутствие совместной работы устройств над решением одной задачи, где требуется высокая точность синхронизации (~2 мкс) работы группы МК. Способ подходит для синхронизации системного времени между устройствами, без синхронизации работы самих устройств.
Из патента US 7973579 В2, H03L 7/06, 26.03.2010 известно устройство с методом фазовой синхронизации с помощью МК, которое включает в себя вычислительное ядро, являющееся сигнальным детектором, генератор управляемый напряжением, фазовый компаратор и интегрирующую цепь. Вычислительное ядро, управляя рабочей частотой тактовых импульсов МК, использует выходной сигнал, который сгенерирован МК для фазовой синхронизации с входной информацией о тактовом импульсе, которая получена из входного потока данных, таким образом, что снижается фазовое отклонение. МК выполняет программу в соответствии с этим рабочим тактовым импульсом и генерирует выходной сигнал тактового импульса с частотой, предварительно определенной относительно входного управляющего тактового импульса, после чего использует сгенерированный выходной сигнал тактового импульса как рабочую частоту. Таким образом, программа позволяет фазоконтроллеру, согласно изобретению, обрабатывать с помощью МК внешние периодические сигналы, данные или события, где программные процессы МК подстраиваются по фазе к внешним командам или определенным событиям, реализованным программно в МК. К недостаткам данного способа синхронизации можно отнести сложность реализации и то, что все тактовые генераторы импульсов синхронизируемых устройств должны работать на одной частоте, иначе синхронизации устройства не будет. Также отсутствует настройка времени синхронной работы.
Наиболее близким к заявляемому устройству является устройство US 6675320 B1, G06F 11/30, G06F 11/00, G06F 11/267, G06F 11/16, 7.08.1999 для синхронизации, состоящее из по меньшей мере, одного управляющего устройства, которым может являться процессор, МК или компьютер, содержащее источник тактовых импульсов выполненный в виде внутреннего тактового генератора с кварцевым резонатором, и, по меньшей мере, одного управляемого устройства, которым может являться процессор, МК или компьютер. Синхронизация осуществляется посредством передаваемых сигналов в виде двух импульсов, первый из которых передается от управляющего к управляемому устройству, второй - от управляемого к управляющему устройству. После запуска или сброса системы, управляемое устройство проверяет последовательность сигналов и передает сигнал контроля управляющему устройству. Синхронизация работы управляющего и управляемого устройств и проверка ее корректности происходят посредством, по меньшей мере, одного сигнала подтверждения от управляемого устройства.
Недостатком устройства-прототипа является необходимость в управляющем устройстве, выполненном в виде процессора, МК или компьютера, который включает тактовый генератор. При этом работа управляемых устройств возможна только на одной заданной частоте, причем используются две линии передачи: первая - для сброса работы управляемого устройства, а вторая - для получения сигнала подтверждения от управляемого устройства. В случае пропадания сигнала от какого-либо управляемого устройства или их рассинхронизации, посылается сигнал сброса на все управляемые устройства. Также отсутствуют способы проверки и контроля времени синхронной работы управляемого устройства.
Заявляется устройство синхронизации микроконтроллеров, содержащее, по меньшей мере, одно управляющее устройство, содержащее источник тактовых импульсов, выполненный в виде внутреннего тактового генератора с кварцевым резонатором, и, по меньшей мере, одно управляемое устройство, отличающееся тем, что управляющее устройство выполнено в виде логического элемента «И», а источник тактовых импульсов выполнен в виде внутреннего и/или внешнего тактового генератора с кварцевым резонатором, который задает частоту тактовых импульсов для группы управляемых устройств, выполненных в виде МК, которыми вычисляется количество тактовых импульсов, принимаемых за секунду, исходя из собственной рабочей частоты и частоты внешнего тактового генератора, которое необходимо принять за необходимый период синхронной работы управляемых устройств в виде группы МК, тем самым определяя период синхронной работы управляемых устройств в виде группы МК, что позволяет группе МК синхронно управлять, по меньшей мере, одним объектом управления, выполненным в виде процессора, МК, компьютера и/или схемы коммутации.
Достоинством заявляемого устройства синхронизации, в отличие от устройства-прототипа, является возможность синхронизации управляемых устройств, выполненных в виде группы МК, не требуя управляющего устройства в виде процессора, МК или компьютера с возможностью синхронной работы МК на разных тактовых частотах, вырабатываемых каждым внутренним или внешним тактовым генератором МК. Также имеется возможность масштабируемости, контроля времени синхронной работы группы МК и повышенной точности работы за счет синхронизации сигналов от МК, с различным интервалом дискретизации, используя логический элемент «И».
Техническим результатом, на достижение которого направлено предлагаемое устройство, является выполнение каждым МК в заданном промежутке времени программного кода синхронно в группе из, по меньшей мере, двух МК, независимо от частоты работы каждого МК, что позволяет задать определенный период синхронной работы группе МК и управлять, по меньшей мере, одним объектом управления, выполненным в виде процессора, МК, компьютера и/или схемы коммутации, например Н-мостами.
Технический результат достигается за счет подсчета количества принятых каждым МК тактовых импульсов от внешнего тактового генератора и принятого объектом управления сигнала подтверждения от логического элемента «И».
Работа устройства синхронизации группы МК поясняется структурной схемой, алгоритмом синхронизации и временными диаграммами, которые не охватывают и, тем более, не ограничивают весь объем притязаний данного устройства, а являются иллюстрирующими материалами:
На фиг. 1 приведена структурная схема устройства синхронизации МК.
На фиг. 2 приведен алгоритм синхронизации работы группы микроконтроллеров.
На фиг. 3 приведена временная диаграмма тактовых импульсов внешнего тактового генератора SВТГ и четырех управляемых устройств в виде группы МК (SМК1-4).
На фиг. 4 приведена временная диаграмма работы четырех управляемых устройств в виде группы МК (SМК1-4), с общей длительностью сигнала логического элемента «И» SСИН.
Заявляемое устройство синхронизации МК включает внешний тактовый генератор (ВТГ), группу микроконтроллеров (MК1, МК2 … МКN), работающих на частотах от внутреннего или внешнего генератора, с внутренним или внешним кварцевым резонатором (Z1, Z2 и ZN,), логический элемент «И» и объекты управления (ОУ1, ОУ2 … ОУN).
Принцип работы заявляемого устройства заключается в следующем:
На выходе ВТГ (фиг. 1) устанавливается заданная частота тактовых импульсов ƒВТГ, которые поступают на вход каждого МК из группы, имеющий цифровой порт с поддержкой внешнего прерывания. Каждый МКN работает на заданной частоте ƒМКn, от внутреннего и/или внешнего тактового генератора с внутренним или внешним кварцевым резонатором (ZN). Частота ƒВТГ должна быть задана из условия ƒВТГ ≤ ƒМКn, поскольку каждый МК выполняет подсчет принятых тактовых импульсов от ВТГ. Вход МК, к которому подключен ВТГ, должен поддерживать прерывания от сигнала внешнего источника. При срабатывании внешнего прерывания, в МК вызывается функция инкрементирования счетчика (фиг. 2). Таким образом, происходит подсчет принятых тактовых импульсов от ВТГ каждым МК в группе. Как только счетчик тактовых импульсов достигнет определенного значения, МК отправит в логический элемент «И» сигнал готовности МК к синхронной работе. Затем выполняются команды: обнуление счетчика тактовых импульсов и запуск счетчика длительности синхронной работы для группы МК. Счетчики тактовых импульсов и длительности синхронной работы (фиг. 2) могут быть реализованы в виде аппаратного таймера в МК. При достижении счетчиком заданного значения длительности синхронной работы выполняется последовательность действий: остановка синхронной работы, путем подачи на логический элемент «И» сигнала логического нуля, что будет служить признаком окончания синхронной работы для группы МК; сброс счетчика синхронной работы; переход к подсчету тактовых импульсов от ВТГ. Максимальные значения счетчиков 1 и 2 (фиг. 2) зависят от его тактовой частоты и частоты тактовых импульсов ВТГ (фиг. 3), а также длительности периода синхронной работы группы МК (фиг. 4). Частоты работы каждого МК в группе, как и технические характеристики, могут отличаться.
Алгоритм синхронизации работы группы МК:
Шаг 1. Инициализация периферии МК.
Шаг 2. Обнуление таймера-счетчика и прием (подсчет) тактовых импульсов от ВТГ.
Шаг 3. Пока таймер-счетчик тактовых импульсов не равен рассчитанному значению, продолжается прием тактовых импульсов от ВТГ и инкрементирование таймера-счетчика.
Шаг 4. Ожидание готовности всех синхронизируемых МК.
Шаг 5. Инициализация счетчиков длительности синхронной работы и подсчет тактовых импульсов от ВТГ в период синхронной работы группы МК.
Шаг 6. Пока счетчик длительности синхронной работы МК не равен заданному периоду синхронной работы, выполняется синхронная работа МК и подсчет тактовых импульсов от ВТГ.
Шаг 7. Когда счетчик длительности синхронной работы МК достигнет заданного значения, происходит окончание синхронной работы.
Шаг 8. Переход на шаг 2.

Claims (1)

  1. Устройство синхронизации микроконтроллеров (МК), содержащее по меньшей мере одно управляющее устройство, содержащее источник тактовых импульсов, выполненный в виде внутреннего тактового генератора с кварцевым резонатором, и по меньшей мере одно управляемое устройство, отличающееся тем, что управляющее устройство выполнено в виде логического элемента «И», а источник тактовых импульсов выполнен в виде внутреннего и/или внешнего тактового генератора с кварцевым резонатором, который задает частоту тактовых импульсов для группы управляемых устройств, выполненных в виде МК, которыми вычисляется количество тактовых импульсов, принимаемых за секунду, исходя из собственной рабочей частоты и частоты внешнего тактового генератора, которое необходимо принять за необходимый период синхронной работы управляемых устройств в виде группы МК, тем самым определяя период синхронной работы управляемых устройств в виде группы МК, что позволяет группе МК синхронно управлять по меньшей мере одним объектом управления, выполненным в виде процессора, МК, компьютера и/или схемы коммутации.
RU2017117125A 2017-05-16 2017-05-16 Устройство синхронизации микроконтроллеров RU2674878C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2017117125A RU2674878C1 (ru) 2017-05-16 2017-05-16 Устройство синхронизации микроконтроллеров

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2017117125A RU2674878C1 (ru) 2017-05-16 2017-05-16 Устройство синхронизации микроконтроллеров

Publications (1)

Publication Number Publication Date
RU2674878C1 true RU2674878C1 (ru) 2018-12-13

Family

ID=64753420

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2017117125A RU2674878C1 (ru) 2017-05-16 2017-05-16 Устройство синхронизации микроконтроллеров

Country Status (1)

Country Link
RU (1) RU2674878C1 (ru)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6675320B1 (en) * 1998-10-01 2004-01-06 Robert Bosch Gmbh Method and device for synchronizing and testing a processor and a monitoring circuit
US6697956B1 (en) * 1999-08-03 2004-02-24 Motorola, Inc. Method and apparatus for phrase synchronizing a plurality of microcontrollers of a distributed microcontroller network in a brake-by-wire automobile braking system
RU106406U1 (ru) * 2010-11-13 2011-07-10 Российская Федерация, от имени которой выступает Министерство обороны Российской Федерации Модуль управляющего контроллера
RU2486581C1 (ru) * 2012-07-11 2013-06-27 Открытое акционерное общество "Научно-исследовательский институт "Субмикрон" Параллельная вычислительная система с программируемой архитектурой

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6675320B1 (en) * 1998-10-01 2004-01-06 Robert Bosch Gmbh Method and device for synchronizing and testing a processor and a monitoring circuit
US6697956B1 (en) * 1999-08-03 2004-02-24 Motorola, Inc. Method and apparatus for phrase synchronizing a plurality of microcontrollers of a distributed microcontroller network in a brake-by-wire automobile braking system
RU106406U1 (ru) * 2010-11-13 2011-07-10 Российская Федерация, от имени которой выступает Министерство обороны Российской Федерации Модуль управляющего контроллера
RU2486581C1 (ru) * 2012-07-11 2013-06-27 Открытое акционерное общество "Научно-исследовательский институт "Субмикрон" Параллельная вычислительная система с программируемой архитектурой

Similar Documents

Publication Publication Date Title
CN111052006B (zh) 控制装置以及控制方法
US9323286B2 (en) Ad-hoc synchronization of industrial control networks
US5006979A (en) Phase synchronization system
CN104730983B (zh) 一种高精度时间程控方法
JP2011193457A (ja) 時間同期を行うためのシステムおよび方法
CN109683567A (zh) 基于rs485网络中系统时钟同步方法
US11303376B2 (en) Information processing apparatus and time synchronization method
CN105824275A (zh) 一种控制从站伺服驱动器同步主站的方法
JP5936716B2 (ja) 信号処理装置
WO2022062670A1 (zh) 计时方法、目视助航设备控制方法及相关装置
CN104486058A (zh) 一种ptp系统时间同步方法以及装置
RU2674878C1 (ru) Устройство синхронизации микроконтроллеров
US11474557B2 (en) Multichip timing synchronization circuits and methods
US9677920B2 (en) Automation device and method for reducing jitter
CN104348465A (zh) 一种控制方法和控制电路
EP4350962A1 (en) Multi-channel signal synchronization method, power supply modules, electronic device and power supply device
Einspieler et al. High accuracy software-based clock synchronization over CAN
Osintsev et al. Method for synchronizing a group of heterogeneous microcontrollers with time control of synchronous work
JP2006048284A (ja) プログラマブルコントローラ装置およびオプションモジュールとの同期方法
JP2014157386A (ja) データ処理システム
JP3314791B2 (ja) マルチプロセッサシステムの同期化方式
EP1573574B1 (en) Synchronisation of semi-synchronous processing elements
CN107104749A (zh) 时钟同步方法及装置
Vásquez-Ortiz et al. FPGA-based GPS controlled timing system with nanosecond accuracy and leap second support
JP2019176207A (ja) ネットワーク機器

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20200517