RU2541850C2 - Способ управления аналоговыми вычислениями и устройство для его осуществления - Google Patents

Способ управления аналоговыми вычислениями и устройство для его осуществления Download PDF

Info

Publication number
RU2541850C2
RU2541850C2 RU2013110770/08A RU2013110770A RU2541850C2 RU 2541850 C2 RU2541850 C2 RU 2541850C2 RU 2013110770/08 A RU2013110770/08 A RU 2013110770/08A RU 2013110770 A RU2013110770 A RU 2013110770A RU 2541850 C2 RU2541850 C2 RU 2541850C2
Authority
RU
Russia
Prior art keywords
signal
analog
signals
logical
input
Prior art date
Application number
RU2013110770/08A
Other languages
English (en)
Other versions
RU2013110770A (ru
Inventor
Николай Леонидович Дембицкий
Original Assignee
Государственное образовательное учреждение высшего профессионального образования Московский авиационный институт (национальный исследовательский университет) (МАИ)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Государственное образовательное учреждение высшего профессионального образования Московский авиационный институт (национальный исследовательский университет) (МАИ) filed Critical Государственное образовательное учреждение высшего профессионального образования Московский авиационный институт (национальный исследовательский университет) (МАИ)
Priority to RU2013110770/08A priority Critical patent/RU2541850C2/ru
Publication of RU2013110770A publication Critical patent/RU2013110770A/ru
Application granted granted Critical
Publication of RU2541850C2 publication Critical patent/RU2541850C2/ru

Links

Images

Landscapes

  • Feedback Control In General (AREA)
  • Safety Devices In Control Systems (AREA)

Abstract

Группа изобретений относится к автоматике и аналоговой вычислительной технике и предназначена для обработки в реальном масштабе времени быстро меняющихся аналоговых сигналов датчиков в авиационных и ракетно-космических системах автоматического управления. Техническим результатом является управление вычислением произвольных многомерных функций за счет применения унифицированных логических процедур. Устройство содержит аналоговый блок, реализующий функцию обработки F(y1,y2,…,yk1), управляемый ключ, логический блок, выполняющий логическую функцию «И» входных предикатных переменных, инвертор. 2 н. и 2 з.п. ф-лы, 4 ил., 1 табл.

Description

Область техники.
Изобретение относится к автоматике и аналоговой вычислительной технике и предназначено для обработки в реальном масштабе времени быстро меняющихся аналоговых сигналов датчиков в авиационных и ракетно-космических системах автоматического управления.
Уровень техники.
Известен способ [1], в котором предметные переменные y1, y2 отождествляют с напряжениями e1(t), e2(t) таким образом, что y1=e1(t), y2=e2(t), предикатные переменные x1, x2 отождествляют с опорным сигналом u0(t) и сигналом управления uy таким образом, что x1=u0(t), x2=uy, а выходное напряжение U формируют в соответствии с предикатно-логической функцией
u = D 1 [ D 0 v ( y 1 , y 2 ) + D ¯ 0 ( y 1 , y 2 ) ]
Figure 00000001
,
в которой вид воспроизводимой операциями предикатной алгебры выбора (ПАВ) задают двухразрядным цифровым кодом D1 D0.
Известный способ ограничивается определением соотношений между входными напряжениями и логическим выбором одного из двух напряжений e1(t), e2(t), основан на ПАВ, поэтому не может быть использован в качестве универсального средства для управления вычислением произвольных многомерных функций обработки аналоговых сигналов.
Наиболее близок по технической сущности к предлагаемому способ адресно-ранговой идентификации [2], который заключается в определении ранга
Figure 00000002
каждой i-й компоненты xi=x(γi) кортежа X=(x1, …, xi, …, xn) компоненты, компоненты xi с i-м адресом в кортеже X. Здесь Ip(x) есть единичная функция, равная нулю при x<0, единице при x>0, p∈{0,1} при x=0, p ¯ = 1 p
Figure 00000003
. Далее вводится классификация кортежей по признаку совпадения адресов i заданных компонентой xi кортежей с их рангами ri. В результате n-мерное континуальное пространство преобразуется в дискретное хемминговое пространство по признаку принадлежности подобластей евклидова пространства к одной из ni ситуаций и на выходе получается код, определяющий идентификатор ситуации.
Недостатком прототипа является отсутствие возможности оперативно управлять вычислениями при изменении количества и состава групп входных сигналов, оперативно управлять выбором произвольных обрабатывающих функций, унифицировать управление вычислениями для функционального наращивания и комплексирования устройств.
Наиболее близким к предложенному схемному решению является коммутационный релятор [3], содержащий компаратор, выход которого соединен с управляющими входами первого, второго, третьего и четвертого ключей, введены первый, второй, третий и четвертый резисторы, выходные выводы которых соединены соответственно с входными выводами первого, второго, третьего и четвертого ключей, входные выводы первого и второго резисторов соединены и образуют первый переключательный вход коммутационного релятора, входные выводы третьего и четвертого резисторов соединены и образуют второй переключательный вход коммутационного релятора.
Недостатком прототипа является ограничение выходных функций выбором одного из двух входных напряжений или выполнением функции управляемого делителя, коммутационный релятор применяется исключительно для создания схем управляемого сравнительного выбора групп сигналов, релятор не может быть использован в качестве универсального устройства для оперативного управления вычислением произвольных многомерных функций.
Техническим результатом является упрощение оперативного управления аналоговыми процессорами за счет применения унифицированных процедур логической обработки сигналов.
Поставленная цель достигается тем, что в способе каждый аналоговый сигнал дополняют логическим сигналом готовности, формируя сигнальный кортеж, сигнальные кортежи объединяют в обрабатываемые группы, к каждой группе кортежей применяют определенную для нее процедуру обработки процедура активируется в том и только в том случае, если конъюнкция логических сигналов готовности группы равна единице, в результате выполнения активированной процедуры формируют выходной сигнальный кортеж, в котором аналоговый сигнал определяется аналоговой функцией процедуры обработки, а логический сигнал готовности равен конъюнкции логических сигналов готовности входных сигнальных кортежей, в случае, если конъюнкция логических
сигналов готовности группы равна нулю, формируют выходной сигнальный кортеж, в котором логический сигнал готовности равен нулю, а аналоговый сигнал отсутствует.
Сигнальный кортеж дополняют логическим сигналом запрета, который имеет обратное значение относительно сигнала готовности, и используют его для блокировки несовместимых процедур обработки сигналов; для блокировки обработки группы сигналов сигнал запрета из несовместимой процедуры добавляют в конъюнкцию входных сигналов готовности группы; к группе сигналов применяют процедуру аналоговой обработки в том и только в том случае, если конъюнкция всех логических сигналов готовности группы и сигналов запрета, полученных из несовместимых процедур, для данного обработчика равна единице, при этом формируют новый сигнальный кортеж, в котором аналоговый сигнал равен значению функции аналоговой обработки, логический сигнал готовности равен конъюнкции всех входных логических сигналов готовности группы и сигналов запрета.
Для обработки входных аналоговых сигналов применяют несовместные процедуры, которые ни при каких сочетаниях входных сигналов не могут быть выполнены одновременно, каждую несовместную процедуру применяют для обработки определенной только для нее группы входных сигналов, группы входных сигналов различных несовместных процедур не совпадают, выходы обработчиков несовместных процедур объединяют, при этом на объединенном выходе единовременно получают аналоговый сигнал только одной из несовместных процедур обработки, логический сигнал готовности объединения несовместных процедур обработки приравнивают дизъюнкции всех входных логических сигналов объединения несовместных процедур.
Поставленная цель в устройстве ситуационного управления (ситуаторе) достигается тем, что ситуатор включает: аналоговый блок, реализующий функцию обработки F(y1,y2,…,yk1), управляемый замыкающий ключ, логический блок, выполняющий логическую функцию «И» входных предикатных переменных - x1Λx2…Λxk2 (k1≤k2), инвертор; входы аналогового блока подключены к аналоговым входам ситуатора, выход аналогового блока подключен к первому информационному контакту ключа, второй информационный контакт ключа подключен к аналоговому выходу ситуатора; логические входы ситуатора подключены к входам логического блока, выход логического блока подключен к управляющему входу ключа, к первому логическому выходу ситуатора и к инвертору, выход инвертора подключен ко второму логическому выходу ситуатора.
В способе каждый аналоговый сигнал у дополнятся логическим сигналом готовности x, образуя сигнальный кортеж
ε ¯ = ( y , x )
Figure 00000004
,
который несет информацию не только о значении аналогового сигнала y, но и определяет логику его обработки, так как логический сигнал готовности x подтверждает присутствие аналогового сигнала в кортеже и дает разрешение на его обработку аналоговыми блоками устройства. Сигнальный кортеж будем называть активированным, если х=1, в противном случае сигнальный кортеж становится пассивным и аналоговый сигнал y не обрабатывается.
Структурирование передаваемых сигналов в виде сигнальных кортежей позволяет унифицировать логическую обработку аналоговых сигналов. Пусть U={u1, u2, …, un} - множество входных аналоговых сигналов устройства, a Q={q1, q2, …, qn} - множество входных логических сигналов, определяющих необходимость обработки или факт подачи на обработку соответствующих им входных аналоговых сигналов, которые необходимо преобразовать в выходные аналоговые сигналы uвых1, uвых2, …, uвыхр. Требуется получить значение аналоговых сигналов uвых путем преобразования входных аналоговых сигналов. Входные сигнальные кортежи (u1, q1), (u2, q2), …, (un, qn) необходимо преобразовать в выходные сигнальные кортежи (uвых1, qвых1), (uвых2, qвых2), …, (uвыхр, qвыхр). Для полученных процедур преобразования запишем правила формирования выходных сигналов на p выходах устройства обработки:
u в ы х 1 = { Ф 1 ( U ¯ 1 )  при q вых1 = 1 н е т  значения при q вых1 = 0 u в ы х 2 = { Ф 2 ( U ¯ 2 )  при q вых2 = 1 н е т  значения при q вых2 = 0 u в ы х p = { Ф p ( U ¯ p )  при q выхp = 1 н е т  значения при q выхp = 0 ( 1 )
Figure 00000005
Figure 00000006
где qвыхj=∧qCQjq, QjCQ - подмножество j-й группы входных сигналов готовности устройства, Ф1, …, Фp - процедуры преобразования групп входных аналоговых сигналов U ¯ j C U
Figure 00000007
при j = 1 ÷ p ¯
Figure 00000008
. Как следует из выражения (1), аналоговый сигнал на выходе j-й процедуры появится в том и только в том случае, если все логические сигналы готовности j-й группы сигнальных кортежей равны логической единице.
Каждое из преобразований (1) выполняет процедуру обработки сигнальных кортежей и в дальнейшем может быть использовано для встраивания в более сложные структуры обработки аналоговых сигналов, работающие по тем же правилам. Оперативное управление устройством обработки сигналов реализуется выбором обрабатывающих процедур путем подачи на входы логических сигналов готовности.
Правило (1) не позволяет учитывать связи между различными маршрутами преобразования сигналов. Построение более сложных маршрутов преобразования аналоговых сигналов можно осуществить введением понятия несовместимости процедур обработки. Две процедуры обработки несовместимы, если выполнение одной из них делает недопустимой вторую. Для блокировки подключения несовместимого обработчика дополним сигнальный кортеж Yj отрицанием логического сигнала готовности ר xj,
Yj=(yj, xj, ¬xj)
В дальнейшем сигнал ר xj будем называть сигналом запрета.
Правило (2) формирования выходных сигналов на p выходах устройства обработки изменится следующим образом:
u в ы х 1 = { Ф 1 ( U ¯ 1 )  при q вых1 ' = 1 н е т  значения при q вых1 ' = 0 u в ы х 2 = { Ф 2 ( U ¯ 2 )  при q вых2 ' = 1 н е т  значения при q вых2 ' = 0 u в ы х p = { Ф p ( U ¯ p )  при q выхр ' = 1 н е т  значения при q выхр ' = 0 ( 2 )
Figure 00000009
, где q в ы х i '
Figure 00000010
при i = 1 ÷ p ¯
Figure 00000011
может принимать значения: q в ы х i ' = q в ы х i
Figure 00000012
, если несовместимые процедуры обработки отсутствуют или q в ы х i ' = q в ы х i i j ¬ q в ы х j
Figure 00000013
, если существует несовместимая процедура обработки Ф j ( U ¯ J )
Figure 00000014
.
Правило (2) расширяет возможности способа оперативного управления обработкой входных сигналов. Допускается блокировка процедуры Ф i ( U ¯ I )
Figure 00000015
процедурой Ф j ( U ¯ J )
Figure 00000016
, i≠j, когда q в ы х i ' = q в ы х i ¬ q в ы х j
Figure 00000017
, a q в ы х j ' = q в ы х j
Figure 00000018
. Такая блокировка несимметрична по управлению. При этом процедура Ф j ( U ¯ J )
Figure 00000019
будет управляющей (доминирующей), а процедура Ф i ( U ¯ I )
Figure 00000020
подчиненной относительно Ф j ( U ¯ J )
Figure 00000021
. При появлении на входе устройства группы сигналов U ¯ J
Figure 00000022
процедура обработки Ф i ( U ¯ I )
Figure 00000023
будет отключаться. Возможна и взаимная (симметричная) блокировка процедур Ф i ( U ¯ J )
Figure 00000024
и Ф j ( U ¯ J )
Figure 00000025
, i≠j, q в ы х i ' = q в ы х i ¬ q в ы х j
Figure 00000017
, а q в ы х j ' = q в ы х j ¬ q в ы х i
Figure 00000026
. В последнем случае приоритет имеет обработка, инициированная первой. Ситуация удерживается до сброса управляющих логических сигналов из Q.
Представленные выше правила управления обработкой сигналов позволяют получать на каждом выходе устройства реализацию только одной функции преобразования аналоговых сигналов в зависимости от сигналов на входе. На практике часто требуется на одном выходе устройства получать различные функции обработки аналоговых сигналов. Рассмотрим способ расширения возможностей управления обработкой путем мультиплексирования процедур преобразования сигналов на одном выходе в зависимости от подачи на входы различных групп сигналов. Для этого введем понятие несовместности процедур обработки. Две процедуры обработки сигналов будут несовместны, если ни при каких комбинациях входных сигналов они не могут выполняться одновременно.
Правило формирования выходных сигналов на выходе устройства, объединяющего несовместные процедуры обработки, будет выглядеть
u в ы х = { Ф 1 ( U ¯ 1 )  при q вых1 ' = 1 Ф p ( U ¯ p )  при q выхp ' = 1 н е т  значения при q вых ' = 0 ( 3 )
Figure 00000027
, где q в ы х j ' = q Q j q i j ¬ q в ы х i '
Figure 00000028
, QjCQ - группа входных сигналов готовности для j-й несовместной процедуры обработки, и ∀qвыхi, qвыхj∧qвыхi≡0 при i≠j, i = 1 ÷ p ¯
Figure 00000029
, j = 1 ÷ p ¯
Figure 00000030
.
Сигнал готовности xвых на объединенном выходе устройства, реализующего несовместные процедуры, определяется как дизъюнкция сигналов готовности входных сигнальных кортежей: хвых=q1V…Vqn, образуя с аналоговым сигналом выходной кортеж (uвых, xвых).
Для реализации процедур преобразования сигнальных кортежей по правилам (1)-(3) предлагается использовать устройство ситуационного управления (ситуатор). На основе ситуатора могут создаваться устройства, выполняющие более сложные процедуры ситуационного управления по тем же правилам. Структурная схема ситуатора показана на фиг.1. На фиг.2 показано принятое здесь обозначение ситуатора в схемах. Ситуатор включает аналоговый блок 1, реализующий функцию обработки F j ( Y ¯ j )
Figure 00000031
, управляемый ключ 2, блок 3, выполняющий логическую функцию И, инвертор 4. На входы 51, 52, …, 5k1 аналогового блока поступают входные аналоговые сигналы Y ¯ j = ( y j 1 ,  y j2 ,   , y jk1 )
Figure 00000032
, которые обрабатываются и через открытый ключ 2 передаются на выход 6 ситуатора. Ключ открыт, когда на выходе блока 3 установлена логическая единица. На входы 71, 72, …, 7k2 блока 3 поступают входные управляющие сигналы с входов устройства, сигналы готовности с выходов 8 других ситуаторов, сигналы запрета с выходов 9 других ситуаторов. На выход 8 ситуатора подается сигнал готовности, который формируется при готовности всех исходных данных и при отсутствии сигналов запрета. На выход 9 ситуатора подается сигнал запрета, обратный сигналу готовности. Очевидно, что k1≤k2.
Схемная реализация способа в виде соединения ситуаторов позволяет получать различные устройства, в которых выполняется оперативное управление выходными функциями. Благодаря универсальности структуры сигналов, устройства на основе способа и модулей ситуационного управления легко объединять между собой, наращивая их функциональную сложность.
Рассмотрим пример применения способа для мультиплексирования интегралов двух функций ƒ1(y1) и ƒ2(y2) при подаче на два аналоговых входа напряжений y1 и y2. Результат, который должен быть получены на выходе мультиплексора в зависимости от значений управляющих сигналов q1 и q2 на логических входах, определяется ситуационной таблицей (Таблица 1).
Таблица 1
q1=0 q1=1
q2=0 Нет значения ∫ƒ1(y1)dy
q2=l ∫ƒ2(y2)dy ∫ƒ1(y1)dy
Схема, выполняющая поставленную задачу, изображена на фиг.3. В схеме применены три ситуатора 10, 11, 12 и схема 2 или 13. На аналоговый вход 14 устройства подается напряжение y1, на аналоговый вход 15 подается напряжение y2. Управляющие сигналы q1 и q2 подаются соответственно на входы 16 и 17. Аналоговый блок ситуатора 10 выполняет функцию ƒ1(y1), аналоговый блок ситуатора 11 выполняет функцию ƒ2(y2), аналоговый блок ситуатора 12 выполняет интегрирование сигнала. Функции ƒ1 и ƒ2 несовместны, так как при активации функции ƒ1(y1) на вход ситуатора 11 со второго логического выхода ситуатора 10 подается блокирующий сигнал. Таким образом, на вход интегратора подается либо сигнал функции ƒ1(y1) при q1=1, либо сигнал функции ƒ2(y2) при q1=0 и q2=1, либо ничего не поступает при q1=0 и q2=0, так как выходные ключи ситуаторов 10 и 11 в последнем случае разомкнуты. В первых двух случаях на логическом выходе 18 устройства будет сформирован сигнал готовности (логическая единица), а на выходе 19 будет выполнятся интегрирование одной из двух функций. При q1=0 и q2=0 на логическом выходе 18 будет ноль, блокирующий работу модулей ситуационного управления, подключенных к выходу рассматриваемого устройства.
Унификация сигналов на входах и выходах позволяет применять схему мультиплексора выборочного интегрирования в качестве более сложного устройства ситуационного управления (фиг.4).
Проведенный заявителем анализ уровня техники позволил установить, что аналоги, характеризующиеся совокупностями существенных признаков, тождественными всем признакам заявленного способа и устройства, отсутствуют, что указывает на соответствие заявленного изобретения условию патентоспособности "новизна".
Предложенные способ и устройство являются промышленно применимыми к существующим техническим средствам и соответствуют критерию «изобретательский уровень», так как они явным образом не следуют из уровня техники.
Таким образом, предложенное техническое решение соответствует установленным условиям патентоспособности изобретения.
Источники информации
1. Кувшинов А.А. Способ преобразования напряжения. RU 2215363, МПК Н02М 9/00, G06G 7/25.
2. Волгин Л.И. Реляторные процессоры для ранговой и порядковой обработки аналоговых сигналов // Электронное моделирование. - 1991 - №4. С.28-32.
3. Волгин Л.И. Коммутационный релятор для воспроизведения базовых операций комплементарной алгебры. RU 2170456, МПК G06G 7/25.

Claims (4)

1. Способ управления аналоговыми вычислениями, в котором выполняют выбор процедур обработки аналоговых сигналов путем подачи на управляющие входы логических сигналов, отличающийся тем, что каждый аналоговый сигнал дополняют логическим сигналом готовности, формируя сигнальный кортеж, сигнальные кортежи объединяют в обрабатываемые группы, к каждой группе кортежей применяют определенную для нее процедуру обработки, процедура активируется в том и только в том случае, если конъюнкция логических сигналов готовности группы равна единице, в результате выполнения активированной процедуры формируют выходной сигнальный кортеж, в котором аналоговый сигнал определяется аналоговой функцией процедуры обработки, а логический сигнал готовности равен конъюнкции логических сигналов готовности входных сигнальных кортежей, в случае, если конъюнкция логических сигналов готовности группы равна нулю, формируют выходной сигнальный кортеж, в котором логический сигнал готовности равен нулю, а аналоговый сигнал отсутствует.
2. Способ управления аналоговыми вычислениями по п.1, отличающийся тем, что сигнальный кортеж дополняют логическим сигналом запрета, который имеет обратное значение относительно сигнала готовности, и используют его для блокировки несовместимых процедур обработки сигналов; для блокировки обработки группы сигналов сигнал запрета из несовместимой процедуры добавляют в конъюнкцию входных сигналов готовности группы; к группе сигналов применяют процедуру аналоговой обработки в том и только в том случае, если конъюнкция всех логических сигналов готовности группы и сигналов запрета, полученных из несовместимых процедур, для данного обработчика равна единице, при этом формируют новый сигнальный кортеж, в котором аналоговый сигнал равен значению функции аналоговой обработки, логический сигнал готовности равен конъюнкции всех входных логических сигналов готовности группы и сигналов запрета.
3. Способ управления аналоговыми вычислениями по п.1, отличающийся тем, что для обработки входных аналоговых сигналов применяют несовместные процедуры, которые ни при каких сочетаниях входных сигналов не могут быть выполнены одновременно, каждую несовместную процедуру применяют для обработки определенной только для нее группы входных сигналов, группы входных сигналов различных несовместных процедур не совпадают, выходы обработчиков несовместных процедур объединяют, при этом на объединенном выходе единовременно получают аналоговый сигнал только одной из несовместных процедур обработки, логический сигнал готовности объединения несовместных процедур обработки приравнивают дизъюнкции всех входных логических сигналов объединения несовместных процедур.
4. Устройство ситуационного управления для осуществления управления аналоговыми вычислениями, содержащее аналоговый блок, реализующий функцию обработки F(y1,y2,…,yk1), управляемый замыкающий ключ, логический блок, выполняющий логическую функцию «И» входных предикатных переменных - x1Λx2…Λ xk2 (k1≤k2), инвертор, отличающееся тем, что входы аналогового блока подключены к аналоговым входам устройства, выход аналогового блока подключен к первому информационному контакту ключа, второй информационный контакт ключа подключен к аналоговому выходу устройства; логические входы устройства подключены к входам логического блока, выход логического блока подключен к управляющему входу ключа, к первому логическому выходу устройства и к инвертору, выход инвертора подключен ко второму логическому выходу устройства.
RU2013110770/08A 2013-03-12 2013-03-12 Способ управления аналоговыми вычислениями и устройство для его осуществления RU2541850C2 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2013110770/08A RU2541850C2 (ru) 2013-03-12 2013-03-12 Способ управления аналоговыми вычислениями и устройство для его осуществления

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2013110770/08A RU2541850C2 (ru) 2013-03-12 2013-03-12 Способ управления аналоговыми вычислениями и устройство для его осуществления

Publications (2)

Publication Number Publication Date
RU2013110770A RU2013110770A (ru) 2014-09-20
RU2541850C2 true RU2541850C2 (ru) 2015-02-20

Family

ID=51583374

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2013110770/08A RU2541850C2 (ru) 2013-03-12 2013-03-12 Способ управления аналоговыми вычислениями и устройство для его осуществления

Country Status (1)

Country Link
RU (1) RU2541850C2 (ru)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2647672C1 (ru) * 2017-03-22 2018-03-16 Федеральное государственное бюджетное образовательное учреждение высшего образования "Московский авиационный институт (национальный исследовательский университет)" Аналоговый процессор с функциями управления вычислениями
RU2739723C1 (ru) * 2020-09-25 2020-12-28 Федеральное государственное бюджетное образовательное учреждение высшего образования "Московский авиационный институт (национальный исследовательский университет)" Континуальный процессор

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5061866A (en) * 1990-08-06 1991-10-29 The Ohio State University Research Foundation Analog, continuous time vector scalar multiplier circuits and programmable feedback neural network using them
RU2102788C1 (ru) * 1991-12-25 1998-01-20 Центр экспериментальных исследований космодрома "Плесецк" Устройство для ситуационного управления
RU2170456C1 (ru) * 2000-11-10 2001-07-10 Ульяновский государственный технический университет Коммутационный релятор для воспроизведения базовых операций комплементарной алгебры
RU2215363C2 (ru) * 2001-11-13 2003-10-27 Абрамов Геннадий Николаевич Способ преобразования напряжения
RU2257612C1 (ru) * 2003-12-05 2005-07-27 Ульяновский государственный технический университет Конъюнктивно-дизъюнктивный релятор с блокировкой

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5061866A (en) * 1990-08-06 1991-10-29 The Ohio State University Research Foundation Analog, continuous time vector scalar multiplier circuits and programmable feedback neural network using them
RU2102788C1 (ru) * 1991-12-25 1998-01-20 Центр экспериментальных исследований космодрома "Плесецк" Устройство для ситуационного управления
RU2170456C1 (ru) * 2000-11-10 2001-07-10 Ульяновский государственный технический университет Коммутационный релятор для воспроизведения базовых операций комплементарной алгебры
RU2215363C2 (ru) * 2001-11-13 2003-10-27 Абрамов Геннадий Николаевич Способ преобразования напряжения
RU2257612C1 (ru) * 2003-12-05 2005-07-27 Ульяновский государственный технический университет Конъюнктивно-дизъюнктивный релятор с блокировкой

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2647672C1 (ru) * 2017-03-22 2018-03-16 Федеральное государственное бюджетное образовательное учреждение высшего образования "Московский авиационный институт (национальный исследовательский университет)" Аналоговый процессор с функциями управления вычислениями
RU2739723C1 (ru) * 2020-09-25 2020-12-28 Федеральное государственное бюджетное образовательное учреждение высшего образования "Московский авиационный институт (национальный исследовательский университет)" Континуальный процессор

Also Published As

Publication number Publication date
RU2013110770A (ru) 2014-09-20

Similar Documents

Publication Publication Date Title
Deli npn-Soft sets theory and their applications
Li et al. On controllability of dependent siphons for deadlock prevention in generalized Petri nets
Di Bernardo et al. Contraction analysis for a class of nondifferentiable systems with applications to stability and network synchronization
RU2541850C2 (ru) Способ управления аналоговыми вычислениями и устройство для его осуществления
WO2020131386A1 (en) Decision tree training using a database system
Wiśniewski et al. Theoretical aspects of Petri nets decomposition based on invariants and hypergraphs
Allahverdi Two-machine proportionate flowshop scheduling with breakdowns to minimize maximum lateness
Proskurnikov et al. A general criterion for synchronization of incrementally dissipative nonlinearly coupled agents
Bhat et al. Complete synchronisation of non-identical fractional order hyperchaotic systems using active control
Abdelfattah A parametric approach to solve neutrosophic linear programming models
Ren et al. Passivity and pinning passivity of complex dynamical networks with spatial diffusion coupling
US20160042097A1 (en) System and method for concurrent multi-user analysis of design models
Liao et al. Delay-dependent exponential stability analysis of delayed cellular neural networks
Birman Full-group and subgroup methods in crystal physics
CN107908797A (zh) 一种实时etl数据流转换处理技术方法与系统
Pin Theme and variations on the concatenation product
Huang et al. Scheduling of FMS based on binary decision diagram and Petri net
Samuel et al. Innovative approaches for n-valued interval neutrosophic sets and their execution in medical diagnosis
Li et al. Comparison of two deadlock prevention methods for different-size flexible manufacturing systems
Hua et al. Containment control of fully heterogeneous linear multi-agent systems with switching topologies
Yang Group scheduling in a two-stage flowshop
Thangaselvi et al. Improving the efficiency of MapReduce scheduling algorithm in Hadoop
Li et al. Period of processing for multi-entry and multi-outlet non-blocking serial production line
Xue et al. Solving directed hamilton path problem in parallel by improved SN P system
Ampadu Sojourn times for the one dimensional grover walk