RU2519270C1 - Источник опорного напряжения - Google Patents

Источник опорного напряжения Download PDF

Info

Publication number
RU2519270C1
RU2519270C1 RU2012145480/08A RU2012145480A RU2519270C1 RU 2519270 C1 RU2519270 C1 RU 2519270C1 RU 2012145480/08 A RU2012145480/08 A RU 2012145480/08A RU 2012145480 A RU2012145480 A RU 2012145480A RU 2519270 C1 RU2519270 C1 RU 2519270C1
Authority
RU
Russia
Prior art keywords
transistor
output
base
emitter
resistor
Prior art date
Application number
RU2012145480/08A
Other languages
English (en)
Other versions
RU2012145480A (ru
Inventor
Евгений Иванович Старченко
Иван Васильевич Барилов
Павел Сергеевич Кузнецов
Original Assignee
Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ФГБОУ ВПО "ЮРГУЭС")
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ФГБОУ ВПО "ЮРГУЭС") filed Critical Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ФГБОУ ВПО "ЮРГУЭС")
Priority to RU2012145480/08A priority Critical patent/RU2519270C1/ru
Publication of RU2012145480A publication Critical patent/RU2012145480A/ru
Application granted granted Critical
Publication of RU2519270C1 publication Critical patent/RU2519270C1/ru

Links

Images

Landscapes

  • Amplifiers (AREA)
  • Logic Circuits (AREA)

Abstract

Устройство относится к области электротехники. Техническим результатом является повышение температурной стабильности при одновременном повышении нагрузочной способности. Устройство содержит первый транзистор, эмиттером подключенный к общей шине, коллектором - к точке соединения первого вывода первого резистора и базы второго транзистора, второй вывод резистора подключен к первому выходу повторителя тока, эмиттер второго транзистора подключен к общей шине, его коллектор соединен с входом повторителя тока, третий транзистор, база и коллектор которого объединены и соединены с первым выводом второго резистора, второй вывод второго резистора подключен к выходу устройства, эмиттер третьего транзистора подключен к общей шине, а также содержит третий резистор, четвертый и пятый транзисторы, причем третий резистор включен между базой первого транзистора и первым выходом повторителя тока, база четвертого транзистора соединена с базой третьего транзистора, эмиттер четвертого транзистора подключен к общей шине, а его коллектор - к точке соединения второго выхода повторителя тока и базы пятого транзистора, а его эмиттер соединен с выходом устройства. 6 ил.

Description

Устройство относится к области электротехники и может быть использовано в качестве температурно-стабильного источника опорного напряжения (ИОН) с повышенной нагрузочной способностью.
Известны температурно-стабильные источники опорного напряжения, основанные на ширине запрещенной зоны, однако необладающие достаточно высокой стабильностью по другим параметрам. Например, стабильность выходного напряжения для диода Видлара [Соклоф С. Аналоговые интегральные схемы: Пер. с англ. - М.: Мир, 1988. - С.206, рис.3.33] зависит от протекающего через него тока.
Наиболее близким техническим решением, принятым за прототип, является источник опорного напряжения (ИОН), приведенный на фиг.1 [US Patent No 6528979 B2. Reference current circuit and reference voltage circuit (fig.23) / Kimura, K. - Mar. 4, 2003].
Схема прототипа (фиг.1) содержит первый транзистор, эмиттером подключенный к общей шине, коллектор которого через первый резистор соединен с первым выходом повторителя тока, питающий вход которого подключен к шине питания, база первого транзистора соединена с первым выходом повторителя тока, второй транзистор, эмиттер которого подключен к общей шине, база - к коллектору первого транзистора, а коллектор второго транзистора соединен со входом повторителя тока, третий транзистор, эмиттер которого подключен к общей шине, его база и коллектор объединены и через второй резистор подключены ко второму выходу повторителя тока, являющегося выходом устройства.
Основным недостатком прототипа является его относительно низкая температурная стабильность и малая нагрузочная способность.
Задачей предлагаемого изобретения является увеличение температурной стабильности при одновременном повышении нагрузочной способности.
Для решения поставленной задачи в схему прототипа, содержащего первый транзистор, эмиттером подключенный к общей шине, коллектором - к точке соединения первого вывода первого резистора и базы второго транзистора, второй вывод резистора подключен к первому выходу повторителя тока, питающий вход которого соединен с шиной питания, эмиттер второго транзистора подключен к общей шине, его коллектор соединен с входом повторителя тока, третий транзистор, база и коллектор которого объединены и соединены с первым выводом второго резистора, второй вывод второго резистора подключен к выходу устройства, эмиттер третьего транзистора подключен к общей шине, согласно изобретению введены третий резистор, четвертый и пятый транзисторы, причем третий резистор включен между базой первого транзистора и первым выходом повторителя тока, база четвертого транзистора соединена с базой третьего транзистора, эмиттер четвертого транзистора подключен к общей шине, а его коллектор - к точке соединения второго выхода повторителя тока и базы пятого транзистора, коллектор пятого транзистора подключен к шине питания, а его эмиттер соединен с выходом устройства.
Заявляемый ИОН (фиг.2) содержит первый транзистор 1, эмиттер которого соединен с общей шиной, коллектор первого транзистора 1 через первый резистор 2 соединен с первым выходом повторителя тока 3, база второго транзистора 4 соединена с коллектором первого транзистора 1, эмиттер второго транзистора 4 подключен к общей шине, его коллектор соединен с входом повторителя тока 3, питающий вход повторителя тока 3 подключен к шине питания, третий транзистор 5, эмиттер которого подключен к общей шине, а его база и коллектор объединены и через второй резистор подключены к выходу устройства, четвертый транзистор 7, базой подключенный к базе третьего транзистора 5, эмиттером - к общей шине, а коллектором - к точке соединения базы пятого транзистора 8 и второго выхода повторителя тока 3, третий резистор 9, включенный между базой первого транзистора 1 и первым выходом повторителя тока 3, причем коллектор пятого транзистора 8 подключен к шине питания, а его эмиттер - к выходу устройства.
Работу заявляемого ИОН можно пояснить следующим образом.
Как и в схеме прототипа, температурно-стабильное опорное напряжение на выходе устройства формируется за счет суммы падения напряжений на втором резисторе 6 и переходе база-эмиттер третьего транзистора 5:
U В Ы Х = I Э 8 R 6 + U Б Э .5 ,                                            ( 1 )
Figure 00000001
где IЭ8 - ток эмиттера пятого транзистора 8; UБЭ.5 - напряжение база-эмиттер третьего транзистора 5.
Если ток IЭ8 имеет положительный температурный дрейф, то при выполнении определенных условий результирующий температурный дрейф выходного напряжения можно сделать нулевым.
Ток IЭ8 можно определить следующим образом:
( I В Ы Х 2 I 7 ) ( β 8 + 1 ) = I Э 8 ,                                         ( 2 )
Figure 00000002
где IВЫХ2 - выходной ток повторителя тока 3 на втором выходе; I7 - ток коллектора четвертого транзистора 7; β8 - коэффициент усиления тока базы пятого транзистора 8.
При условии, что коэффициент передачи повторителя тока на четвертом транзисторе 7 и третьем транзисторе 5 равен единице, то есть I7≈IЭ8, из (2) следует:
I Э 8 I В Ы Х 2 β 8 + 1 β 8 + 2 I В Ы Х 2 = I В Х   ,                                       ( 3 )
Figure 00000003
где IВХ - входной ток повторителя тока 3; β8>>1, а коэффициент передачи повторителя тока 3 по любому из выходов равен единице.
Определим входной ток повторителя тока 3 следующим образом:
I В Х = I 4 = I В Ы Х 1 = U Б Э .1 + I Б 1 R 9 U Б Э .4 R 2 ,                               ( 4 )
Figure 00000004
где UБЭ.4 - напряжение база-эмиттер второго транзистора 4; UБЭ.1 - напряжение база-эмиттер первого транзистора 1; IБ1 - ток базы первого транзистора 1; R2 - сопротивление первого резистора 2; R9 - сопротивление третьего резистора 9.
С учетом того, что I Б 1 = I К 1 β 1 I В Х β 1 I В Ы Х 1 β 1
Figure 00000005
, где IК1 - ток коллектора первого транзистора 1; β1 - коэффициент усиления тока базы первого транзистора 1, выражение (4) можно представить следующим образом:
I В Х = I В Ы Х 2 = Δ U Б Э .1,4 R 2 ( 1 R 9 β 1 R 2 ) Δ U Б Э .1,4 R 2 ( 1 + R 9 β 1 R 2 ) ,                                ( 5 )
Figure 00000006
где Δ U Б Э .1,4 = ϕ Т ln N I К 1 I К 4 ϕ Т ln N I В Ы Х 1 I В Х = ϕ Т ln N
Figure 00000007
; φТ=kT/ q - температурный потенциал; k - постоянная Больцмана; Т - абсолютная температура; q - заряд электрона при условии, что β1R2>>R9, что на самом деле и реализуется.
Как показано в [Разевиг В.Д. Система сквозного проектирования электронных устройств DesingLab 8.0. - М.: СОЛОН-Р, 2003. С.301], температурная зависимость коэффициента усиления тока базы для биполярного транзистора может быть представлена как
β = β 0 Т 3 Т 0 3 ,                                                     ( 6 )
Figure 00000008
где β0 - начальное значение коэффициента усиления тока базы при начальной (комнатной) температуре Т0.
После подстановки (6) и (5) в (1) с учетом (3) получаем:
U В Ы Х = ( 1 + R 9 Т 0 3 R 2 Т 3 ) R 6 R 2 ϕ Т ln N + U Б Э .5                                ( 7 )
Figure 00000009
Дифференцируя (7) по температуре и приравнивая производную нулю, найдем условия, при которых выходное напряжение не будет зависеть от температуры.
Отметим, что в отличие от классических ИОН на основе ширины запрещенной зоны [Соклоф С. Аналоговые интегральные схемы: Пер. с англ. - М.: Мир, 1988, С.240, рис.33.27] выражение (7) содержит составляющую, пропорциональную Т1/2, что позволяет скомпенсировать квадратичную температурную составляющую дрейфа выходного напряжения заявляемого ИОН.
Результаты моделирования заявляемого ИОН в среде PSpice при изменении температуры приведены на фиг.3. В качестве активных компонентов использованы модели аналогового базового матричного кристалла, выпускаемые Минским НПО «Интеграл» [Дворников О.В. Аналоговый биполярно-полевой БМК с расширенными функциональными возможностями / О.В. Дворников, В.А. Чеховской // Chip News. - 1999. - №2. - С.21-23].
Результаты моделирования показывают, что заявляемый ИОН имеет абсолютную нестабильность выходного напряжения в диапазоне температур от -40°С до 120°С не более ±242 мкВ, что в относительных единицах составляет ±0,017%, а относительный температурный дрейф в указанном диапазоне температур не превышает ±16 ppm/K. Кроме того, по виду кривой выходного напряжения можно утверждать, что доминирующая погрешность выходного напряжения определяется составляющими температурного дрейфа третьего порядка. Это подтверждается и видом производной выходного напряжения по температуре, так как она имеет второй порядок.
Для сравнения на фиг.4 приведены результаты моделирования схемы прототипа при аналогичных условиях, которые показывают, что абсолютный дрейф выходного напряжения ИОН, выполненного по схеме прототипа, составляет ±720 мкВ, что в относительных единицах составляет ±0,065%, что почти в три раза хуже, чем в схеме заявляемого ИОН, а относительный температурный дрейф достигает ±34 ppm/K, что в два раза хуже соответствующего параметра в схеме заявляемого ИОН.
Покажем, что в схеме заявляемого ИОН нагрузочная способность также выше.
Для схемы прототипа можно записать:
U В Ы Х . П = ( I В Ы Х 2. П I Н . П ) R 2. П + U Б Э .3 П ,                                            ( 8 )
Figure 00000010
где IВЫХ2.П - выходной ток повторителя тока прототипа (фиг.1); IН.П - ток нагрузки в схеме прототипа; R2.П - сопротивление резистора R2; UБЭ.3П - напряжение база-эмиттер транзистора VT3.
Дифференцируя (8) по току нагрузки, найдем выходное сопротивление ИОН, выполненного по схеме прототипа:
r В Ы Х . П = d U В Ы Х . П d I Н . П = R 2. П r Э .3 П ,                                               ( 9 )
Figure 00000011
где rЭ.3П - дифференциальное сопротивление эмиттера транзистора VT3.
То есть, в основном, выходное сопротивление, а следовательно, и нагрузочная способность определяются сопротивлением резистора R2, что является очевидным результатом.
Для выходного напряжения ИОН, выполненного по схеме прототипа, с учетом тока нагрузки на основе выражений (1-3) можно записать:
U В Ы Х = I В Ы Х .2 ( β 5 + 1 β 5 + 2 I Н β 5 + 2 ) R 6 + U Б Э .5 .                                  ( 10 )
Figure 00000012
Дифференцируя (10) по току нагрузки, находим выходное сопротивление заявляемого ИОН:
r В Ы Х .3 = d U В Ы Х d I Н = R 6 + r Э .5 β 5 + 2 ,                                       ( 11 )
Figure 00000013
где rЭ.5 - дифференциальное сопротивление эмиттера третьего транзистора 5.
Сопоставление выражений (9) и (10) показывает, что выходное сопротивление заявляемого ИОН по сравнению со схемой прототипа, по крайней мере, в β раз ниже, что говорит о более высокой нагрузочной способности заявляемого ИОН.
На фиг.5 и фиг.6 представлены результаты моделирования схемы заявляемого ИОН и схемы прототипа соответственно при изменении тока нагрузки.
Ток нагрузки заявляемого ИОН изменялся до тех пор, пока изменение выходного напряжения составило 484 мкВ, то есть максимальное отклонении от минимума до максимума, полученное в диапазоне изменения температур. При этом ток нагрузки составил 13 мкА.
При том же изменении тока нагрузки в схеме ИОН прототипа максимальное изменение напряжения составили 27,4 мВ, что более чем в 50 раз хуже, чем в схеме заявляемого ИОН.
Таким образом, поставленная задача - повышение температурной стабильности и повышение нагрузочной способности ИОН решена, что подтверждается результатами анализа и схемотехнического моделирования.

Claims (1)

  1. Источник опорного напряжения, содержащий первый транзистор, эмиттером подключенный к общей шине, коллектором - к точке соединения первого вывода первого резистора и базы второго транзистора, второй вывод резистора подключен к первому выходу повторителя тока, питающий вход которого соединен с шиной питания, эмиттер второго транзистора подключен к общей шине, его коллектор соединен с входом повторителя тока, третий транзистор, база и коллектор которого объединены и соединены с первым выводом второго резистора, второй вывод второго резистора подключен к выходу устройства, эмиттер третьего транзистора подключен к общей шине, отличающийся тем, что в устройство введены третий резистор, четвертый и пятый транзисторы, причем третий резистор включен между базой первого транзистора и первым выходом повторителя тока, база четвертого транзистора соединена с базой третьего транзистора, эмиттер четвертого транзистора подключен к общей шине, а его коллектор - к точке соединения второго выхода повторителя тока и базы пятого транзистора, коллектор пятого транзистора подключен к шине питания, а его эмиттер соединен с выходом устройства.
RU2012145480/08A 2012-10-25 2012-10-25 Источник опорного напряжения RU2519270C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2012145480/08A RU2519270C1 (ru) 2012-10-25 2012-10-25 Источник опорного напряжения

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2012145480/08A RU2519270C1 (ru) 2012-10-25 2012-10-25 Источник опорного напряжения

Publications (2)

Publication Number Publication Date
RU2012145480A RU2012145480A (ru) 2014-04-27
RU2519270C1 true RU2519270C1 (ru) 2014-06-10

Family

ID=50515387

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2012145480/08A RU2519270C1 (ru) 2012-10-25 2012-10-25 Источник опорного напряжения

Country Status (1)

Country Link
RU (1) RU2519270C1 (ru)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6528979B2 (en) * 2001-02-13 2003-03-04 Nec Corporation Reference current circuit and reference voltage circuit
RU2344464C1 (ru) * 2007-06-18 2009-01-20 Общество с ограниченной ответственностью "Юник Ай Сиз" (ООО "Юник Ай Сиз") Источник опорного напряжения
RU94007U1 (ru) * 2009-12-03 2010-05-10 Федеральное государственное образовательное учреждение высшего профессионального образования "Ставропольский государственный аграрный университет" Источник опорного напряжения

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6528979B2 (en) * 2001-02-13 2003-03-04 Nec Corporation Reference current circuit and reference voltage circuit
RU2344464C1 (ru) * 2007-06-18 2009-01-20 Общество с ограниченной ответственностью "Юник Ай Сиз" (ООО "Юник Ай Сиз") Источник опорного напряжения
RU94007U1 (ru) * 2009-12-03 2010-05-10 Федеральное государственное образовательное учреждение высшего профессионального образования "Ставропольский государственный аграрный университет" Источник опорного напряжения

Also Published As

Publication number Publication date
RU2012145480A (ru) 2014-04-27

Similar Documents

Publication Publication Date Title
CN202394144U (zh) 一种指数温度补偿的低温漂cmos带隙基准电压源
CN110825155B (zh) 零温度系数参考电压及电流源产生电路
CN103472883A (zh) 电压产生器及能带隙参考电路
CN107624172A (zh) 参考电压
CN101320279B (zh) 电流产生器
CN107272811B (zh) 一种低温度系数基准电压源电路
CN116865740B (zh) 一种模拟乘法器电路
CN106155171A (zh) 线性温度系数补偿的带隙电压基准电路
RU2480899C1 (ru) Источник опорного напряжения
RU2519270C1 (ru) Источник опорного напряжения
TW201916591A (zh) 低耗電電源啟動重設電路與參考訊號電路
CN203950228U (zh) 电流源电路
CN104977968A (zh) 一种高阶温度补偿的带隙基准电路
CN115328262A (zh) 具有工艺补偿的低压低功耗cmos基准电压源及调试方法
JP2013161258A (ja) 電源回路
CN110568902B (zh) 一种基准电压源电路
CN104977972B (zh) 一种低压低功耗的带隙基准电路
RU2523121C1 (ru) Источник опорного напряжения
CN103226371A (zh) 具有温度曲率补偿的基准电压源
CN203102063U (zh) 具有温度曲率补偿的基准电压源
RU2473951C1 (ru) Источник опорного напряжения
TWI484316B (zh) 電壓產生器及能帶隙參考電路
RU2530260C1 (ru) Температурно стабильный источник опорного напряжения на основе стабилитрона
CN108170198B (zh) 一种温度补偿的电流产生电路
JP5707634B2 (ja) トンネル電流回路

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20141026