RU2517699C1 - Дифференциальный операционный усилитель с пассивным параллельным каналом - Google Patents

Дифференциальный операционный усилитель с пассивным параллельным каналом Download PDF

Info

Publication number
RU2517699C1
RU2517699C1 RU2012156222/08A RU2012156222A RU2517699C1 RU 2517699 C1 RU2517699 C1 RU 2517699C1 RU 2012156222/08 A RU2012156222/08 A RU 2012156222/08A RU 2012156222 A RU2012156222 A RU 2012156222A RU 2517699 C1 RU2517699 C1 RU 2517699C1
Authority
RU
Russia
Prior art keywords
transistor
input
output
inverting
emitter
Prior art date
Application number
RU2012156222/08A
Other languages
English (en)
Inventor
Николай Николаевич Прокопенко
Олег Владимирович Дворников
Александр Игоревич Серебряков
Original Assignee
Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ФГБОУ ВПО "ЮРГУЭС")
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ФГБОУ ВПО "ЮРГУЭС") filed Critical Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ФГБОУ ВПО "ЮРГУЭС")
Priority to RU2012156222/08A priority Critical patent/RU2517699C1/ru
Application granted granted Critical
Publication of RU2517699C1 publication Critical patent/RU2517699C1/ru

Links

Images

Abstract

Изобретение относится к области радиотехники и связи и может быть использовано в качестве устройства усиления аналоговых сигналов, в структуре аналоговых микросхем различного функционального назначения. Техническим результатом является уменьшение абсолютного значения систематической составляющей напряжения смещения нуля и его температурного и радиационного дрейфа. Дифференциальный операционный усилитель с пассивным параллельным каналом содержит два входных транзистора, два выходных транзистора, являющиеся полевыми транзисторами с управляющим p-n переходом, неинвертирующий каскад и управляемый источник тока. 1 з.п. ф-лы, 9 ил.

Description

Изобретение относится к области радиотехники и связи и может быть использовано в качестве устройства усиления аналоговых сигналов, в структуре аналоговых микросхем различного функционального назначения (например, в фотоприемных устройствах, решающих усилителях с малыми значениями входной проводимости).
В современной радиоэлектронной аппаратуре находят применение дифференциальные операционные усилители (ОУ) с существенными различными параметрами. Особое место занимают комплементарные каскодные ОУ [1-11]. Такие ОУ имеют предельно простую структуру и характеризуются малым энергопотреблением.
Предлагаемое изобретение относится к данному классу устройств.
Наиболее близким по сущности к заявляемому техническому решению является классическая схема дифференциального ОУ фиг.1, представленная в патенте США №4.714.894, fig. 1, которая также присутствует в большом числе других патентов и монографий, например, [12-18]. Он содержит первый 1 входной транзистор, коллектор которого соединен с первой 2 шиной источника питания, а база подключена к первому 3 неинвертирующему входу устройства, первый 4 выходной транзистор, эмиттер которого связан с эмиттером первого 1 входного транзистора, а коллектор соединен с неинвертирующим входом 5 первого 6 неинвертирующего каскада, согласованного со второй 7 шиной источника питания, выход устройства 8, соединенный с токовым выходом 9 первого 6 неинвертирующего каскада и связанный с первой 2 шиной источника питания через источник тока 10, второй 11 входной транзистор, база которого связана с первым 12 инвертирующим входом устройства, а эмиттер подключен к эмиттеру второго 13 выходного транзистора.
Существенный недостаток известного ОУ фиг.1 состоит в том, что он имеет повышенное значение систематической составляющей напряжения смещения нуля (Uсм), что связано с несимметрией его архитектуры. Кроме этого, известный ОУ характеризуется только двумя входами, что не позволяет отнести его к подклассу мультидифференциальных ОУ.
Основная задача предлагаемого изобретения состоит в уменьшении абсолютного значения Uсм, а также его температурного и радиационного дрейфа.
Дополнительная задача - увеличение числа дифференциальных входов ОУ.
Поставленная задача достигается тем, что в операционном усилителе фиг.1, содержащем первый 1 входной транзистор, коллектор которого соединен с первой 2 шиной источника питания, а база подключена к первому 3 неинвертирующему входу устройства, первый 4 выходной транзистор, эмиттер которого связан с эмиттером первого 1 входного транзистора, а коллектор соединен с неинвертирующим входом 5 первого 6 неинвертирующего каскада, согласованного со второй 7 шиной источника питания, выход устройства 8, соединенный с токовым выходом 9 первого 6 неинвертирующего каскада и связанный с первой 2 шиной источника питания через источник тока 10, второй 11 входной транзистор, база которого связана с первым 12 инвертирующим входом устройства, а эмиттер подключен к эмиттеру второго 13 выходного транзистора, предусмотрены новые элементы и связи - в качестве первого 4 и второго 13 выходных транзисторов используются полевые транзисторы с управляющим р-n переходом, затворы которых соответствуют базам, истоки - эмиттерам, а стоки - коллекторам транзисторов, затвор второго 13 выходного транзистора соединен со вторым 14 неинвертирующим входом устройства, а сток подключен ко второй 7 шине источника питания, затвор первого 4 выходного транзистора соединен со вторым 15 инвертирующим входом устройства, причем в качестве источника тока 10 используется управляемый источник тока, неинвертирующий управляющий вход 16 которого соединен с коллектором второго 11 входного транзистора.
Схема усилителя-прототипа показана на чертеже фиг.1. На чертеже фиг.2 представлена схема заявляемого устройства в соответствии с п.1 и п.2 формулы изобретения.
На чертеже фиг.3 показана схема фиг.2 с конкретным выполнением первого 6 неинвертирующего каскада и управляемого источника тока 10.
На чертеже фиг.4 показана схема фиг.2 с другим вариантом выполнения первого 6 неинвертирующего каскада и управляемого источника тока 10.
На чертеже фиг.5 представлена схема усилителя фиг.3 в среде PSpice на моделях интегральных транзисторов АБМК_1_3.
На чертеже фиг.6 показана температурная зависимость напряжения смещения нуля операционного усилителя фиг.5.
На чертеже фиг.7 приведена схема усилителя фиг.3 в среде PSpice на моделях биполярных транзисторов ФГУП НПП «Пульсар» и полевых транзисторах АБМК_1_3 с конкретным выполнением буферного усилителя 24.
На чертеже фиг.8 представлена температурная зависимость напряжения смещения нуля ОУ фиг.7, а на чертеже фиг.9 - логарифмическая амплитудно-частотная характеристика разомкнутого ОУ фиг.7.
Дифференциальный операционный усилитель с пассивным параллельным каналом фиг.2 содержит первый 1 входной транзистор, коллектор которого соединен с первой 2 шиной источника питания, а база подключена к первому 3 неинвертирующему входу устройства, первый 4 выходной транзистор, эмиттер которого связан с эмиттером первого 1 входного транзистора, а коллектор соединен с неинвертирующим входом 5 первого 6 неинвертирующего каскада, согласованного со второй 7 шиной источника питания, выход устройства 8, соединенный с токовым выходом 9 первого 6 неинвертирующего каскада и связанный с первой 2 шиной источника питания через источник тока 10, второй 11 входной транзистор, база которого связана с первым 12 инвертирующим входом устройства, а эмиттер подключен к эмиттеру второго 13 выходного транзистора. В качестве первого 4 и второго 13 выходных транзисторов используются полевые транзисторы с управляющим р-n переходом, затворы которых соответствуют базам, истоки - эмиттерам, а стоки - коллекторам транзисторов, затвор второго 13 выходного транзистора соединен со вторым 14 неинвертирующим входом устройства, а сток подключен ко второй 7 шине источника питания, затвор первого 4 выходного транзистора соединен со вторым 15 инвертирующим входом устройства, причем в качестве источника тока 10 используется управляемый источник тока, неинвертирующий управляющий вход 16 которого соединен с коллектором второго 11 входного транзистора.
На чертеже фиг.3, в соответствии с п.2 формулы изобретения, база первого 1 входного транзистора и затвор первого 4 выходного транзистора соединены с общей шиной источников питания 17. При этом управляемый источник тока 10 реализован на основе двухполюсника 18, транзисторе 19 и цепи смещения потенциалов 20, а первый 6 неинвертирующий каскад выполнен на транзисторе 21, цепи смещения потенциалов 22 и двухполюснике 23.
На чертеже фиг.4 управляемый источник тока 10 реализован на основе р-n перехода 26, транзисторов 27 и 28, а первый 6 неинвертирующий каскад выполнен на транзисторе 29, р-n переходе 30 и транзисторе 31, а также резисторе 32. Схема также содержит буферный усилитель 33, выход которого 34 является выходом устройства.
Рассмотрим факторы, определяющие систематическую составляющую напряжения смещения нуля UCM в схеме фиг.2, т.е. зависящие от схемотехники ОУ.
Токи истока и стока полевых транзисторов 4 и 13 (IИ=IС=I0) зависят от крутизны их стокозатворной характеристики при Uзи4=Uзи.13 ≈0,7 В. При идентичных р-n переходах первого 1 и второго 11 входных транзисторов, а также идентичных полевых транзисторах 13 и 4, коллекторный ток транзистора 11 и ток истока транзистора 4 также будут равны величине I0. Следовательно, при нулевом «разностном» токе в выходном узле 8 напряжение смещения нуля Uсм рассматриваемого ОУ близко к нулю
U с м = U э б .11 U з и .13 0,                                                                            (1)
Figure 00000001
так как
U э б .4 = U э б .1 ,      U э б .11 = U э б .1 ,                                                                                              (2) U э и .4 = U з и .13 .                                                                                     
Figure 00000002
Таким образом, в рассматриваемой схеме обеспечивается малое напряжение смещения нуля.
Дифференциальный коэффициент усиления по напряжению заявляемого ДУ фиг.2:
K y = u в ы х .8 u в х .1 u в х .2 = u в ы х .8 u в х .1.2 R н . э к в r э 11 + S 13 1 ,                                                        (3)
Figure 00000003
где r э 1 1 ϕ т I 0
Figure 00000004
- сопротивление эмиттериого перехода транзистора 11;
S13 - крутизна стокозатворной характеристики полевого транзистора 13;
φТ=26 мВ - температурный потенциал;
Rн.экв - эквивалентное сопротивление нагрузки ОУ, подключаемой к выходу 8.
При изменении температуры (или уровня радиации) изменяется ток стока транзистора 13. Однако точно также (в связи с симметрией эмиттерных цепей транзисторов 11 и 1) изменяется ток истока транзистора 4 и коллекторный ток транзистора 11, которые передаются к выходному узлу 8 и компенсируют друг друга. В результате Uсм схемы фиг.2 изменяется незначительно.
Таким образом, в заявляемом устройстве в связи с симметрией схемы уменьшается систематическая составляющая напряжения смещения нуля UCM и его дрейфа.
В соответствии с п.2 формулы изобретения, входы 3 и 15 могут иногда не использоваться. В этом случае транзисторы 1 и 4 образуют пассивный канал, который не участвует в передаче входного сигнала (Uвх=Uвх.2-Uвх.1) и служит только для компенсации напряжения смещения нуля ОУ. Однако компенсация Uсм сохраняется и в случае использования входов 3 и 15 для подключения к другим входным напряжениям ДУ, который становится мультидифференциальным усилителем.
Таким образом, заявляемое устройство может иметь 4 входа, обладает существенными преимуществами в сравнении с прототипом по величине статической ошибки усиления сигналов постоянного тока и может использоваться в качестве IP-модулей современных систем на кристалле, реализуемых, например, по технологии аналоговых базовых матричных кристаллов АБМК_1_3.
БИБЛИОГРАФИЧЕСКИЙ СПИСОК
1. Патент США №4.415.868 fig.3
2. Патент ФРГ №2928841 fig.3
3. Патент Японии JP 54-34589, кл. 98(5) А014
4. Патент Японии JP 154-10221, кл. H03F 3/45
5. Патент Японии JP 54-102949, кл. 98(5)А21
6. Патент США №4.366.442 fig. 2
7. Патент США №6.426.678
8. Патентная заявка США 2007/0152753 fig. 5 с
9. Патент США №6.531.920, fig.
10.Патент США №4.262.261
11. Ежков Ю.А. Справочник по схемотехнике усилителей. - 2-е изд., перераб. - М: ИП РадиоСофт, 2002. - 272 с. - Рис.9.3 (стр.235).
12. Патент US 4.714.894 fig. 1
13. Патент US 6.492.871 fig. 3b, fig. 5
14. Патент US 4.749.958 fig. 2
15. Патент US 4.749.831
16. Патент US 6.249.153 fig. 9
17. Патентная заявка US 2009/0033423
18. Патент SU 1283946.

Claims (2)

1. Дифференциальный операционный усилитель с пассивным параллельным каналом, содержащий первый (1) входной транзистор, коллектор которого соединен с первой (2) шиной источника питания, а база подключена к первому (3) неинвертирующему входу устройства, первый (4) выходной транзистор, эмиттер которого связан с эмиттером первого (1) входного транзистора, а коллектор соединен с неинвертирующим входом (5) первого (6) неинвертирующего каскада, согласованного со второй (7) шиной источника питания, выход устройства (8), соединенный с токовым выходом (9) первого (6) неинвертирующего каскада и связанный с первой (2) шиной источника питания через источник тока (10), второй (11) входной транзистор, база которого связана с первым (12) инвертирующим входом устройства, а эмиттер подключен к эмиттеру второго (13) выходного транзистора, отличающийся тем, что в качестве первого (4) и второго (13) выходных транзисторов используются полевые транзисторы с управляющим р-n переходом, затворы которых соответствуют базам, истоки - эмиттерам, а стоки - коллекторам транзисторов, затвор второго (13) выходного транзистора соединен со вторым (14) неинвертирующим входом устройства, а сток подключен ко второй (7) шине источника питания, затвор первого (4) выходного транзистора соединен со вторым (15) инвертирующим входом устройства, причем в качестве источника тока (10) используется управляемый источник тока, неинвертирующий управляющий вход (16) которого соединен с коллектором второго (11) входного транзистора.
2. Дифференциальный операционный усилитель с пассивным параллельным каналом по п.1, отличающийся тем, что база первого (1) входного транзистора и затвор первого (4) выходного транзистора соединены с общей шиной источников питания (17).
RU2012156222/08A 2012-12-24 2012-12-24 Дифференциальный операционный усилитель с пассивным параллельным каналом RU2517699C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2012156222/08A RU2517699C1 (ru) 2012-12-24 2012-12-24 Дифференциальный операционный усилитель с пассивным параллельным каналом

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2012156222/08A RU2517699C1 (ru) 2012-12-24 2012-12-24 Дифференциальный операционный усилитель с пассивным параллельным каналом

Publications (1)

Publication Number Publication Date
RU2517699C1 true RU2517699C1 (ru) 2014-05-27

Family

ID=50779644

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2012156222/08A RU2517699C1 (ru) 2012-12-24 2012-12-24 Дифференциальный операционный усилитель с пассивным параллельным каналом

Country Status (1)

Country Link
RU (1) RU2517699C1 (ru)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
SU1336201A1 (ru) * 1986-04-10 1987-09-07 Московский Инженерно-Физический Институт Операционный усилитель
US4714894A (en) * 1985-03-25 1987-12-22 Zdzislaw Gulczynski Operational amplifier
WO1993017493A1 (en) * 1992-02-27 1993-09-02 Secretary Of State For Defence Differential amplifier
RU2402155C1 (ru) * 2009-06-01 2010-10-20 Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ГОУ ВПО "ЮРГУЭС") Дифференциальный усилитель с малым напряжением смещения нуля

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4714894A (en) * 1985-03-25 1987-12-22 Zdzislaw Gulczynski Operational amplifier
SU1336201A1 (ru) * 1986-04-10 1987-09-07 Московский Инженерно-Физический Институт Операционный усилитель
WO1993017493A1 (en) * 1992-02-27 1993-09-02 Secretary Of State For Defence Differential amplifier
RU2402155C1 (ru) * 2009-06-01 2010-10-20 Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ГОУ ВПО "ЮРГУЭС") Дифференциальный усилитель с малым напряжением смещения нуля

Similar Documents

Publication Publication Date Title
RU2523124C1 (ru) Мультидифференциальный операционный усилитель
RU2710917C1 (ru) Выходной каскад аналоговых микросхем на комплементарных полевых транзисторах с управляющим p-n-переходом
RU2677401C1 (ru) Биполярно-полевой буферный усилитель
RU2710847C1 (ru) Дифференциальный каскад класса ав на комплементарных полевых транзисторах с управляющим p-n переходом для работы в условиях низких температур
RU2390916C1 (ru) Прецизионный операционный усилитель
RU2523947C1 (ru) Выходной каскад усилителя мощности на основе комплементарных транзисторов
RU2346388C1 (ru) Дифференциальный усилитель
RU2517699C1 (ru) Дифференциальный операционный усилитель с пассивным параллельным каналом
RU2615066C1 (ru) Операционный усилитель
RU2710846C1 (ru) Составной транзистор на основе комплементарных полевых транзисторов с управляющим p-n переходом
RU2416149C1 (ru) Дифференциальный операционный усилитель с малым напряжением смещения нуля
RU2433523C1 (ru) Прецизионный дифференциальный операционный усилитель
RU2687161C1 (ru) Буферный усилитель для работы при низких температурах
RU2684473C1 (ru) Дифференциальный каскад на комплементарных полевых транзисторах
RU2621289C1 (ru) Двухкаскадный дифференциальный операционный усилитель с повышенным коэффициентом усиления
RU2670777C1 (ru) Биполярно-полевой буферный усилитель для работы при низких температурах
RU2412530C1 (ru) Комплементарный дифференциальный усилитель
RU2589323C1 (ru) Биполярно-полевой операционный усилитель
RU2390921C1 (ru) Операционный усилитель с малым напряжением смещения нуля
RU2416150C1 (ru) Дифференциальный операционный усилитель
RU2402155C1 (ru) Дифференциальный усилитель с малым напряжением смещения нуля
RU2519373C1 (ru) Гибридный дифференциальный усилитель
RU2400925C1 (ru) Дифференциальный операционный усилитель
RU2346387C1 (ru) Дифференциальный усилитель с низковольтным питанием
RU2450425C1 (ru) Прецизионный операционный усилитель

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20141225