RU2455773C1 - Способ кодовой цикловой синхронизации - Google Patents

Способ кодовой цикловой синхронизации Download PDF

Info

Publication number
RU2455773C1
RU2455773C1 RU2011136314/08A RU2011136314A RU2455773C1 RU 2455773 C1 RU2455773 C1 RU 2455773C1 RU 2011136314/08 A RU2011136314/08 A RU 2011136314/08A RU 2011136314 A RU2011136314 A RU 2011136314A RU 2455773 C1 RU2455773 C1 RU 2455773C1
Authority
RU
Russia
Prior art keywords
matrix
synchronous state
fragments
discrete
rows
Prior art date
Application number
RU2011136314/08A
Other languages
English (en)
Inventor
Евгений Иванович Балунин (RU)
Евгений Иванович Балунин
Сергей Владимирович Дианов (RU)
Сергей Владимирович Дианов
Алексей Павлович Ратушин (RU)
Алексей Павлович Ратушин
Original Assignee
Евгений Иванович Балунин
Сергей Владимирович Дианов
Алексей Павлович Ратушин
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Евгений Иванович Балунин, Сергей Владимирович Дианов, Алексей Павлович Ратушин filed Critical Евгений Иванович Балунин
Priority to RU2011136314/08A priority Critical patent/RU2455773C1/ru
Application granted granted Critical
Publication of RU2455773C1 publication Critical patent/RU2455773C1/ru

Links

Abstract

Изобретение относится к электросвязи и может быть использовано для цикловой синхронизации при приеме передач, использующих линейные блоковые коды произвольной длины. Технический результат - повышение точности цикловой синхронизации. Для этого из принимаемой последовательности выделяют фрагменты длиной, равной двойной длине кодового слова, формируют на их основе матрицу, приводят сформированную матрицу к канонической ступенчатой форме путем записи этих фрагментов в строки матрицы, затем перестановкой строк получают матрицу, в которой первый ненулевой элемент каждой ненулевой строки равен единице, определяют синхронное состояние приемника дискретной информации по наличию признака синхронного состояния. При отсутствии синхронизации до ее установления производят поиск синхронного состояния с последующим выделением новых фрагментов, построение на их основе новой матрицы, определение наличия синхронного состояния приемника по признаку синхронного состояния. После выявления признака синхронного состояния считают, что синхронное состояние достигнуто. 1 ил.

Description

Изобретение относится к электросвязи и может быть использовано для цикловой синхронизации при приеме передач, использующих линейные блоковые коды произвольной длины, в условиях параметрической неопределенности относительно структуры кодера.
Известен способ кодовой цикловой синхронизации при передаче информации помехоустойчивыми блоковыми кодами (фазирование по словам), основанный на методе последовательных сдвигов, заключающийся в том, что принимаемая дискретная последовательность символов поступает на вход приемника дискретной информации, после чего производится анализ его состояния. При этом различают два состояния: синхронное, при котором точно известна информация о начале кодовых комбинаций и асинхронное, - когда информация о начале кодовых комбинаций в принимаемой последовательности неизвестна. В качестве признака синхронного состояния используется равенство нулю синдрома. В случае принятия решения об асинхронном состоянии осуществляется сдвиг на один символ по принимаемой последовательности в одну и ту же сторону. Сдвиги производятся до тех пор, пока не будут обнаруживаться только кодовые комбинации. В этом случае принимается решение о наличии синхронного состояния и процесс вхождения в синхронизм заканчивается [Лосев В.В., Бродская Е.Б., Коржик В.И. Поиск и декодирование сложных дискретных сигналов / Под ред. В.И.Коржика. - М.: Радио и связь, 1988, с.132-137].
Однако этот способ невозможно использовать в условиях параметрической неопределенности структуры кодера помехоустойчивого кода, поскольку вычисление синдрома требует знания проверочной матрицы кода или порождающего полинома [Кларк Дж., мл., Кейн Дж. Кодирование с исправлением ошибок в системах цифровой связи: Пер. с англ. - М.: Радио и связь, 1986, с.81; Блейхут Р. Теория и практика кодов, контролирующих ошибки: Пер. с англ. / Под ред. К.Ш.Зигангирова. - М.: Мир, 1986, с.62-71, 116-121].
Известен способ кодовой цикловой синхронизации кодов Рида-Соломона, заключающийся в том, что принимаемая дискретная последовательность символов поступает на вход приемника дискретной информации, после чего производится анализ его состояния [Зайцев И.Е. Формирование признаков для фазирования кодов Рида-Соломона в условиях параметрической неопределенности структуры кодера - Известия вузов. Приборостроение. 1998. Т.41, №8, с.13]. При этом различают два состояния: синхронное, при котором точно известна информация о начале кодовых слов и асинхронное, - когда информация о начале кодовых слов в принимаемой последовательности неизвестна. Анализ состояния приемника основан на расчете дискретного преобразования Фурье Галуа (ДПФГ) принимаемой дискретной последовательности на длине кодового слова. В качестве признака синхронного состояния используется превышение числа нулевых компонентов в спектрах над пороговым значением. В случае принятия решения об асинхронном состоянии осуществляется сдвиг на один символ по принимаемой последовательности в одну и ту же сторону. Сдвиги производятся до установления синхронного состояния.
Однако данный способ применим только для многоосновных кодов Рида-Соломона, что не позволяет использовать данный способ применительно к линейным блоковым кодам произвольной длины.
Наиболее близким к предлагаемому способу является способ кодовой цикловой синхронизации всех типов циклических кодов примитивной длины, заключающийся в том, что входную дискретную последовательность символов кодовых слов циклического кода примитивной длины принимают с использованием приемника дискретной информации, после чего производят анализ его состояния. При этом различают два состояния: синхронное, при котором точно известна информация о начале кодовых слов и асинхронное, - когда информация о начале кодовых слов в принимаемой последовательности неизвестна. Анализ приемника производят по признаку синхронного состояния путем выделения из принятой дискретной последовательности фрагмента длиной, равной длине кодового слова n, и расчета ДПФГ этого фрагмента. Признаком синхронного состояния приемника дискретной информации является равенство нулю, по меньшей мере, одного спектрального компонента в спектре выделенного фрагмента. После выявления данного признака дополнительно производят проверку истинности установления синхронного состояния по наличию признака истинности фазирования. Для этого выделяют не менее четырех фрагментов той же длины, последовательно расположенных за фрагментом, выбранным на этапе определения синхронного состояния, выполняют дискретное преобразование Фурье Галуа, дополнительно выделенных фрагментов и определяют наличие признака фазирования. В качестве признака истинности фазирования используют непустое пресечение множеств номеров нулевых компонентов в полученных спектрах [Способ кодовой цикловой синхронизации: пат. 2319308 Рос. Федерация: МПК7 H04L 7/08 / Балунин Е.И., Дианов С.В., Тамп В.Л.; заявитель и патентообладатель Череповецкий военный инженерный институт радиоэлектроники. - №2006116215/09; заявл. 11.05.06; опубл. 10.03.08, Бюл. №7. - 1 с: ил.]. Принят за прототип.
Однако в результате имитационного моделирования работы данного способа на ЭВМ для кодовой цикловой синхронизации линейных блоковых кодов произвольной длины установлено, что данный способ применим только для циклических кодов примитивной длины.
Таким образом, недостатком прототипа (способа кодовой цикловой синхронизации на основе признака синхронного состояния приемника дискретной информации по равенству нулю, по меньшей мере, одного спектрального компонента в спектре выделенного фрагмента и признака истинности фазирования по непустому пресечению множеств номеров нулевых компонентов в полученных спектрах) является то, что он применим только для циклических кодов примитивной длины.
Технический результат - увеличение количества синхронизируемых кодов по отношению к прототипу (кодовая цикловая синхронизация линейных блоковых кодов произвольной длины) в условиях параметрической неопределенности (известны только длина кодового слова n и основание кода q) и расширение арсенала средств аналогичного назначения.
Для достижения указанного технического результата в способе кодовой цикловой синхронизации входную дискретную последовательность символов кодовых слов линейного блокового кода произвольной длины n принимают с использованием приемника дискретной информации, после чего производят анализ его состояния. При этом различают два состояния: синхронное, при котором точно известна информация о начале кодовых слов и асинхронное, - когда информация о начале кодовых слов в принимаемой последовательности неизвестна. Анализ состояния приемника производят по признаку синхронного состояния. Для этого 2·n последовательно выделенных из принятой дискретной последовательности фрагментов длиной 2·n записывают в строки матрицы Y[2·n, 2·n], приводят ее элементарными операциями над строками к матрице Y'[2·n,2·n] в канонической ступенчатой форме [Питерсон У., Уэлдон Э. Коды, исправляющие ошибки. - М.: Мир, 1976, с.43-45; Блейхут Р. Теория и практика кодов, контролирующих ошибки: Пер. с англ. / Под ред. К.Ш.Зигангирова. - М.: Мир, 1986, с.52-53], перестановкой строк матрицы Y'[2·n,2·n] получают матрицу Y''[2·n,2·n], в которой первый ненулевой элемент каждой ненулевой строки равен единице, находится на главной диагонали и является единственным ненулевым элементом своего столбца, и разбивают матрицу Y''[2·n,2·n] на четыре подматрицы A[n, n], B[n, n], C[n, n], D[n, n].
Figure 00000001
Figure 00000002
Figure 00000003
Figure 00000004
Figure 00000005
Figure 00000006
.
Признаком синхронного состояния приемника дискретной информации является равенство матриц A[n,n] и B[n,n] между собой, а также равенство C[n,n] и D[n,n] нулевой матрице размера n×n.
При отсутствии синхронизации (асинхронном состоянии приемника) до ее установления производят поиск синхронного состояния. Для этого производят последовательный сдвиг по принимаемой последовательности на один символ в одну и ту же сторону, построение новой матрицы Y[2·n, 2·n], приведение ее элементарными операциями над строками к матрице Y'[2·n,2·n] в канонической ступенчатой форме, получение из матрицы Y'[2·n,2·n] перестановкой ее строк матрицы Y''[2·n,2·n], в которой первый ненулевой элемент каждой ненулевой строки равен единице, находится на главной диагонали и является единственным ненулевым элементом своего столбца, формирование четырех подматриц A[n,n], B[n,n], C[n,n], D[n,n] и определение наличия синхронного состояния приемника по признаку синхронного состояния.
Общим с прототипом является то, что с использованием приемника дискретной информации принимают входную последовательность, представляющую собой последовательно передаваемые символы кодовых слов, выделяют фрагменты дискретной последовательности и определяют наличие синхронного состояния приемника дискретной информации по признаку синхронного состояния. При отсутствии синхронизации до ее установления производят поиск синхронного состояния путем последовательного сдвига по принимаемой последовательности на один символ в одну и ту же сторону с последующим выделением новых фрагментов и определением наличия синхронного состояния приемника по признаку синхронного состояния.
Отличием от прототипа является то, что для принятия решения о наличии признака синхронного состояния приемника дискретной информации формируют квадратную матрицу Y[2·n, 2·n] размером (2·n)×(2·n), строками которой являются последовательно выделенные из принятой дискретной последовательности 2·n фрагментов длиной 2·n. Приводят матрицу Y[2·n, 2·n] элементарными операциями над строками к матрице Y'[2·n,2·n] в канонической ступенчатой форме, перестановкой строк матрицы Y'[2·n,2·n] получают матрицу Y''[2·n,2·n], в которой первый ненулевой элемент каждой ненулевой строки равен единице, находится на главной диагонали и является единственным ненулевым элементом своего столбца. Разбивают матрицу Y''[2·n,2·n] на четыре подматрицы A[n,n], B[n,n], C[n,n], D[n,n]. В качестве признака синхронного состояния используют равенство подматриц A[n,n] и B[n,n] между собой, а также равенство C[n,n] и D[n,n] нулевой матрице размера n×n. После выявления данного признака считают, что синхронное состояние достигнуто. В случае отсутствия признака синхронного состояния, поиск синхронного состояния возобновляют с момента выделения из принятой дискретной последовательности фрагментов длиной 2·n.
Благодаря новой совокупности существенных признаков технический результат проявляется в возможности кодовой цикловой синхронизации линейных блоковых кодов произвольной длины.
Известно [Питерсон У., Уэлдон Э. Коды, исправляющие ошибки. - М.: Мир, 1976, с.52-54; Блейхут Р. Теория и практика кодов, контролирующих ошибки: Пер. с англ. / Под ред. К.Ш.Зигангирова. - М.: Мир, 1986, с.61-63], что линейный блоковый (n, k) код с длиной кодового слова n, основанием q и числом кодовых слов qk, где k - число информационных символов в кодовом слове, является пространством строк порождающей матрицы G[k,n] и образует векторное подпространство размерности k в пространстве размерности n над полем Галуа GF(q). Размерность подпространства определяется числом линейно независимых строк (рангом) матрицы G[k,n] и равна k. Результатом умножения информационной комбинации на порождающую матрицу G[k,n] является кодовое слово. При этом [Питерсон У., Уэлдон Э. Коды, исправляющие ошибки. - М.: Мир, 1976, с.43; Блейхут Р. Теория и практика кодов, контролирующих ошибки: Пер. с англ. / Под ред. К.Ш.Зигангирова. - М.: Мир, 1986, с.54] если матрица
Figure 00000007
получается из матрицы G[k,n] с помощью элементарных операций над строками, то пространства строк этих матриц совпадают.
Путем непосредственных вычислений установлено, что результатом умножения комбинации из двух информационных слов на матрицу Х[2·k, 2·n] является комбинация из двух кодовых слов линейного блокового кода.
Figure 00000008
,
где подматрицы G[k,n] - порождающие матрицы линейного блокового кода, имеющие ранг равный k, а O[k,n] - нулевые подматрицы. Так как ранг матрицы G[k,n] равен k, то ранг матрицы Х[2·k, 2·n] равен 2·k. Следовательно, пространство строк матрицы Х[2·k, 2·n] имеет размерность 2·k, содержит q2·k кодовых комбинаций, состоящих из любых двух кодовых слов линейного блокового кода длины n с порождающей матрицей G[k, n] и является векторным подпространством размерности 2·k в пространстве размерности 2·n над полем Галуа GF(q). При этом [Глухов М.М., Елизаров В.П., Нечаев А.А. Алгебра: Учебник. В 2-х т. T.I. - М.: Гелиос АРВ, 2003, с.152-153] если размерность подпространства равна 2·k, то любая линейно независимая система векторов (кодовых комбинаций) из данного подпространства (пространства строк матрицы Х[2·k, 2·n]) содержит не более 2·k векторов, любая такая система из 2·k векторов является его базисом и любые два его базиса равномощны.
Если линейный блоковый код является систематическим [Питерсон У., Уэлдон Э. Коды, исправляющие ошибки. - М.: Мир, 1976, с.58; Блейхут Р. Теория и практика кодов, контролирующих ошибки: Пер. с англ. / Под ред. К.Ш.Зигангирова. - М.: Мир, 1986, с.65], то матрица G[k,n] в первых k столбцах содержит единичную подматрицу I[k,k] размером k×k. Следовательно, подматрицы G[k·n] и матрица Х[2·k, 2·n] уже имеют каноническую ступенчатую форму:
Figure 00000009
.
В случае несистематического кода, элементарными операциями над строками матрицы Х[2·k, 2·n] каждая подматрица G[k,n] может быть приведена к матрице
Figure 00000010
в канонической ступенчатой форме, а матрица Х[2·k,2·n] - к матрице
Figure 00000011
в канонической ступенчатой форме:
Figure 00000012
Добавив в матрицу
Figure 00000013
2·(n-k) нулевых строк таким образом, чтобы первый ненулевой элемент каждой ненулевой строки находится на главной диагонали, получим квадратную матрицу
Figure 00000014
, в которой первый ненулевой элемент каждой ненулевой строки равен единице, находится на главной диагонали и является единственным ненулевым элементом своего столбца. Так как матрица
Figure 00000015
получена из матрицы Х[2·k,2·n] элементарными операциями над строками, а строки матриц
Figure 00000016
и
Figure 00000017
образуют одно и то же множество всевозможных линейных комбинаций, то пространства строк матриц Х[2·k,2·n],
Figure 00000018
и
Figure 00000019
совпадают и имеют размерность 2·k. Матрица
Figure 00000020
содержит четыре квадратные подматрицы
Figure 00000021
,
Figure 00000022
,
Figure 00000023
,
Figure 00000024
.
Figure 00000025
Figure 00000026
Figure 00000027
Figure 00000028
Figure 00000029
Figure 00000030
При этом подматрицы
Figure 00000031
и
Figure 00000032
равны между собой, а подматрицы
Figure 00000033
и
Figure 00000034
равны нулевой матрице размера n×n.
Таким образом, если приемник находится в синхронном состоянии, то матрица Y[2·n,2·n] в качестве строк содержит только кодовые комбинации из пространства строк матрицы
Figure 00000035
. Так как число линейно независимых строк матрицы Y[2·n, 2·n] не может превышать числа линейно независимых строк матрицы
Figure 00000036
и обе матрицы в качестве строк содержат векторы одного векторного пространства, то пространство строк матрицы Y[2·n,2·n] содержится (образует подпространство) в пространстве строк матрицы
Figure 00000037
[Блейхут Р. Теория и практика кодов, контролирующих ошибки: Пер. с англ. / Под ред. К.Ш.Зигангирова. - М.: Мир, 1986, с.45]. При этом, если любые 2·k из 2·n строк матрицы Y[2·n,2·n] окажутся линейно независимыми, то размерность пространства строк матрицы Y[2·n,2·n] будет равна 2·k и пространства строк матриц
Figure 00000038
и Y[2·n,2·n] совпадут [Питерсон У., Уэлдон Э. Коды, исправляющие ошибки. - М.: Мир, 1976, с.42]. После приведения матрицы Y[2·n, 2·n] элементарными преобразованиями строк к матрице
Figure 00000039
в канонической ступенчатой форме, матрица
Figure 00000040
в первых 2·k строках будет содержать подматрицу размера (2·k)×(2·n), равную матрице
Figure 00000041
, так как каждому заданному пространству строк соответствует только одна матрица в канонической ступенчатой форме [Питерсон У., Уэлдон Э. Коды, исправляющие ошибки. - М.: Мир, 1976, с.45]. Перестановка строк матрицы
Figure 00000042
такая, что первый ненулевой элемент каждой ненулевой строки будет находиться на главной диагонали, позволит получить матрицу
Figure 00000043
, в которой первый ненулевой элемент каждой ненулевой строки равен единице, находится на главной диагонали и является единственным ненулевым элементом своего столбца и равную
Figure 00000044
. Следовательно, свойство матрицы
Figure 00000045
заключающееся в равенстве между собой подматриц А[n,n] и B[n,n], равенстве подматриц C[n,n] и D[n,n] нулевой матрице размера n×n, позволяет синхронизировать приемник дискретной информации по словам линейного блокового кода произвольной длины n.
При синхронизации многоосновных (q=pm, p - простое число, m≥2) линейных блоковых кодов элементы кодовых слов (n, k) кода, заданные над расширенным полем Галуа GF(pm), допускают представление в виде p-ичных m-разрядных векторов. Такого рода отображение представляет собой линейный блоковый код с параметрами (n·m, k·m), где m - степень расширения поля исходного кода [Мак-Вильямс Ф.Дж., Слоэн Н.Дж.А. Теория кодов, исправляющих ошибки. - М.: Связь, 1979, с.291]. Это позволяет осуществлять синхронизацию приемника дискретной информации при приеме передач, использующих многоосновные линейные блоковые коды. В этом случае число строк и столбцов матрицы, формируемой из принимаемой дискретной последовательности, увеличивают в m раз, т.е. строят матрицу Y[2·m·n,2·m·n]. Элементарными операциями над строками матрицы Y[2·m·n,2·m·n] приводят ее к матрице
Figure 00000046
в канонической ступенчатой форме, перестановкой строк матрицы
Figure 00000047
получают матрицу
Figure 00000048
, в которой первый ненулевой элемент каждой ненулевой строки равен единице, находится на главной диагонали и является единственным ненулевым элементом своего столбца. Разбивают матрицу
Figure 00000049
на четыре подматрицы A[m·n,m·n], B[m·n,m·n], C[m·n,m·n], D[m·n,m·n]:
Figure 00000050
Figure 00000051
Признаком синхронного состояния при поиске синхронного состояния считают равенство подматриц
Figure 00000052
и
Figure 00000053
между собой, а также равенство подматриц
Figure 00000054
и
Figure 00000055
нулевой матрице размера (m·n)×(m·n).
Проведенный анализ уровня существующей техники позволил установить, что аналоги, характеризующиеся совокупностью признаков, которые тождественны всем признакам заявленного технического решения, отсутствуют, что указывает на соответствие заявленного способа условию патентоспособности «новизна». Результаты поиска известных решений в данной и смежной областях техники с целью выявления признаков, совпадающих с отличными от прототипа признаками заявленного объекта показали, что они не следуют явным образом из уровня техники. Из уровня техники также не выявлена известность влияния предусматриваемых существенными признаками заявленного изобретения преобразований на достижение указанного технического результата. Следовательно, заявленное изобретение соответствует условию патентоспособности «изобретательский уровень».
Заявленный способ поясняется иллюстрацией, на которой изображена структурная схема способа кодовой цикловой синхронизации.
Способ кодовой цикловой синхронизации линейных блоковых кодов любой длины в условиях параметрической неопределенности (известна длина кодового слова n и основание кода q) осуществляется следующим образом:
Этап 1. Дискретную последовательность символов кодовых слов линейного блокового кода принимают с использованием приемника дискретной информации.
Данный этап может быть реализован с помощью специализированных средств цифровой обработки сигналов или программно на ЭВМ.
Далее производят анализ состояния приемника дискретной информации (этапы 2-5).
Этап 2. Выделяют из принятой дискретной последовательности 2·n фрагментов длиной 2·n и формируют на их основе матрицу вида:
Y[2·n,2·n]=[yij]=(i=1,2, …, 2·n; j=1,2, …, 2·n).
Этап 3. Приводят матрицу Y[2·n,2·n] элементарными преобразованиями строк к матрице
Figure 00000056
в канонической ступенчатой форме. Перестановкой строк матрицы
Figure 00000057
получают матрицу
Figure 00000058
, в которой первый ненулевой элемент каждой ненулевой строки равен единице, находится на главной диагонали и является единственным ненулевым элементом своего столбца.
Этап 4. Определяют наличие синхронного состояния приемника дискретной информации по признаку синхронного состояния. В качестве признака используют равенство подматриц А[n,n] и В[n,n] между собой, а также равенство С[n,n] и D[n,n] нулевой матрице размера n×n, где
Figure 00000059
Figure 00000060
Figure 00000061
Figure 00000062
Figure 00000063
.
Этап 5. Если признак синхронного состояния выявлен, то считают, что приемник синхронизирован с началом кодовой комбинации, в противном случае продолжают поиск синхронного состояния (переход на этап 6).
Этап 6. Если признак синхронного состояния не выявлен, то осуществляют сдвиг на один символ по принимаемой последовательности и заново анализируют состояние приемника (возвращаются на этап 2).
Этапы 2-6 могут быть реализованы с помощью специализированных вычислителей или программно на ЭВМ.
Для исследования возможности осуществления предложенного способа на ПЭВМ проведено имитационное моделирования его работы. Программа написана на языке Delphi 7.0.
Результат решения контрольного примера с помощью имитационной модели выглядит следующим образом. Например, приемник дискретной информации принимает двоичную (q=2) дискретную последовательность символов кодовых слов линейного блокового кода с длиной кодового слова n=7:
Figure 00000064
тип кода, начало f кодового слова неизвестны. Синхронизируем приемник по границам кодовых слов (найдем f).
Проанализируем состояние приемника дискретной информации. Для этого из дискретной последовательности x, начиная с первого (f=1) символа последовательно выделяем 14 фрагментов длины 14, записываем их в строки матрицы Y[14,14]:
Figure 00000065
Элементарными преобразованиями строк матрицы Y[14, 14] приводим ее к матрице в канонической ступенчатой форме:
Figure 00000066
Перестановкой строк матрицы
Figure 00000067
получаем матрицу
Figure 00000068
, в которой первый ненулевой элемент каждой ненулевой строки равен единице, находится на главной диагонали и является единственным ненулевым элементом своего столбца. Затем проверяем наличие признака синхронного состояния:
Figure 00000069
Т.к. подматрицы А[7,7] и В[7,7] не равны между собой, а подматрица D[7,7] не равна нулевой матрице размера 7×7, то осуществляем сдвиг по дискретной последовательности x на один символ (f=2) и формируем новую матрицу Y[14,14]:
Figure 00000070
Элементарными преобразованиями строк матрицы Y[14,14] приводим ее к матрице
Figure 00000071
в канонической ступенчатой форме:
Figure 00000072
Перестановкой строк матрицы
Figure 00000073
получаем матрицу
Figure 00000074
, в которой первый ненулевой элемент каждой ненулевой строки равен единице, находится на главной диагонали и является единственным ненулевым элементом своего столбца. Затем проверяем наличие признака синхронного состояния:
Figure 00000075
Поскольку подматрицы А[7,7] и В[7,7] равны между собой, а подматрицы С[7,7] и D[7,7] равны нулевой матрице размера 7×7, считаем, что приемник дискретной информации синхронизирован по границам кодовых слов (f=2).

Claims (1)

  1. Способ кодовой цикловой синхронизации, заключающийся в том, что с использованием приемника дискретной информации принимают входную дискретную последовательность, представляющую собой последовательно передаваемые символы кодовых слов длиной n, выделяют из принятой дискретной последовательности фрагменты и определяют наличие синхронного состояния приемника дискретной информации по признаку синхронного состояния, а при отсутствии синхронизации до ее установления производят поиск синхронного состояния путем последовательного сдвига по принимаемой последовательности на один символ в одну и ту же сторону с последующим выделением новых фрагментов и определением наличия синхронного состояния приемника по признаку синхронного состояния, отличающийся тем, что при поиске синхронного состояния из принятой дискретной последовательности выделяют 2·n фрагментов длиной 2·n, формируют на их основе матрицу, путем записи этих фрагментов в строки матрицы, и элементарными преобразованиями строк приводят сформированную матрицу к канонической ступенчатой форме, перестановкой строк получают матрицу, в которой первый ненулевой элемент каждой ненулевой строки равен единице, находится на главной диагонали и является единственным ненулевым элементом своего столбца, в качестве признака синхронного состояния приемника дискретной информации используют соответствие полученной матрицы виду полученной матрицы виду
    Figure 00000076
    , где подматрицы A[n,n] и B[n,n] равны между собой, а подматрицы C[n,n] и D[n,n] равны пулевой матрице размера n×n, после выявления данного признака считают, что синхронное состояние достигнуто, а в случае отсутствия признака синхронного состояния поиск синхронного состояния возобновляют с момента выделения из принятой дискретной последовательности фрагментов длиной 2·n.
RU2011136314/08A 2011-08-31 2011-08-31 Способ кодовой цикловой синхронизации RU2455773C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2011136314/08A RU2455773C1 (ru) 2011-08-31 2011-08-31 Способ кодовой цикловой синхронизации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2011136314/08A RU2455773C1 (ru) 2011-08-31 2011-08-31 Способ кодовой цикловой синхронизации

Publications (1)

Publication Number Publication Date
RU2455773C1 true RU2455773C1 (ru) 2012-07-10

Family

ID=46848743

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2011136314/08A RU2455773C1 (ru) 2011-08-31 2011-08-31 Способ кодовой цикловой синхронизации

Country Status (1)

Country Link
RU (1) RU2455773C1 (ru)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0955742B1 (en) * 1998-05-06 2005-04-06 Terayon Communication Systems, Inc. Apparatus and method for synchronizing an SCDMA upstream or any other type upstream to an MCNS downstream or any other type downstream with a different clock rate than the upstream
US7239650B2 (en) * 1995-08-25 2007-07-03 Terayon Communication Systems, Inc. Apparatus and method for receiving upstream data transmissions from multiple remote transmitters
RU2319308C1 (ru) * 2006-05-11 2008-03-10 Череповецкий военный инженерный институт радиоэлектроники Способ кодовой цикловой синхронизации
RU2342795C2 (ru) * 2007-02-26 2008-12-27 Федеральное государственное унитарное предприятие "Калужский научно-исследовательский институт телемеханических устройств" Способ цикловой синхронизации блоков информации для диапазона фиксированных скоростей работы в канале связи
RU2359414C1 (ru) * 2007-10-30 2009-06-20 Государственное образовательное учреждение высшего профессионального образования-Череповецкий военный инженерный институт радиоэлектроники Министерства обороны Российской Федерации Способ кодовой цикловой синхронизации
US7634034B2 (en) * 2004-07-01 2009-12-15 Staccato Communications, Inc. Payload boundary detection during multiband receiver synchronization

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7239650B2 (en) * 1995-08-25 2007-07-03 Terayon Communication Systems, Inc. Apparatus and method for receiving upstream data transmissions from multiple remote transmitters
EP0955742B1 (en) * 1998-05-06 2005-04-06 Terayon Communication Systems, Inc. Apparatus and method for synchronizing an SCDMA upstream or any other type upstream to an MCNS downstream or any other type downstream with a different clock rate than the upstream
US7634034B2 (en) * 2004-07-01 2009-12-15 Staccato Communications, Inc. Payload boundary detection during multiband receiver synchronization
RU2319308C1 (ru) * 2006-05-11 2008-03-10 Череповецкий военный инженерный институт радиоэлектроники Способ кодовой цикловой синхронизации
RU2342795C2 (ru) * 2007-02-26 2008-12-27 Федеральное государственное унитарное предприятие "Калужский научно-исследовательский институт телемеханических устройств" Способ цикловой синхронизации блоков информации для диапазона фиксированных скоростей работы в канале связи
RU2359414C1 (ru) * 2007-10-30 2009-06-20 Государственное образовательное учреждение высшего профессионального образования-Череповецкий военный инженерный институт радиоэлектроники Министерства обороны Российской Федерации Способ кодовой цикловой синхронизации

Similar Documents

Publication Publication Date Title
US7917835B2 (en) Memory system and method for use in trellis-based decoding
CN106998208B (zh) 一种可变长Polar码的码字构造方法
Gürel et al. Self-dual codes with an automorphism of order 17
RU2319308C1 (ru) Способ кодовой цикловой синхронизации
RU2401512C1 (ru) Способ кодовой цикловой синхронизации
CN102201882B (zh) 一种线性分组码编码参数的盲识别方法
RU2455773C1 (ru) Способ кодовой цикловой синхронизации
RU2633148C2 (ru) Способ кодовой цикловой синхронизации для каскадного кода при применении жестких решений
RU2359414C1 (ru) Способ кодовой цикловой синхронизации
RU2383104C2 (ru) Устройство кодовой цикловой синхронизации
RU2450464C1 (ru) Устройство кодовой цикловой синхронизации с интегрированными мягкими и жесткими решениями
KR101848431B1 (ko) 신호의 인터리빙 주기를 추정하기 위한 장치 및 방법
US10009041B2 (en) BCH decorder in which folded multiplier is equipped
RU2485683C1 (ru) Устройство декодирования с мягкими решениями для двухступенчатого каскадного кода
KR20110087607A (ko) 인코딩 장치
RU2428801C1 (ru) Устройство кодовой цикловой синхронизации с мягкими решениями
CN110990188B (zh) 一种基于Hadamard矩阵的部分重复码的构造方法
RU2702724C2 (ru) Способ совместного арифметического и помехоустойчивого кодирования и декодирования
RU2566945C1 (ru) Способ цикловой синхронизации турбокодов
RU2784953C1 (ru) Способ устойчивой кодовой цикловой синхронизации при применении жестких решений
RU2759801C1 (ru) Способ кодовой цикловой синхронизации для каскадного кода при применении жестких решений
RU2747623C1 (ru) Способ кодовой цикловой синхронизации для каскадного кода Рида-Соломона и Боуза-Чоудхури-Хоквингема [РС(32,16,17), БЧХ(31,16,7)] при одновременном применении жестких и мягких решений
RU2284085C1 (ru) Способ декодирования циклического помехоустойчивого кода
RU2797444C1 (ru) Способ устойчивой кодовой цикловой синхронизации при применении жестких и мягких решений
RU134378U1 (ru) Декодирующее устройство