RU2368067C1 - Дифференциальный усилитель с повышенным входным сопротивлением - Google Patents

Дифференциальный усилитель с повышенным входным сопротивлением Download PDF

Info

Publication number
RU2368067C1
RU2368067C1 RU2008105512/09A RU2008105512A RU2368067C1 RU 2368067 C1 RU2368067 C1 RU 2368067C1 RU 2008105512/09 A RU2008105512/09 A RU 2008105512/09A RU 2008105512 A RU2008105512 A RU 2008105512A RU 2368067 C1 RU2368067 C1 RU 2368067C1
Authority
RU
Russia
Prior art keywords
auxiliary
input
base
collector
transistor
Prior art date
Application number
RU2008105512/09A
Other languages
English (en)
Inventor
Николай Николаевич Прокопенко (RU)
Николай Николаевич Прокопенко
Даниил Николаевич Конев (RU)
Даниил Николаевич Конев
Александр Игоревич Серебряков (RU)
Александр Игоревич Серебряков
Original Assignee
Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ГОУ ВПО "ЮРГУЭС")
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ГОУ ВПО "ЮРГУЭС") filed Critical Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ГОУ ВПО "ЮРГУЭС")
Priority to RU2008105512/09A priority Critical patent/RU2368067C1/ru
Application granted granted Critical
Publication of RU2368067C1 publication Critical patent/RU2368067C1/ru

Links

Images

Landscapes

  • Amplifiers (AREA)

Abstract

Изобретение относится к области радиотехники и связи для усиления аналоговых сигналов датчиков с высоким внутренним сопротивлением, в структуре аналоговых микросхем различного функционального назначения (например, операционных усилителях (ОУ), широкополосных и избирательных усилителях, фильтрах и т.п.). Технический результат - повышение входного сопротивления и достижение статических входных токов. Дифференциальный усилитель содержит входной параллельно-балансный каскад (ВПБК) (1), имеющий первый (2) и второй (3) входы, первый (4) и второй (5) выходы, транзистор (Т) источника опорного тока (6), коллектор которого связан с общей эмиттерной цепью (7) ВПБК (1), а эмиттер соединен с шиной источника питания (8) через токостабилизирующий двухполюсник (9), первый (10) и второй (11) вспомогательные Т, базы которых соединены с первым (2) и вторым (3) входами ВПБК (1), а эмиттеры связаны друг с другом, причем все основные Т схемы имеют один тип проводимости. База Т источника опорного тока (6) связана с объединенными эмиттерами первого (10) и второго (11) вспомогательных Т, коллектор первого (10) вспомогательного Т соединен со входом первого (12) дополнительного токового зеркала (ДТЗ), коллектор второго (11) вспомогательного Т связан со входом второго (13) ДТЗ, причем выход первого (12) ДТЗ соединен с базой первого (10) вспомогательного Т, а выход второго (13) ДТЗ связан с базой второго (11) вспомогательного Т. 6 ил.

Description

Изобретение относится к области радиотехники и связи и может быть использовано в качестве устройства усиления аналоговых сигналов датчиков с высоким внутренним сопротивлением, в структуре аналоговых микросхем различного функционального назначения (например, операционных усилителях (ОУ), широкополосных и избирательных усилителях, фильтрах и т.п.).
Известны схемы дифференциальных усилителей (ДУ) с параллельным включением двух параллельно-балансных каскадов [1-15]. На их модификации выдано более 50 патентов для ведущих микроэлектронных фирм мира. Дифференциальные усилители данного класса, наряду с одиночными параллельно-балансными каскадами, стали основным усилительным элементом многих микросхем аналоговых интерфейсов (например, LM121 и др.). Предлагаемое изобретение относится к данному подклассу устройств.
Ближайшим прототипом (фиг.1) заявляемого устройства является дифференциальный усилитель, описанный в патенте США №6917257 В2 (фиг.1), H03F 3/45, содержащий входной параллельно-балансный каскад 1, имеющий первый 2 и второй 3 входы, первый 4 и второй 5 выходы, транзистор источника опорного тока 6, коллектор которого связан с общей эмиттерной цепью 7 входного параллельно-балансного каскада 1, а эмиттер соединен с шиной источника питания 8 через токостабилизирующий двухполюсник 9, первый 10 и второй 11 вспомогательные транзисторы, базы которых соединены с первым 2 и вторым 3 входами параллельно-балансного каскада 1, а эмиттеры связаны друг с другом, причем все основные транзисторы схемы имеют один тип проводимости.
Существенный недостаток известного ДУ состоит в том, что он имеет небольшое входное дифференциальное сопротивление (Rвх), зависящее от абсолютных значений коэффициента усиления по току базы (β) применяемых транзисторов и их статического режима. Для повышения
Figure 00000001
в известных ДУ применяется местная отрицательная обратная связь (вводятся эмиттерные резисторы). Однако при этом ухудшаются многие параметры ДУ - коэффициент усиления по напряжению, напряжение смещения нуля, коэффициент подавления помехи по питанию, крутизна усиления ДУ и др.
Основная цель предлагаемого изобретения состоит в повышении на один-два порядка входного сопротивления ДУ. Дополнительная - в достижении статических входных токов.
Поставленная цель достигается тем, что в дифференциальном усилителе фиг.1, содержащем входной параллельно-балансный каскад 1, имеющий первый 2 и второй 3 входы, первый 4 и второй 5 выходы, транзистор источника опорного тока 6, коллектор которого связан с общей эмиттерной цепью 7 входного параллельно-балансного каскада 1, а эмиттер соединен с шиной источника питания 8 через токостабилизирующий двухполюсник 9, первый 10 и второй 11 вспомогательные транзисторы, базы которых соединены с первым 2 и вторым 3 входами параллельно-балансного каскада 1, а эмиттеры связаны друг с другом, причем все основные транзисторы схемы имеют один тип проводимости, предусмотрены новые связи - база транзистора источника опорного тока 6 связана с объединенными эмиттерами первого 10 и второго 11 вспомогательных транзисторов, коллектор первого 10 вспомогательного транзистора соединен со входом первого 12 дополнительного токового зеркала, коллектор второго 11 вспомогательного транзистора связан со входом второго 13 дополнительного токового зеркала, причем выход первого 12 дополнительного токового зеркала соединен с базой первого 10 вспомогательного транзистора, а выход второго 13 дополнительного токового зеркала связан с базой второго вспомогательного транзистора 11.
На чертеже фиг.2 показана схема заявляемого устройства в соответствии с п.1 формулы изобретения.
На чертеже фиг.3 показаны схемы известного и заявляемого ДУ в среде компьютерного моделирования PSpice на моделях интегральных транзисторов ФГУП НПП «Пульсар». При этом в качестве дополнительных токовых зеркал 12 и 13 здесь используются идеальные подсхемы, имеющие единичный коэффициент передачи по току (Gain=l).
График фиг.4 иллюстрирует частотную зависимость входного дифференциального сопротивления известного и заявляемого (фиг.3) устройств.
На чертеже фиг.5 показаны схемы известного и заявляемого ДУ в среде компьютерного моделирования PSpice на моделях интегральных транзисторов ФГУП НПП «Пульсар» для случая, когда в качестве дополнительных токовых зеркал 12 и 13 используются классические подсхемы.
График фиг.6 иллюстрирует частотную зависимость входного дифференциального сопротивления известного и заявляемого (фиг.5) устройств.
Дифференциальный усилитель фиг.2 содержит входной параллельно-балансный каскад 1, имеющий первый 2 и второй 3 входы, первый 4 и второй 5 выходы, транзистор источника опорного тока 6, коллектор которого связан с общей эмиттерной цепью 7 входного параллельно-балансного каскада 1, а эмиттер соединен с шиной источника питания 8 через токостабилизирующий двухполюсник 9, первый 10 и второй 11 вспомогательные транзисторы, базы которых соединены с первым 2 и вторым 3 входами параллельно-балансного каскада 1, а эмиттеры связаны друг с другом, причем все основные транзисторы схемы имеют один тип проводимости. База транзистора источника опорного тока 6 связана с объединенными эмиттерами первого 10 и второго 11 вспомогательных транзисторов, коллектор первого 10 вспомогательного транзистора соединен со входом первого 12 дополнительного токового зеркала, коллектор второго 11 вспомогательного транзистора связан со входом второго 13 дополнительного токового зеркала, причем выход первого 12 дополнительного токового зеркала соединен с базой первого 10 вспомогательного транзистора, а выход второго 13 дополнительного токового зеркала связан с базой второго вспомогательного транзистора 11.
Рассмотрим работу схемы фиг.2.
Если на вход 2 подается напряжение uвх, то это вызывает приращение тока базы
Figure 00000002
где β1>>1 - коэффициент усиления по току базы левого входного транзистора каскада 1;
Figure 00000003
- сопротивление эмиттерного перехода входных транзисторов каскада 1;
φт=26 мВ - температурный потенциал;
Figure 00000004
- статический эмиттерный ток входных транзисторов каскада 1;
I9 - ток через двухполюсник 9.
Аналогично можно найти ток базы iб10 транзистора 10
Figure 00000005
где β10 - коэффициент усиления по току базы транзистора 10;
Figure 00000006
- сопротивление эмиттерных переходов транзисторов 10 и 11.
С другой стороны, эмиттерный и коллекторный токи транзисторов 10 и 11
Figure 00000007
Входной ток ДУ определяется суммой токов
Figure 00000008
где Kil2≈1 - коэффициент передачи по току подсхемы 12.
С учетом того, что Kil2=1, из (4) находим, что входной ток ДУ определяется формулой
Figure 00000009
или
Figure 00000010
где увх - входная проводимость ДУ, причем
Figure 00000011
В ДУ-прототипе входная проводимость принимает достаточно большое значение:
Figure 00000012
Таким образом, в заявляемой схеме при β1≈β6 увх улучшается в N-раз, где
Figure 00000013
Полученные выше теоретические выводы подтверждаются результатами моделирования в среде PSpice на моделях интегральных транзисторов ФГУП НПП «Пульсар» (фиг.5), выигрыш по Rвх - более чем на порядок.
БИБЛИОГРАФИЧЕСКИЙ СПИСОК
1. А.св. СССР №459780
2. Патент Японии JP 2004040157
3. Патентная заявка США №2004/0061544
4. Патентная заявка США №2003/0155959
5. Патентная заявка США №2003/0141919
6. Патент США №6292033
7. Патент США №5936468
8. Патент США №4866397
9. Патент США №4331929
10. Патент DE №10321442
11. Патент США №6262628
12. Патент США №6172551
13. Патент США №5461342
14. Патент США №5373741
15. Патент США №6917257

Claims (1)

  1. Дифференциальный усилитель с повышенным входным сопротивлением, содержащий входной параллельно-балансный каскад (1), имеющий первый (2) и второй (3) входы, первый (4) и второй (5) выходы, транзистор источника опорного тока (6), коллектор которого связан с общей эмиттерной цепью (7) входного параллельно-балансного каскада (1), а эмиттер соединен с шиной источника питания (8) через токостабилизирующий двухполюсник (9), первый (10) и второй (11) вспомогательные транзисторы, базы которых соединены с первым (2) и вторым (3) входами параллельно-балансного каскада (1), а эмиттеры связаны друг с другом, причем все основные транзисторы схемы имеют один тип проводимости, отличающийся тем, что база транзистора источника опорного тока (6) связана с объединенными эмиттерами первого (10) и второго (11) вспомогательных транзисторов, коллектор первого (10) вспомогательного транзистора соединен со входом первого (12) дополнительного токового зеркала, коллектор второго (11) вспомогательного транзистора связан со входом второго (13) дополнительного токового зеркала, причем выход первого (12) дополнительного токового зеркала соединен с базой первого (10) вспомогательного транзистора, а выход второго (13) дополнительного токового зеркала связан с базой второго (11) вспомогательного транзистора.
RU2008105512/09A 2008-02-12 2008-02-12 Дифференциальный усилитель с повышенным входным сопротивлением RU2368067C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2008105512/09A RU2368067C1 (ru) 2008-02-12 2008-02-12 Дифференциальный усилитель с повышенным входным сопротивлением

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2008105512/09A RU2368067C1 (ru) 2008-02-12 2008-02-12 Дифференциальный усилитель с повышенным входным сопротивлением

Publications (1)

Publication Number Publication Date
RU2368067C1 true RU2368067C1 (ru) 2009-09-20

Family

ID=41168117

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2008105512/09A RU2368067C1 (ru) 2008-02-12 2008-02-12 Дифференциальный усилитель с повышенным входным сопротивлением

Country Status (1)

Country Link
RU (1) RU2368067C1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2463702C1 (ru) * 2011-11-08 2012-10-10 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ФГБОУ ВПО "ЮРГУЭС") Избирательный усилитель

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2463702C1 (ru) * 2011-11-08 2012-10-10 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ФГБОУ ВПО "ЮРГУЭС") Избирательный усилитель

Similar Documents

Publication Publication Date Title
Taherzadeh-Sani et al. A 1-V process-insensitive current-scalable two-stage opamp with enhanced DC gain and settling behavior in 65-nm digital CMOS
RU2380824C1 (ru) Усилитель переменного тока с управляемым усилением
RU2368067C1 (ru) Дифференциальный усилитель с повышенным входным сопротивлением
Domala et al. Low power flipped voltage follower current mirror with improved input output impedances
RU2346388C1 (ru) Дифференциальный усилитель
RU2354041C1 (ru) Каскодный дифференциальный усилитель
RU2346386C1 (ru) Дифференциальный усилитель
RU2390916C1 (ru) Прецизионный операционный усилитель
RU2333593C1 (ru) Дифференциальный усилитель с расширенным диапазоном активной работы
CN107783584B (zh) 和绝对温度成比例的参考电路和电压参考电路
RU2346385C1 (ru) Дифференциальный усилитель с повышенным входным сопротивлением
RU2293433C1 (ru) Дифференциальный усилитель с повышенным ослаблением входного синфазного сигнала
RU2365029C1 (ru) Каскодный дифференциальный усилитель с малым напряжением смещения нуля
RU2411636C1 (ru) Каскодный дифференциальный усилитель с малым напряжением смещения нуля
RU2421893C1 (ru) Каскодный дифференциальный усилитель
RU2393629C1 (ru) Комплементарный каскодный дифференциальный усилитель
RU2367996C1 (ru) Токовое зеркало
RU2278466C1 (ru) Дифференциальный усилитель с повышенным ослаблением синфазного сигнала
RU2331972C1 (ru) Дифференциальный усилитель с повышенным коэффициентом усиления по напряжению
RU2390914C1 (ru) Каскодный дифференциальный усилитель с малым напряжением смещения нуля
RU2284564C1 (ru) Источник опорного тока
RU2394362C1 (ru) Каскодный дифференциальный усилитель
RU2419192C1 (ru) Дифференциальный усилитель с повышенным коэффициентом усиления
RU2319295C1 (ru) Комплементарный дифференциальный усилитель
RU2337395C1 (ru) Управляемый источник опорного тока

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20100213