RU2339159C1 - Функциональный цифроаналоговый преобразователь - Google Patents
Функциональный цифроаналоговый преобразователь Download PDFInfo
- Publication number
- RU2339159C1 RU2339159C1 RU2007113128/09A RU2007113128A RU2339159C1 RU 2339159 C1 RU2339159 C1 RU 2339159C1 RU 2007113128/09 A RU2007113128/09 A RU 2007113128/09A RU 2007113128 A RU2007113128 A RU 2007113128A RU 2339159 C1 RU2339159 C1 RU 2339159C1
- Authority
- RU
- Russia
- Prior art keywords
- digital
- analog
- linear
- analog converter
- output
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Abstract
Изобретение относится к области автоматики, информационно-измерительной и вычислительной техники, а именно к устройствам для преобразования кода, и может быть применено в микроэлектронных аналого-цифровых вычислительных устройствах. Техническим результатом изобретения является упрощение схемы функционального цифроаналогового преобразователя и повышение ее технологичности. Устройство содержит два постоянных запоминающих устройства, три умножающих цифроаналоговых преобразователя, сумматор и источник опорного напряжения. 1 ил.
Description
Изобретение относится к области автоматики, информационно-измерительной и вычислительной техники, а именно к устройствам для нелинейного преобразования цифрового кода в аналоговую величину.
Устройства с нелинейным преобразованием часто используются в электронике, автоматике и информационно-измерительной технике. Например, устройства с логарифмической функцией преобразования используются для сжатия динамического диапазона сигналов (Гусев В.Г. Электроника и микропроцессорная техника: Учеб. для вузов / В.Г.Гусев, Ю.М.Гусев. - 3-е изд., перераб. и доп. - М.: Высш. шк., 2004. - 790 с.; с.486). При этом часто непрерывная нелинейная функция заменяется упрощенной, полученной с помощью кусочно-линейной аппроксимации и реализуемой с помощью последовательно подключаемых масштабирующих резисторов. Получаемая ломаная кривая состоит из соединенных между собой в ключевых точках отрезков прямых вида
yi=kix+С,
где ki - коэффициент наклона, С - постоянная составляющая.
Последовательное (по мере изменения выходной величины) подключение резисторов может осуществляться с помощью отпираемых в нужные моменты времени диодов (Гусев В.Г. Электроника и микропроцессорная техника: Учеб. для вузов / В.Г.Гусев, Ю.М.Гусев. - 3-е изд., перераб. и доп. - М.: Высш. шк., 2004. - 790 с.; с.488). При таком решении с заданной степенью точности может быть реализована любая нелинейная функция. Сложность данного метода заключается в индивидуальной подгонке значений каждого резистора.
Для преобразования цифрового кода в аналоговую величину используют микросхемы интегральных цифроаналоговых преобразователей (ЦАП), которые линейно преобразуют входной цифровой код в аналоговую величину - напряжение или ток. Для управления преобразованием микросхемы ЦАП имеют также управляющий вход для подачи опорного напряжения (Федорков Б.Г., Телец В.А. Микросхемы ЦАП и АЦП: функционирование, параметры, применение - М.: Энергоатомиздат, 1990. - 320 с.; с.58-59).
Функциональные ЦАП представляют собой класс приборов, производящих одновременно нелинейное и цифроаналоговое преобразования. Они применяются, например, в цифроуправляемых калибраторах фазы для реализации тригонометрических функций (Сапельников В.М., Кравченко С.А., Чмых М.К. Проблемы воспроизведения смещаемых во времени электрических сигналов и их метрологическое обеспечение - Уфа: Изд. Башкирск. гос. ун-та, 2000. - 196 с.).
Известен преобразователь одного цифрового кода в два аналоговых сигнала, воспроизводящих разные функциональные зависимости (Патент РФ №2286013 С2, МПК Н03М 1/66; опубл. 20.10.2006), содержащий два постоянных запоминающих устройства (ПЗУ), два ЦАП, два усилителя, электронный генератор, регистр, электронные ключи и инвертор.
Недостатком устройства является то, что функциональное преобразование в нем осуществляется только с помощью ПЗУ, хранящих значения функции для всех возможных значений входного кода. Это является неприемлемым при работе с быстроизменяющимися сигналами из-за низкого быстродействия элементов памяти.
Известен функциональный ЦАП (А.с. СССР №702388, МКИ G06J 3/00; опубл. 05.12.79), построенный на двух масштабных цифроуправляемых резисторах и двух операционных усилителях. Его недостатком является аппроксимация только синусно-косинусных зависимостей, что ограничивает область применения ЦАП.
Устройством, наиболее близким к предлагаемому, является функциональный ЦАП (Сапельников В.М. Нелинейный цифроаналоговый преобразователь - дискретный аналог синусно-косинусного потенциометра // Измерительная техника. - 1997. - №1. - С.32-34), содержащий линейный ЦАП, управляемый многопозиционный двухсекционный ключ и источник опорного напряжения. Линейный ЦАП регулирует выходное напряжение от одной ключевой точки до другой, приближенно воспроизводя в i-ом интервале требуемую функциональную зависимость. Многопозиционный ключ используется для изменения интервала. Устройство может применяться не только для синусно-косинусного, но и многих других функциональных преобразований.
Недостатками известного преобразователя являются использование наборов резисторов нестандартных номиналов, что вызывает сложности при изготовлении устройства как в дискретном, так и в интегральном исполнениях.
Также недостатком устройства является включение линейного ЦАП таким образом, что ни один из его аналоговых входов не соединен с общим проводом. Это значительно сужает круг пригодных для применения серийно выпускаемых умножающих ЦАП: для большинства схем ЦАП требуется, чтобы опорное напряжение и напряжение питания измерялись относительно потенциала одной точки.
Кроме того, к недостаткам данного устройства следует отнести сложность расчета номиналов резисторов и сложность настройки.
Задача изобретения - упрощение конструкции устройства и повышение технологичности его изготовления за счет применения однотипных и стандартных элементов.
Поставленная задача достигается тем, что в функциональный цифроаналоговый преобразователь, содержащий линейный цифроаналоговый преобразователь и источник опорного напряжения, в отличие от прототипа, введены первое и второе постоянные запоминающие устройства, второй и третий линейные цифроаналоговые преобразователи и сумматор, причем входная цифровая шина подключена к адресным цифровым входам первого и второго постоянных запоминающих устройств и цифровым входам первого линейного цифроаналогового преобразователя, цифровые выходы обоих постоянных запоминающих устройств подключены к соответствующим цифровым входам второго и третьего линейных цифроаналоговых преобразователей, источник опорного напряжения соединен с управляющими входами второго и третьего линейных цифроаналоговых преобразователей, аналоговый выход второго линейного цифроаналогового преобразователя соединен с управляющим входом первого линейного цифроаналогового преобразователя, аналоговый выход которого подключен к первому входу сумматора, а аналоговый выход третьего линейного цифроаналогового преобразователя подключен ко второму входу сумматора, выход сумматора является выходом всего устройства.
На чертеже показана структурная схема функционального ЦАП.
Функциональный ЦАП содержит два постоянных запоминающих устройства 1 (ПЗУ 1) и 2 (ПЗУ 2), на входы которых подается цифровой код N. Выходы элементов ПЗУ подключены к цифровым входам линейных ЦАП 3 (ЛЦАП 2) и 4 (ЛЦАП 3) соответственно. Опорное напряжение для ЦАП 3 и 4 подается с источника опорного напряжения 5 (ИОН). Выходной сигнал ЦАП 3 является опорным напряжением для линейного ЦАП 6 (ЛЦАП 1), на цифровой вход которого также подается входной код N. Выходные сигналы ЦАП 4 и 6 суммируются операционным усилителем 7. В память ПЗУ 1 заложены значения коэффициентов наклона прямых, а в память ПЗУ 2 - значения функции в ключевых точках аппроксимации.
Устройство работает следующим образом.
Входной цифровой сигнал N подается на ПЗУ 1 (1), откуда производится выборка кода, соответствующего коэффициенту наклона прямой Кi на данном участке i. Этот код преобразуется ЛЦАП 2 (3) в напряжение, являющееся опорным для ЛЦАП 1 (6). Опорное напряжение для ЛЦАП 1 (6) будет зависеть только от номера участка аппроксимации i, следовательно, на вход ПЗУ 1 (1) достаточно подавать лишь старшие биты управляющего сигнала N.
Одновременно цифровой сигнал N подается на вход ЛЦАП 1 (6). Полученный на выходе ЛЦАП 1 (6) сигнал будет пропорционален произведению опорного напряжения и входного цифрового кода. В дальнейшем он суммируется операционным усилителем (ОУ) (7) с напряжением ЛЦАП 3 (4), которое соответствует постоянной величине С. Значение этой постоянной величины хранится в ПЗУ 2 (2), также зависит от номера интервала аппроксимации и равно значению аппроксимируемой функции в предыдущей ключевой точке.
Таким образом, устройство реализует на каждом из участков аппроксимации i интерполяцию линейной зависимостью
U(N)=Ki·N+Ci,
где Кi - коэффициент наклона прямой, Сi - постоянная величина, i - номер участка аппроксимации.
Предлагаемая структура содержит только стандартные однотипные ЦАП и элементы ПЗУ. Использование общей нулевой точки для напряжения питания и опорного напряжения ЦАП позволяет использовать стандартные умножающие ЦАП. Также схема не содержит резисторов различных номиналов, наличие которых предполагало бы сложность изготовления, настройки и подгонки и большую стоимость устройства. Кроме того, замена резисторов в схеме на ЦАП позволяет уменьшить температурную зависимость устройства, т.к. номиналы резистора обратной связи и резисторов матрицы R-2R внутри микросхемы ЦАП при изменении температуры изменяются равно пропорционально, а следовательно, их отношение остается постоянным.
Таким образом, построение функционального ЦАП по рассмотренной структуре позволяет упростить его структурную схему и повысить технологичность изготовления.
Claims (1)
- Функциональный цифроаналоговый преобразователь, содержащий первый линейный цифроаналоговый преобразователь и источник опорного напряжения, отличающийся тем, что дополнительно содержит первое и второе постоянные запоминающие устройства, второй и третий линейные цифроаналоговые преобразователи и сумматор, причем входная цифровая шина подключена к адресным цифровым входам первого и второго постоянных запоминающих устройств и цифровым входам первого линейного цифроаналогового преобразователя, цифровые выходы обоих постоянных запоминающих устройств подключены к соответствующим цифровым входам второго и третьего линейных цифроаналоговых преобразователей, источник опорного напряжения соединен с управляющими входами второго и третьего линейных цифроаналоговых преобразователей, аналоговый выход второго линейного цифроаналогового преобразователя соединен с управляющим входом первого линейного цифроаналогового преобразователя, аналоговый выход которого подключен к первому входу сумматора, а аналоговый выход третьего линейного цифроаналогового преобразователя подключен ко второму входу сумматора, выход сумматора является выходом всего устройства.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2007113128/09A RU2339159C1 (ru) | 2007-04-09 | 2007-04-09 | Функциональный цифроаналоговый преобразователь |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2007113128/09A RU2339159C1 (ru) | 2007-04-09 | 2007-04-09 | Функциональный цифроаналоговый преобразователь |
Publications (1)
Publication Number | Publication Date |
---|---|
RU2339159C1 true RU2339159C1 (ru) | 2008-11-20 |
Family
ID=40241468
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2007113128/09A RU2339159C1 (ru) | 2007-04-09 | 2007-04-09 | Функциональный цифроаналоговый преобразователь |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU2339159C1 (ru) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2510979C1 (ru) * | 2012-11-27 | 2014-04-10 | Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Казанский государственный энергетический университет" (ФГБОУ ВПО "КГЭУ") | Цифроаналоговый преобразователь |
RU2703228C1 (ru) * | 2019-03-18 | 2019-10-15 | Юрий Александрович Никитин | Способ нониусного цифроаналогового преобразования |
RU2726911C1 (ru) * | 2019-07-02 | 2020-07-16 | Юрий Александрович Никитин | Способ нониусного цифроаналогового преобразования |
RU209055U1 (ru) * | 2021-10-06 | 2022-01-31 | Федеральное государственное автономное образовательное учреждение высшего образования «Санкт-Петербургский государственный университет аэрокосмического приборостроения» | Параллельный преобразователь двоичного кода в двухполярное напряжение с резистивной матрицей на весовых резисторах |
RU211619U1 (ru) * | 2022-04-05 | 2022-06-15 | Федеральное государственное автономное образовательное учреждение высшего образования "Санкт-Петербургский государственный университет аэрокосмического приборостроения" | Параллельный преобразователь двоичного кода в двухполярное напряжение с резистивной матрицей R-2R |
-
2007
- 2007-04-09 RU RU2007113128/09A patent/RU2339159C1/ru not_active IP Right Cessation
Non-Patent Citations (1)
Title |
---|
САПЕЛЬНИКОВ В.М. Нелинейный цифроаналоговый преобразователь - дискретный аналог синусно-косинусного потенциометра. - Измерительная техника, 1997, №1, с.32-34. * |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2510979C1 (ru) * | 2012-11-27 | 2014-04-10 | Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Казанский государственный энергетический университет" (ФГБОУ ВПО "КГЭУ") | Цифроаналоговый преобразователь |
RU2703228C1 (ru) * | 2019-03-18 | 2019-10-15 | Юрий Александрович Никитин | Способ нониусного цифроаналогового преобразования |
RU2726911C1 (ru) * | 2019-07-02 | 2020-07-16 | Юрий Александрович Никитин | Способ нониусного цифроаналогового преобразования |
RU209055U1 (ru) * | 2021-10-06 | 2022-01-31 | Федеральное государственное автономное образовательное учреждение высшего образования «Санкт-Петербургский государственный университет аэрокосмического приборостроения» | Параллельный преобразователь двоичного кода в двухполярное напряжение с резистивной матрицей на весовых резисторах |
RU211619U1 (ru) * | 2022-04-05 | 2022-06-15 | Федеральное государственное автономное образовательное учреждение высшего образования "Санкт-Петербургский государственный университет аэрокосмического приборостроения" | Параллельный преобразователь двоичного кода в двухполярное напряжение с резистивной матрицей R-2R |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
Moon et al. | Background digital calibration techniques for pipelined ADCs | |
CN100472965C (zh) | 具有最小化转换误差的a/d转换器 | |
US7501965B2 (en) | Correcting for errors that cause generated digital codes to deviate from expected values in an ADC | |
KR0177267B1 (ko) | 디지탈 입력 워드로부터 아날로그 출력 신호를 발생하는 장치및 방법 | |
US5471210A (en) | Analog digital converter | |
US20090243904A1 (en) | Randomized thermometer-coding digital-to-analog converter and method therefor | |
US20080043810A1 (en) | Temperature sensor providing a temperature signal in digital form | |
RU2339159C1 (ru) | Функциональный цифроаналоговый преобразователь | |
US7796060B2 (en) | Circuits and methods to minimize nonlinearity errors in interpolating circuits | |
CN111900990A (zh) | 一种基于混合编码的电流舵型数模转换器 | |
Marche et al. | Modeling $ R {-} 2R $ Segmented-Ladder DACs | |
US6603418B2 (en) | High precision, high-speed signal source | |
Deveugele et al. | Parallel-path digital-to-analog converters for Nyquist signal generation | |
Parmar et al. | R-2R ladder circuit design for 32-bit digital-to-analog converter (DAC) with noise analysis and performance parameters | |
RU2408136C1 (ru) | Функциональный цифроаналоговый преобразователь | |
Bruce | Nyquist-rate digital-to-analog converter architectures | |
US11038517B1 (en) | Multiplying digital-to-analog converter (MDAC) with nonlinear calibration | |
US4072940A (en) | Digital to analog resolver converter | |
RU74022U1 (ru) | Устройство нелинейного цифроаналогового преобразования сигнала | |
Scandurra et al. | R-/spl beta/R ladder networks for the design of high-accuracy static analog memories | |
US4097858A (en) | Digital to analog resolver converter | |
US11736117B2 (en) | Method of vernier digital-to-analog conversion | |
US6674380B1 (en) | Digital-phase to digital amplitude translator with first bit off priority coded output for input to unit weighed digital to analog converter | |
CN219834120U (zh) | 数模转换电路、数模转换芯片及电子设备 | |
Upadhyay et al. | 3-bit R-2R digital to analog converter with better INL & DNL |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | The patent is invalid due to non-payment of fees |
Effective date: 20090410 |