RU2210178C1 - Триггерное устройство - Google Patents

Триггерное устройство Download PDF

Info

Publication number
RU2210178C1
RU2210178C1 RU2001133565/09A RU2001133565A RU2210178C1 RU 2210178 C1 RU2210178 C1 RU 2210178C1 RU 2001133565/09 A RU2001133565/09 A RU 2001133565/09A RU 2001133565 A RU2001133565 A RU 2001133565A RU 2210178 C1 RU2210178 C1 RU 2210178C1
Authority
RU
Russia
Prior art keywords
input
bus
resistor
diode
resistors
Prior art date
Application number
RU2001133565/09A
Other languages
English (en)
Inventor
С.Н. Копылов
Г.И. Шишкин
Original Assignee
Российский Федеральный Ядерный Центр - Всероссийский Научно-Исследовательский Институт Экспериментальной Физики
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Российский Федеральный Ядерный Центр - Всероссийский Научно-Исследовательский Институт Экспериментальной Физики filed Critical Российский Федеральный Ядерный Центр - Всероссийский Научно-Исследовательский Институт Экспериментальной Физики
Priority to RU2001133565/09A priority Critical patent/RU2210178C1/ru
Application granted granted Critical
Publication of RU2210178C1 publication Critical patent/RU2210178C1/ru

Links

Landscapes

  • Electronic Switches (AREA)

Abstract

Изобретение относится к области импульсной техники. Технический результат - повышение надежности и расширение функциональных возможностей. Триггерное устройство содержит мажоритарный элемент (МЭ) (1), первый (2) и второй (3) диоды (Д), первый (4), второй (5), третий (6) и четвертый (7) резисторы (Р), элемент Исключающее ИЛИ (8), первый (9) и второй (10) конденсаторы (К), входную шину (11), шины установки (12) и сброса (13). Первый вход МЭ (1) соединен с первым выводом Р (4) и катодом Д (2), второй вход МЭ (1) соединен с первым выводом Р (5) и анодом Д (3). Третий вход МЭ (1) соединен с его выходом и вторым входом элемента Исключающее ИЛИ (8), первый вход которого соединен с входной шиной (11), а выход - с вторыми обкладками первого (9) и второго (10) К, первые обкладки которых соединены соответственно с вторыми выводами первого (4) и второго (5) Р и с первыми выводами третьего (6) и четвертого (7) Р соответственно. Второй вывод Р (6) соединен с шиной 12 установки и анодом Д (2), второй вывод Р (7) соединен с шиной (13) сброса и катодом Д (3). 1 ил.

Description

Изобретение относится к области импульсной техники и может быть использовано в устройствах вычислительной техники и систем управления.
Известно триггерное устройство (см. авторское свидетельство СССР 1753920 от 05.10.90, МКИ Н 03 К 3/037, "Триггерное устройство", Шишкин Г.И., опубл. 10.09.97, Бюл. 25), содержащее элемент ИЛИ-НЕ, первый и второй входы которого соединены соответственно с первым и вторым входами устройства, выход - с тактовым входом D-триггера, D-вход которого подключен к выходу интегрирующей RC-цепи, и четырехканальный мультиплексор. Первый и второй адресные входы мультиплексора соединены соответственно с первым и вторым входами устройства, первый, второй, третий и четвертый информационные входы - соответственно с прямым выходом D-триггера, третьим входом устройства, четвертым входом устройства и инверсным выходом D-триггера, а выход - со входом интегрирующей RC-цепи.
Недостатком известного триггерного устройства является низкая надежность, обусловленная избыточным количеством логических элементов.
Известно триггерное устройство (см. авторское свидетельство СССР 970650 от 03.04.81, МКИ Н 03 К 3/286, "Триггерное устройство (третий вариант), (Шишкин Г. И. , опубл. 30.10.82, бюл. 40), выбранное в качестве прототипа и содержащее RS-триггер, первый и второй элементы Исключающее ИЛИ, первый и второй конденсаторы, первый и второй резисторы. Входы установки и сброса RS-триггера соединены с первыми обкладками соответственно первого и второго конденсаторов и через соответственно первый и второй резисторы с одной из шин питания. Первые входы первого и второго элементов Исключающее ИЛИ соединены между собой и с входной шиной устройства, вторые входы соединены соответственно с прямым и инверсным выходами RS-триггера, а выходы соединены с вторыми обкладками соответственно первого и второго конденсаторов.
Недостатками известного триггерного устройства являются низкая надежность, вызванная отсутствием ограничения входных токов во время действия отрицательного импульса на входах RS-триггера и избыточным количеством логических элементов, а также ограниченные функциональные возможности, связанные с невозможностью установки и сброса устройства без принятия специальных мер, вызывающих усложнение схемы.
Задачей, решаемой предлагаемым изобретением, является создание триггерного устройства, обладающего повышенной надежностью и расширенными функциональными возможностями.
Технический результат, заключающийся в повышении надежности и расширении функциональных возможностей, достигается тем, что в триггерное устройство, содержащее первый и второй резисторы, первые выводы которых соединены с первыми обкладками соответственно первого и второго конденсаторов, и элемент Исключающее ИЛИ, первый вход которого соединен с входной шиной, введены третий и четвертый резисторы, шины установки и сброса, первый и второй диоды и мажоритарный элемент, первый вход которого соединен с вторым выводом первого резистора и катодом первого диода, второй вход - с вторым выводом второго резистора и анодом второго диода, а третий вход мажоритарного элемента соединен с его выходом и вторым входом элемента Исключающее ИЛИ, выход которого соединен с вторыми обкладками конденсаторов, первые выводы третьего и четвертого резисторов соединены с первыми выводами соответственно первого и второго резисторов, второй вывод третьего резистора соединен с шиной установки и анодом первого диода, второй вывод четвертого резистора соединен с шиной сброса и катодом второго диода.
Указанная совокупность признаков позволяет:
повысить надежность триггерного устройства путем уменьшения количества логических элементов (исключение одного элемента Исключающее ИЛИ) и ограничения входного тока мажоритарного элемента резисторами во время действия отрицательного импульса на его входах;
расширить функциональные возможности триггерного устройства, позволяющие выполнять установку и сброс устройства, за счет эффективного использования запоминающих элементов, выполненных на основе RC-цепей.
На чертеже приведена принципиальная схема триггерного устройства.
Триггерное устройство содержит мажоритарный элемент 1, первый 2 и второй 3 диоды, первый 4, второй 5, третий 6 и четвертый 7 резисторы, элемент Исключающее ИЛИ 8, первый 9 и второй 10 конденсаторы, входную шину 11, шины установки 12 и сброса 13. Первый вход мажоритарного элемента 1 соединен с первым выводом резистора 4 и катодом диода 2, второй вход соединен с первым выводом резистора 5 и анодом диода 3. Третий вход мажоритарного элемента 1 соединен с его выходом и вторым входом элемента Исключающее ИЛИ 8, первый вход которого соединен с входной шиной 11, а выход - с вторыми обкладками первого 9 и второго 10 конденсаторов, первые обкладки которых соединены соответственно с вторыми выводами первого 4 и второго 5 резисторов и с первыми выводами третьего 6 и четвертого 7 резисторов соответственно. Второй вывод резистора 6 соединен с шиной 12 установки и анодом диода 2, второй вывод резистора 7 соединен с шиной 13 сброса и катодом диода 3.
Триггерное устройство работает следующим образом.
В режиме хранения информации на шине 12 установки устройства присутствует уровень "0", на шине 13 сброса и входной шине 11 - уровень "1". Допустим, что триггерное устройство находится в состоянии "0" - на выходе мажоритарного элемента 1 присутствует уровень "0". При этом на первом и третьем входах мажоритарного элемента 1 присутствует уровень "0", на втором входе - уровень "1", на выходе элемента Исключающее ИЛИ 8 - уровень "1", конденсатор 9 заряжен с выхода элемента Исключающее ИЛИ 8, а конденсатор 10 разрежен вследствие привязки его через резистор 7 к шине 13 сброса.
При поступлении отрицательного импульса на шину 11 на выходе логического элемента Исключающее ИЛИ 8 устанавливается уровень "0". Перепад напряжения на выходе элемента Исключающее ИЛИ 8 дифференцируется конденсаторами 9 и 10. При этом на первый вход мажоритарного элемента 1 поступает отрицательный импульс, ограничиваемый резистором 4, который не влияет на состояние триггерного устройства. Диод 2 защищает первый вход элемента 1 от переполюсовки. На второй вход мажоритарного элемента 1 через резистор 5 поступает импульс уровня "0", также не влияющий на состояние триггерного устройства. Длительности импульсов определяются соответственно временем разряда конденсатора 9 и временем заряда конденсатора 10. Процессы перезаряда конденсаторов 9 и 10 начинаются одновременно.
После перезаряда конденсаторов 9 и 10 отрицательный импульс на шине 11 заканчивается. На выходе элемента Исключающее ИЛИ 8 устанавливается уровень "1" При этом на первый и второй входы мажоритарного элемента 1 через резисторы 4 и 5 поступают положительные импульсы. Диод 3 защищает второй вход мажоритарного элемента 1 от перенапряжения. На выходе и третьем входе элемента 1 устанавливается уровень "1", а на выходе логического элемента "Исключающее ИЛИ" 8 устанавливается уровень "0". Однако при этом отрицательные импульсы на первом и втором входах мажоритарного элемента 1 не формируются, поскольку конденсаторы 9 и 10 за время переключения логических элементов 1 и 8 практически не перезаряжаются. Триггерное устройство установлено в состояние "1".
Переключение триггерного устройства в состояние "0" происходит аналогичным образом.
Установка триггерного устройства из состояния "0" в состояние "1" осуществляется путем подачи положительного импульса на шину 12. При этом на первый вход мажоритарного элемента 1 поступает импульс уровня "1" через диод 2. На выходе и третьем входе мажоритарного элемента 1 устанавливается уровень "1", а на выходе элемента Исключающее ИЛИ 8 - уровень "0". Конденсатор 9 перезаряжается с шины 12 через параллельно включенные резисторы 6 и 4, а конденсатор 10 через резистор 7 заряжается с шины 13. Диод 2 защищает триггерное устройство от генерации, не позволяя формироваться отрицательному импульсу на первом входе мажоритарного элемента 1 во время перезаряда конденсатора 9. На втором входе мажоритарного элемента 1 формируется импульс уровня "0" на время, определяемое временем заряда конденсатора 10.
После перезаряда конденсаторов 9 и 10 положительный импульс на шине 12 заканчивается. На первом входе элемента 1 устанавливается уровень "0", который не влияет на состояние триггерного устройства. Конденсатор 9 разрежается через резистор 6. Триггерное устройство установлено в состоянии "1".
Сброс триггерного устройства из состояния "1" в состояние "0" осуществляется аналогичным образом путем подачи отрицательного импульса на шину 13.
Шунтирование диодами 2 и 3 ограничивающих резисторов 4 и 5 в данном устройстве также позволяет применять микросхемы без входных защитных диодов.
Изготовлен лабораторный макет триггерного устройства, испытания которого подтвердили работоспособность и практическую ценность заявленного объекта.

Claims (1)

  1. Триггерное устройство, содержащее первый и второй резисторы, первые выводы которых соединены с первыми обкладками соответственно первого и второго конденсаторов, и элемент Исключающее ИЛИ, первый вход которого соединен с входной шиной, отличающееся тем, что введены третий и четвертый резисторы, шины установки и сброса, первый и второй диоды и мажоритарный элемент, первый вход которого соединен с вторым выводом первого резистора и катодом первого диода, второй вход - с вторым выводом второго резистора и анодом второго диода, а третий вход мажоритарного элемента соединен с его выходом и вторым входом элемента Исключающее ИЛИ, выход которого соединен с вторыми обкладками конденсаторов, первые выводы третьего и четвертого резисторов соединены с первыми выводами соответственно первого и второго резисторов, второй вывод третьего резистора соединен с шиной установки и анодом первого диода, второй вывод четвертого резистора соединен с шиной сброса и катодом второго диода.
RU2001133565/09A 2001-12-10 2001-12-10 Триггерное устройство RU2210178C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2001133565/09A RU2210178C1 (ru) 2001-12-10 2001-12-10 Триггерное устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2001133565/09A RU2210178C1 (ru) 2001-12-10 2001-12-10 Триггерное устройство

Publications (1)

Publication Number Publication Date
RU2210178C1 true RU2210178C1 (ru) 2003-08-10

Family

ID=29246116

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2001133565/09A RU2210178C1 (ru) 2001-12-10 2001-12-10 Триггерное устройство

Country Status (1)

Country Link
RU (1) RU2210178C1 (ru)

Similar Documents

Publication Publication Date Title
TW201906319A (zh) 突崩二極體配置及控制突崩二極體配置的方法
US5517145A (en) CMOS toggle flip-flop using adiabatic switching
CN110545095A (zh) 快速掉电信号检测电路及检测电源电压抖动的上电复位装置
US20030179123A1 (en) Analog-to-digital conversion using a counter
CN104579266A (zh) 一种电路系统及其上电复位的方法
RU2210178C1 (ru) Триггерное устройство
EP2223422B1 (en) Integrated circuit with a dc-dc converter
CN106301309B (zh) 一种可准确设定迟滞电压的上电启动复位电路
CN106484648B (zh) 一种通信设备、系统及数据发送、接收方法
IT201900002959A1 (it) Procedimento per la rilevazione di segnali, circuito, dispositivo e sistema corrispondenti
RU2178617C2 (ru) Триггерное устройство
RU2234798C1 (ru) Генератор импульсов
RU2106056C1 (ru) Помехостойкое триггерное устройство
RU2237351C2 (ru) Трехстабильный счетный триггер
RU2506598C1 (ru) Пиковый детектор
RU2237970C1 (ru) Триггерное устройство
RU2250554C1 (ru) Триггерное устройство
RU2211528C2 (ru) Триггерное устройство
CN111245408B (zh) 一种占空比箝位电路
RU2237969C1 (ru) Триггерное устройство
RU2212095C1 (ru) Триггерное устройство
RU2250557C1 (ru) Триггерное устройство
CN100401626C (zh) 用于浮动功率传送设备的保护电路和方法
RU2234800C1 (ru) Генератор импульсов
RU2123232C1 (ru) Триггерное устройство

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20031211