RU2143740C1 - Address identifier - Google Patents
Address identifier Download PDFInfo
- Publication number
- RU2143740C1 RU2143740C1 RU99103172A RU99103172A RU2143740C1 RU 2143740 C1 RU2143740 C1 RU 2143740C1 RU 99103172 A RU99103172 A RU 99103172A RU 99103172 A RU99103172 A RU 99103172A RU 2143740 C1 RU2143740 C1 RU 2143740C1
- Authority
- RU
- Russia
- Prior art keywords
- inputs
- input
- comparator
- relators
- relay
- Prior art date
Links
Landscapes
- Management, Administration, Business Operations System, And Electronic Commerce (AREA)
Abstract
Description
Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров и др. The invention relates to automation and analog computing, and can be used to build functional units of analog computers, means of automatic regulation and control, analog processors, etc.
Известны адресные идентификаторы (см. например фиг. 4 в описании изобретения к авт. св. СССР 1622888, кл. G 06 G 7/25, 1991 г.), которые содержат три релятора и выполняют адресную идентификацию наименьшего (или наибольшего) из трех аналоговых сигналов. Address identifiers are known (see, for example, FIG. 4 in the description of the invention to the author of the St. USSR 1622888, class G 06 G 7/25, 1991), which contain three relators and perform address identification of the smallest (or largest) of the three analog signals.
К причине, препятствующей достижению указанного ниже технического результата при использовании известных адресных идентификаторов, относятся ограниченные функциональные возможности, обусловленные тем, что для настройки на выполнение адресной идентификации наибольшего (или наименьшего) из трех аналоговых сигналов требуется изменение исходной схемы соединения внутренних узлов идентификатора (взаимозамещение компараторных входов реляторов). The reason that impedes the achievement of the technical result indicated below when using known address identifiers is limited functionality due to the fact that setting up the address identification of the largest (or smallest) of the three analog signals requires a change in the initial connection scheme of the internal identifier nodes (interchange of comparator relator inputs).
Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип адресный идентификатор (рис. 139 в книге Волгин Л.И. Синтез устройств для обработки и преобразования информации в элементном базисе реляторов. - Таллинн: Валгус, 1989. - 179 с.), который содержит три релятора и выполняет адресную идентификацию наименьшего из трех аналоговых сигналов. The closest device of the same purpose to the claimed invention in terms of features is the address identifier adopted for the prototype (Fig. 139 in the book Volgin LI. Synthesis of devices for processing and converting information in the elemental basis of relators. - Tallinn: Valgus, 1989. - 179 sec.), which contains three relays and performs address identification of the smallest of the three analog signals.
К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относятся ограниченные функциональные возможности, обусловленные тем, что для настройки на выполнение адресной идентификации наибольшего из трех аналоговых сигналов требуется изменение схемы соединения внутренних узлов идентификатора (взаимозамещение компараторных входов реляторов). The reason that impedes the achievement of the technical result indicated below when using the prototype is limited functionality due to the fact that the configuration of the connection of the internal nodes of the identifier (interchange of the comparator inputs of the relators) is required to configure to perform address identification of the largest of the three analog signals.
Техническим результатом изобретения является расширение функциональных возможностей за счет обеспечения выполнения адресной идентификации наименьшего или наибольшего из трех аналоговых сигналов без изменения схемы идентификатора. The technical result of the invention is the expansion of functionality by providing address identification of the smallest or largest of the three analog signals without changing the identifier circuit.
Указанный технический результат при осуществлении изобретения достигается тем, что в адресном идентификаторе, содержащем три релятора, каждый из которых выполнен в виде дифференциального компаратора, размыкающего и замыкающего ключей, входы размыкающего и замыкающего ключей образуют соответственно первый и второй переключательные входы релятора, а выходы являются соответственно первым и вторым выходами релятора, первый и второй компараторные входы которого образованы соответственно неинвертирующим и инвертирующим входами дифференциального компаратора, вторые компараторные входы первого и второго реляторов подключены к первому информационному входу адресного идентификатора, первые компараторные входы второго и третьего реляторов подключены к его третьему информационному входу, а первый компараторный вход первого и второй компараторный вход третьего реляторов подключены к второму информационному входу адресного идентификатора, первый, второй и третий идентифицирующие входы которого образованы соответственно первым, вторым переключательными входами первого релятора и вторым переключательным входом второго релятора, а первым, вторым и третьим выходами адресного идентификатора являются соответственно первый выход второго релятора, первый и второй выходы третьего релятора, первый и второй переключательные входы которого соединены соответственно с вторыми выходами первого и второго реляторов, а первый переключательный вход второго релятора присоединен к первому выходу первого релятора, особенность заключается в том, что в каждый релятор введен булевый элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, первый вход которого подключен к выходу дифференциального компаратора, второй вход является входом управления релятора, а выход соединен с управляющим входом размыкающего и замыкающего ключей, входы управления всех реляторов объединены и образуют вход управления адресного идентификатора. The specified technical result in the implementation of the invention is achieved by the fact that in the address identifier containing three relays, each of which is made in the form of a differential comparator, opening and closing keys, the inputs of the opening and closing keys respectively form the first and second switching inputs of the relator, and the outputs are respectively the first and second outputs of the relator, the first and second comparator inputs of which are formed respectively by non-inverting and inverting inputs of the differential a social comparator, the second comparator inputs of the first and second relators are connected to the first information input of the address identifier, the first comparator inputs of the second and third relators are connected to its third information input, and the first comparator input of the first and second comparator input of the third relators are connected to the second information input of the address identifier , the first, second and third identification inputs of which are formed respectively by the first, second switching inputs of the first of the first relay and the second switching input of the second relay, and the first, second and third outputs of the address identifier are respectively the first output of the second relay, the first and second outputs of the third relay, the first and second switching inputs of which are connected respectively to the second outputs of the first and second relators, and the first the switching input of the second relay is connected to the first output of the first relay, the peculiarity is that a Boolean element EXCLUSIVE OR, the first input d is connected to the output of the differential comparator, the second input is a control input relator, and an output coupled to the control input of the interrupter and a locking key, the control inputs of all relators combined to produce an address identifier control input.
Проведенный заявителем анализ уровня техники, включающий поиск по патентным и научно-техническим источникам информации, и выявление источников, содержащих сведения об аналогах заявленного изобретения, позволил установить, что заявитель не обнаружил аналог, характеризующийся признаками, тождественными всем существенным признакам заявленного изобретения. Определение из перечня выявленных аналогов прототипа, как наиболее близкого по совокупности существенных признаков аналога, позволил выявить совокупность существенных по отношению к усматриваемому заявителем техническому результату отличительных признаков в заявленном устройстве, изложенных в формуле изобретения. Следовательно, заявляемое изобретение соответствует условию "новизна". The analysis of the prior art by the applicant, including a search by patent and scientific and technical sources of information, and the identification of sources containing information about analogues of the claimed invention, allowed to establish that the applicant did not find an analogue characterized by features identical to all the essential features of the claimed invention. The definition from the list of identified analogues of the prototype, as the closest in the set of essential features of the analogue, allowed to identify the set of essential distinguishing features in relation to the applicant’s technical result in the claimed device set forth in the claims. Therefore, the claimed invention meets the condition of "novelty."
Для проверки соответствия заявленного изобретения условию "изобретательский уровень" заявитель провел дополнительный поиск известных решений, чтобы выявить признаки, совпадающие с отличительными от прототипа признаками заявленного устройства. Результаты поиска показали, что заявленное изобретение не вытекает для специалиста явным образом из известного уровня техники, поскольку из уровня техники, определенного заявителем, не выявлено влияние предусматриваемых существенными признаками заявленного изобретения преобразований на достижение технического результата, в частности, заявленным изобретением не предусматриваются следующие преобразования:
- дополнение известного средства какой-либо известной частью (частями), присоединяемой (присоединяемыми) к нему по известным правилам для достижения технического результата, в отношении которого установлено влияние именно таких дополнений;
- замена какой-либо части (частей) известного средства другой известной частью для достижения технического результата, в отношении которого установлено влияние именно такой замены;
- исключение какой-либо части (элемента) средства с одновременным исключением обусловленной ее наличием функции и достижением при этом обычного для такого исключения результата;
- увеличение количества однотипных элементов для усиления технического результата, обусловленного наличием в средстве именно таких элементов;
- выполнение известного средства или его части (частей) из известного материала для достижения технического результата, обусловленного известными свойствами этого материала;
- создание средства, состоящего из известных частей, выбор которых и связь между которыми осуществлены на основании известных правил, рекомендаций, и достигаемый при этом технический результат обусловлен только известными свойствами частей этого средства и связей между ними.To verify compliance of the claimed invention with the condition "inventive step", the applicant conducted an additional search for known solutions in order to identify signs that match the distinctive features of the claimed device from the prototype. The search results showed that the claimed invention does not derive explicitly from the prior art for the specialist, since the influence of the transformations provided for by the essential features of the claimed invention on the achievement of the technical result is not revealed from the prior art determined by the applicant, in particular, the following transformations are not provided for by the claimed invention:
- addition of a known product by any known part (s) attached to it according to known rules to achieve a technical result in respect of which the effect of such additions is established;
- replacement of any part (s) of a known product with another known part to achieve a technical result, in respect of which the effect of such a replacement is established;
- the exclusion of any part (element) of the product with the simultaneous exclusion of the function due to its presence and the achievement of the usual result for such exclusion;
- an increase in the number of elements of the same type to enhance the technical result due to the presence in the tool of just such elements;
- the implementation of a known tool or part (s) of a known material to achieve a technical result due to the known properties of this material;
- the creation of a tool consisting of known parts, the choice of which and the relationship between them are based on known rules, recommendations, and the technical result achieved in this case is due only to the known properties of the parts of this tool and the relationships between them.
Описываемое изобретение не основано на изменении количественного признака (признаков), представлении таких признаков во взаимосвязи, либо изменении ее вида. Имеется в виду случай, когда известен факт влияния каждого из указанных признаков на технический результат, и новые значения этих признаков или их взаимосвязь могли быть получены исходя из известных зависимостей, закономерностей. Следовательно, заявленное изобретение соответствует условию "изобретательский уровень". The described invention is not based on a change in the quantitative characteristic (s), the presentation of such signs in relationship, or a change in its form. This refers to the case when the fact of the influence of each of these characteristics on the technical result is known, and new values of these signs or their relationship could be obtained on the basis of known dependencies and patterns. Therefore, the claimed invention meets the condition of "inventive step".
На чертеже представлена схема предлагаемого адресного идентификатора. The drawing shows a diagram of the proposed address identifier.
Адресный идентификатор содержит три релятора 11, 12, и 13. Каждый релятор содержит дифференциальный компаратор 2, подключенный выходом к первому входу булевого элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 3, второй вход которого является входом управления релятора, а выход соединен с управляющим входом размыкающего и замыкающего ключей 41 и 42, входы которых являются соответственно первым и вторым переключательными входами релятора, а выходы образуют соответственно первый и второй выходы релятора, первым и вторым компараторными входами которого являются соответственно неинвертирующий и инвертирующий входы компаратора 2. Вторые компараторные входы реляторов 11 и 12 подключены к первому информационному входу адресного идентификатора, первые компараторные входы реляторов 12 и 13 подключены к его третьему информационному входу, а первый компараторный вход релятора 11 и второй компараторный вход релятора 13 подключены к второму информационному входу адресного идентификатора, первый, второй и третий идентифицирующие входы которого образованы соответственно первым, вторым переключательными входами релятора 11 и вторым переключательным входом релятора 12, а первым, вторым и третьим выходами Z1, Z2 и Z3 адресного идентификатора являются соответственно первый выход релятора 12, первый и второй выходы релятора 13, первый и второй переключательные входы которого соединены соответственно с вторыми выходами реляторов 11 12, а первый переключательный вход релятора 12 присоединен к первому выходу релятора 11, входы управления всех реляторов объединены и образуют вход управления адресного идентификатора.The address identifier contains three relators 1 1 , 1 2 , and 1 3 . Each relator contains a differential comparator 2, connected to the first input of the Boolean element EXCLUSIVE OR 3, the second input of which is the relay control input, and the output is connected to the control input of the opening and closing keys 4 1 and 4 2 , the inputs of which are the first and second switching relator inputs, and the outputs form respectively the first and second outputs of the relator, the first and second comparator inputs of which are respectively non-inverting and inverting inputs of the comp arator 2. The second comparator inputs of the relators 1 1 and 1 2 are connected to the first information input of the address identifier, the first comparator inputs of the relators 1 2 and 1 3 are connected to its third information input, and the first comparator input of the relator 1 1 and the second comparator input of the relator 1 3 connected to the data input of the second address identifier, the first, second and third identifying inputs which are respectively formed first, the second inputs of the switching relator January 1 and the second switch input relational ora 1, 2, and first, second and third outputs of Z 1, Z 2 and Z 3 address identifier are respectively the first output relator 1 2, the first and second outputs relator 1 3, the first and second switching inputs of which are connected respectively to the second outputs relators 1 1 1 2 , and the first switching input of the relay 1 2 is connected to the first output of the relay 1 1 , the control inputs of all relators are combined and form the control input of the address identifier.
Работа предлагаемого адресного идентификатора осуществляется следующим образом. На его первый, второй и третий информационные входы подаются соответственно аналоговые сигналы (напряжения) x1, x2 и x3, а на его первом, втором и третьем идентифицирующих входах фиксируются соответственно аналоговые сигналы (напряжения) y1, y2 и y3 (y1 ≠ y2 ≠ y3) Воспроизводимая адресным идентификатором операция определяется выражением:
где I(x) есть единичная функция, равная единице при x ≥ 0 или нулю при x < 0; f ∈ {0,1) есть сигнал на входе управления идентификатора, = 1 - f.The work of the proposed address identifier is as follows. At its first, second and third information inputs, analog signals (voltages) x 1 , x 2 and x 3 are supplied, and at its first, second and third identification inputs, analog signals (voltages) y 1 , y 2 and y 3 are fixed (y 1 ≠ y 2 ≠ y 3 ) The operation reproduced by the address identifier is determined by the expression:
where I (x) is the unit function equal to unity for x ≥ 0 or zero for x <0; f ∈ {0,1) is the signal at the control input of the identifier, = 1 - f.
Таким образом:
где ext = min при f = 0; ext = max при f = 1. Согласно (1), номер i ∈ { 1,2,3} возбужденного выхода Z1 ≠ 0 соответствует адресу экстремального сигнала в кортеже (x1, x2, x3).In this way:
where ext = min at f = 0; ext = max at f = 1. According to (1), the number i ∈ {1,2,3} of the excited output Z 1 ≠ 0 corresponds to the address of the extreme signal in the tuple (x 1 , x 2 , x 3 ).
Вышеизложенные сведения позволяют сделать вывод, что предлагаемый адресный идентификатор обладает более широкими по сравнению с прототипом функциональными возможностями, так как обеспечивает выполнение адресной идентификации наименьшего или наибольшего из трех аналоговых сигналов без каких-либо схемных изменений. The above information allows us to conclude that the proposed address identifier has wider functionality compared to the prototype, as it provides address identification of the smallest or largest of the three analog signals without any circuit changes.
Таким образом, вышеизложенные сведения свидетельствуют о выполнении при использовании заявленного устройства следующей совокупности условий:
- средство, воплощающее заявленное устройство при его осуществлении, предназначено для использования в промышленности, а именно в области автоматики и аналоговой вычислительной техники в качестве функционального узла аналоговых вычислительных машин, спецпроцессоров и др.;
- для заявленного устройства в том виде, как оно охарактеризовано в независимом пункте изложенной формулы изобретения, подтверждена возможность его осуществления с помощью описанных в заявке или известных до даты приоритета средств и методов;
- средство, воплощающее заявленное изобретение при его осуществлении, способно обеспечить достижение усматриваемого заявителем технического результата.Thus, the above information indicates the following conditions are met when using the claimed device:
- a tool embodying the claimed device in its implementation, is intended for use in industry, namely in the field of automation and analog computing as a functional unit of analog computers, special processors, etc .;
- for the claimed device in the form described in the independent clause of the claims, the possibility of its implementation using the means and methods described in the application or known prior to the priority date is confirmed;
- a tool embodying the claimed invention in its implementation, is able to ensure the achievement of the perceived by the applicant technical result.
Следовательно, заявленное изобретение соответствует условию "промышленная применимость". Therefore, the claimed invention meets the condition of "industrial applicability".
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU99103172A RU2143740C1 (en) | 1999-02-16 | 1999-02-16 | Address identifier |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU99103172A RU2143740C1 (en) | 1999-02-16 | 1999-02-16 | Address identifier |
Publications (1)
Publication Number | Publication Date |
---|---|
RU2143740C1 true RU2143740C1 (en) | 1999-12-27 |
Family
ID=20216063
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU99103172A RU2143740C1 (en) | 1999-02-16 | 1999-02-16 | Address identifier |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU2143740C1 (en) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2445697C1 (en) * | 2011-01-31 | 2012-03-20 | Закрытое акционерное общество "ИВЛА-ОПТ" | Relator module |
RU2491626C1 (en) * | 2012-07-03 | 2013-08-27 | Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" | Address identifier |
RU2580802C1 (en) * | 2015-03-17 | 2016-04-10 | Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" | Address identifier |
-
1999
- 1999-02-16 RU RU99103172A patent/RU2143740C1/en active
Non-Patent Citations (1)
Title |
---|
Волгин Л.И. Синтез устройств для обработки и преобразования информации в элементном базисе реляторов. - Таллинн, Валгус, 1989, с.43-44. * |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
RU2445697C1 (en) * | 2011-01-31 | 2012-03-20 | Закрытое акционерное общество "ИВЛА-ОПТ" | Relator module |
RU2491626C1 (en) * | 2012-07-03 | 2013-08-27 | Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" | Address identifier |
RU2580802C1 (en) * | 2015-03-17 | 2016-04-10 | Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Ульяновский государственный технический университет" | Address identifier |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
RU2143740C1 (en) | Address identifier | |
RU2195701C1 (en) | Relator module | |
RU2143739C1 (en) | Logical device for rank processing of analog signals | |
RU2171496C1 (en) | Rank filter | |
RU2177643C1 (en) | Analog processor unit | |
RU2177639C1 (en) | Relator identifier | |
RU2183032C1 (en) | Linear-quadratic approximating device | |
RU2149452C1 (en) | Position identifier | |
RU2194303C1 (en) | Minimax selector device | |
RU2143735C1 (en) | Address identifier | |
RU2195018C1 (en) | Median module | |
RU2173879C1 (en) | Analog-rank processor | |
RU2195700C1 (en) | Rank switch | |
RU2177641C1 (en) | Interval identifier | |
RU2144258C1 (en) | Amplitude filter | |
RU2143733C1 (en) | Non-linear function generator | |
RU2143734C1 (en) | Dynamic hysteresis function generator | |
RU2204861C1 (en) | Rank predicator | |
RU2149454C1 (en) | Device for rank identification | |
RU2143732C1 (en) | Double-threshold discriminator | |
RU2195019C1 (en) | Relater gate | |
RU2204862C1 (en) | Rank predicator | |
RU2172516C1 (en) | Rank filter | |
RU2192043C1 (en) | Relator selector | |
RU2204860C1 (en) | Functional driver |