Claims (1)
Операционный усилитель, содержащий входной дифференциальный каскад, построенный на первом и втором транзисторах, базовые цепи которых являются входами операционного усилителя, а в эмиттерных цепях включен выход первого источника тока, причем в коллекторные цепи включена схема токового зеркала, построенная на третьем и четвертом транзисторах, эмиттеры которых через первый и второй резисторы подключены к минусовой шине операционного усилителя, при этом общая точка коллекторов второго и четвертого соединена с первым входом выходного усилителя, отличающийся тем, что в него введена схема компенсации, выполненная на пятом транзисторе, вспомогательное токовое зеркало, построенное на первом диодно-включенном транзисторе и шестом транзисторе, базы которых соединены вместе, диодная схема смещения напряжения, седьмой, восьмой и девятый транзисторы, второй диодно-включенный транзистор, третий и четвертый резисторы, второй, третий и четвертый источники тока, причем база пятого транзистора соединена с общей точкой эмиттерных цепей первого и второго транзисторов, эмиттер соединен со входом второго источника тока и базой седьмого транзистора, а коллектор соединен с плюсовой шиной операционного усилителя, причем коллектор первого диодно-включенного транзистора соединен с коллектором седьмого транзистора, а эмиттер через третий резистор подключен к минусовой шине операционного усилителя, а коллектор шестого транзистора соединен с эмиттером девятого транзистора, база которого через второй диодно-включенный транзистор соединена с базой восьмого транзистора, эмиттер которого связан с общей точкой эмиттера второго диодно-включенного транзистора, коллектора девятого транзистора, выхода четвертого источника тока и входа диодной схемы смещения напряжения, выход которой соединен с минусовой шиной операционного усилителя, а эмиттер шестого транзистора через четвертый резистор подключен к минусовой шине операционного усилителя, причем коллектор третьего транзистора связан с коллектором восьмого транзистора, а эмиттер седьмого транзистора соединен с выходом третьего источника тока, вход которого подключен ко входу четвертого источника тока, второму входу выходного усилителя и плюсовой шине операционного усилителя, третий вход выходного усилителя соединен с минусовой шиной операционного усилителя, причем выход второго источника тока также подключен к минусовой шине операционного усилителя, а выход выходного усилителя соединен с выходом операционного усилителя.An operational amplifier containing an input differential stage built on the first and second transistors, the base circuits of which are the inputs of the operational amplifier, and the output of the first current source is included in the emitter circuits, and the current mirror circuit built on the third and fourth transistors is included in the collector circuits, emitters which through the first and second resistors are connected to the negative bus of the operational amplifier, while the common point of the collectors of the second and fourth is connected to the first input of the output amplifier an amplifier, characterized in that it introduces a compensation circuit made on the fifth transistor, an auxiliary current mirror built on the first diode-switched transistor and the sixth transistor, the bases of which are connected together, a diode voltage bias circuit, the seventh, eighth and ninth transistors, the second diode-on transistor, third and fourth resistors, second, third and fourth current sources, the base of the fifth transistor connected to a common point of the emitter circuits of the first and second transistors, the emitter is connected is connected to the input of the second current source and the base of the seventh transistor, and the collector is connected to the positive bus of the operational amplifier, the collector of the first diode-on transistor connected to the collector of the seventh transistor, and the emitter through the third resistor connected to the negative bus of the operational amplifier, and the collector of the sixth transistor is connected with the emitter of the ninth transistor, the base of which is connected through the second diode-connected transistor to the base of the eighth transistor, the emitter of which is connected to the common point of the emitter of the diode-on transistor, the collector of the ninth transistor, the output of the fourth current source and the input of the diode voltage bias circuit, the output of which is connected to the negative bus of the operational amplifier, and the emitter of the sixth transistor is connected through the fourth resistor to the negative bus of the operational amplifier, and the collector of the third transistor is connected to the collector of the eighth transistor, and the emitter of the seventh transistor is connected to the output of the third current source, the input of which is connected to the input of the fourth current source, w rum input of the output amplifier and the positive rail of the operational amplifier, a third amplifier output coupled to the negative input bus of the operational amplifier, wherein the second current source output is also connected to the negative rail of the operational amplifier and the output amplifier output connected to the output of the operational amplifier.