RU2002116151A - Differential relay - Google Patents

Differential relay

Info

Publication number
RU2002116151A
RU2002116151A RU2002116151/09A RU2002116151A RU2002116151A RU 2002116151 A RU2002116151 A RU 2002116151A RU 2002116151/09 A RU2002116151/09 A RU 2002116151/09A RU 2002116151 A RU2002116151 A RU 2002116151A RU 2002116151 A RU2002116151 A RU 2002116151A
Authority
RU
Russia
Prior art keywords
output
input
threshold block
pulse
inputs
Prior art date
Application number
RU2002116151/09A
Other languages
Russian (ru)
Other versions
RU2223569C1 (en
Inventor
Игорь Константинович Пухов
Original Assignee
Игорь Константинович Пухов
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Игорь Константинович Пухов filed Critical Игорь Константинович Пухов
Priority to RU2002116151/09A priority Critical patent/RU2223569C1/en
Application granted granted Critical
Publication of RU2223569C1 publication Critical patent/RU2223569C1/en
Publication of RU2002116151A publication Critical patent/RU2002116151A/en

Links

Landscapes

  • Pulse Circuits (AREA)
  • Emergency Protection Circuit Devices (AREA)

Claims (1)

Дифференциальное реле, содержащее последовательно соединенные промежуточный трансформатор тока, вход которого предназначен для подключения контролируемого напряжения, выпрямительный блок и первый пороговый блок и, кроме того, второй пороговый блок и исполнительный элемент, отличающееся тем, что введены генератор тактовых импульсов, первый элемент И, первый вход которого соединен с выходом "больше" первого порогового блока, второй элемент И, первый вход которого соединен с выходом "меньше" первого порогового блока, а второй вход - соединен со вторым входом первого элемента И и с выходом генератора тактовых импульсов, первый и второй счетчики импульсов, счетные входы которых соединены, соответственно, с выходом первого элемента И и с выходом второго элемента И, первый и второй фильтры-усреднители, информационные входы которых соединены, соответственно, с выходом первого счетчика импульсов и с выходом второго счетчика импульсов, алгебраический сумматор, вход сложения которого соединен с выходом первого фильтра-усреднителя, вход вычитания соединен с выходом второго фильтра-усреднителя, а выход соединен с входом второго порогового блока, третий элемент И, первый вход которого соединен с выходом "меньше" второго порогового блока, а выход - соединен с входом исполнительного элемента, первый и второй формирователи короткого импульса по заднему фронту, входы которых соединены, соответственно с выходом "больше" и с выходом "меньше" первого порогового блока, первый элемент задержки, вход которого соединен с выходом первого формирователя короткого импульса по заднему фронту и с управляющим входом первого фильтра-усреднителя, второй элемент задержки, вход которого соединен с выходом второго формирователя короткого импульса и с управляющим входом второго фильтра-усреднителя, первый элемент ИЛИ, первый вход которого соединен с выходом первого элемента задержки, а выход - соединен с входом установки в ноль первого счетчика импульсов, второй элемент ИЛИ, первый вход которого соединен с выходом второго элемента задержки, а выход - соединен с входом установки в ноль второго счетчика импульсов, одновибратор, третий элемент задержки, вход которого соединен с выходом одновибратора, с входом запуска генератора тактовых импульсов и со вторыми входами первого и второго элементов ИЛИ, а также RS-триггер, R- и S-входы которого соединены, соответственно, с входом и выходом третьего элемента задержки, а выход - соединен со вторым входом третьего элемента И.A differential relay containing an intermediate current transformer connected in series, the input of which is designed to connect a controlled voltage, a rectifier block and a first threshold block and, in addition, a second threshold block and an actuator, characterized in that a clock generator, the first element And, the first the input of which is connected to the output "larger" of the first threshold block, the second element And, the first input of which is connected to the output "smaller" of the first threshold block, and the second input is connected is connected with the second input of the first element And and with the output of the clock generator, the first and second pulse counters, the counting inputs of which are connected, respectively, with the output of the first element And and the output of the second element And, the first and second filter averagers, the information inputs of which are connected respectively, with the output of the first pulse counter and with the output of the second pulse counter, an algebraic adder whose addition input is connected to the output of the first averaging filter, the subtraction input is connected to the output of the second filter a-averager, and the output is connected to the input of the second threshold block, the third element is And, the first input of which is connected to the output "less" of the second threshold block, and the output is connected to the input of the actuating element, the first and second short-pulse shapers on the trailing edge, inputs which are connected, respectively, with an output of "greater" and with an output of "less" of the first threshold block, the first delay element, the input of which is connected to the output of the first driver of a short pulse on the trailing edge and to the control input of the first filter a mediator, a second delay element, the input of which is connected to the output of the second short-pulse driver and to the control input of the second averaging filter, the first OR element, the first input of which is connected to the output of the first delay element, and the output is connected to the zero input of the first pulse counter , the second OR element, the first input of which is connected to the output of the second delay element, and the output is connected to the zero input of the second pulse counter, a one-shot, the third delay element, the input of which is connected with the output of a single vibrator, with the start input of the clock generator and with the second inputs of the first and second OR elements, as well as the RS-trigger, the R- and S-inputs of which are connected, respectively, with the input and output of the third delay element, and the output is connected to the second input of the third element I.
RU2002116151/09A 2002-06-21 2002-06-21 Differential relay RU2223569C1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2002116151/09A RU2223569C1 (en) 2002-06-21 2002-06-21 Differential relay

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2002116151/09A RU2223569C1 (en) 2002-06-21 2002-06-21 Differential relay

Publications (2)

Publication Number Publication Date
RU2223569C1 RU2223569C1 (en) 2004-02-10
RU2002116151A true RU2002116151A (en) 2004-02-10

Family

ID=32172870

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2002116151/09A RU2223569C1 (en) 2002-06-21 2002-06-21 Differential relay

Country Status (1)

Country Link
RU (1) RU2223569C1 (en)

Also Published As

Publication number Publication date
RU2223569C1 (en) 2004-02-10

Similar Documents

Publication Publication Date Title
RU2002116151A (en) Differential relay
WO2002027904A3 (en) Controller for switch-mode circuitry
RU2002117962A (en) PHASE DIFFERENCE RELAY
RU2002108742A (en) PHASE DIFFERENCE RELAY
RU2003116190A (en) DIFFERENTIAL RELAY
RU2002114939A (en) Phase Mismatch Speed Relays
RU2003108722A (en) DIFFERENTIAL RELAY
RU2003115722A (en) PHASE DIFFERENCE RELAY
RU2003113400A (en) CURRENT RELAY
RU2002127169A (en) DIFFERENTIAL-PHASE RELAY
RU2002112793A (en) STATIC POWER RELAY
RU2003116191A (en) PHASE DIFFERENCE RELAY
RU2003115000A (en) PHASE DIFFERENCE RELAY
RU2002115440A (en) PHASE DIFFERENCE RELAY
RU2002123904A (en) SYNCHRONOUS RELAY
RU2002123903A (en) RESISTANCE RELAY
RU2002123323A (en) FREQUENCY CONTROL RELAYS
RU2003115719A (en) PHASE DIFFERENCE RELAY
SU739746A1 (en) Logical pulse storage circuit
SU1307540A1 (en) Polyfunctional clocked flip=flop
SU699658A2 (en) Counting flip-flop
RU2005101439A (en) CRYOELECTRONIC PULSE CONVERTER
JPS59128822A (en) Semiconductor circuit
SU868967A1 (en) Device for control of static converter
SU1367022A2 (en) Differentiating device

Legal Events

Date Code Title Description
PC4A Invention patent assignment

Effective date: 20051003

PC4A Invention patent assignment

Effective date: 20091026

MM4A The patent is invalid due to non-payment of fees

Effective date: 20120622