RU2002107118A - Correction Function Calculator - Google Patents

Correction Function Calculator

Info

Publication number
RU2002107118A
RU2002107118A RU2002107118/09A RU2002107118A RU2002107118A RU 2002107118 A RU2002107118 A RU 2002107118A RU 2002107118/09 A RU2002107118/09 A RU 2002107118/09A RU 2002107118 A RU2002107118 A RU 2002107118A RU 2002107118 A RU2002107118 A RU 2002107118A
Authority
RU
Russia
Prior art keywords
bus
input
control
analog
output
Prior art date
Application number
RU2002107118/09A
Other languages
Russian (ru)
Other versions
RU2225992C2 (en
Inventor
Владимир Устинович Годлевский
Владимир Леонидович Степанов
Фарид Николаевич Абузяров
Дмитрий Николаевич Дудин
Сергей Дмитриевич Сажин
Original Assignee
Открытое акционерное общество "Уральский приборостроительный завод"
Filing date
Publication date
Application filed by Открытое акционерное общество "Уральский приборостроительный завод" filed Critical Открытое акционерное общество "Уральский приборостроительный завод"
Priority to RU2002107118/09A priority Critical patent/RU2225992C2/en
Priority claimed from RU2002107118/09A external-priority patent/RU2225992C2/en
Publication of RU2002107118A publication Critical patent/RU2002107118A/en
Application granted granted Critical
Publication of RU2225992C2 publication Critical patent/RU2225992C2/en

Links

Claims (1)

Вычислитель корректирующих функций, содержащий микропроцессор, входные аналоговые шины 1...К, входные аналоговые шины 1...N и, которые являются входами вычислителя, выходные аналоговые шины 1...М, первый и второй коммутаторы, сумматор, устройство масштабирования, АЦП, формирователь адреса функционального ПЗУ, устройство выбора максимального сигнала, умножающий ЦАП, устройство формирования знака сигнала, устройство выборки и хранения, межблочные аналоговые шины 1 - 6, межблочные цифровые шины 1-3, шины управления 1-10, шину смещения, адресную шину, соединенные следующим образом: входные аналоговые шины 1...К через первый аналоговый коммутатор, сумматор и устройства масштабирования первой, второй и третьей аналоговыми шинами соответственно соединены с входом АЦП, выход которого цифровым восьмиразрядным кодом первой цифровой шиной соединен с формирователем адреса функционального ПЗУ, который по шине управления 5 соединен также с выходом микропроцессора тремя разрядами цифрового кода; выход формирователя адреса функционального ПЗУ одиннадцатиразрядной адресной шиной соединен с функциональной ПЗУ, выход которого второй цифровой шиной соединен с первым входом схемы ИЛИ непосредственно, а со вторым входом - через устройство выбора максимума сигнала, выход этой схемы ИЛИ девятой цифровой шиной соединен с цифровыми входами умножающего ЦАПа, но аналоговый вход которого через второй аналоговый коммутатор четвертой аналоговый шиной соединен с аналоговыми шинами 1...N; выход умножающего ЦАПа пятой аналоговой шиной соединен с устройством формирования знака сигнала, выход которого шестой аналоговой шиной соединен с УВХ, выходы которого являются выходами вычислителя; микроконтроллер также соединен первой управляющей шиной с управляющими входами первого и второго аналоговых коммутаторов и устройством выборки и хранения, второй управляющей шиной - с управляющим входом формирователя сигнала смещения, выход которого шиной смещения соединен с вторым входом сумматора, третьей управляющей шиной - с управляющим входом устройства масштабирования, четвертой управляющей шиной - с управляющим входом АЦП, шестой управляющей шиной - с управляющим входом функционального ПЗУ, седьмой управляющей шиной - с управляющим входом устройства выбора максимума сигнала, восьмой управляющей шиной - с управляющим входом умножающего ЦАПа, девятой управляющей шиной - с управляющим входом устройства формирования знака сигнала.A correcting function calculator comprising a microprocessor, input analog buses 1 ... K, input analog buses 1 ... N and which are inputs of the calculator, output analog buses 1 ... M, first and second switches, adder, scaler, ADC, functional ROM address shaper, maximum signal selection device, DAC multiplier, signal sign forming device, sampling and storage device, analog block buses 1-6, interblock digital buses 1-3, control buses 1-10, offset bus, address bus , connected as follows: input analog buses 1 ... K through the first analog switch, the adder and the scaling devices of the first, second and third analog buses are respectively connected to the ADC input, the output of which is connected by a digital eight-bit code with the first digital bus to the address generator of the functional ROM, which on the control bus 5 is also connected to the output of the microprocessor by three bits of a digital code; the output of the address generator of the functional ROM by the eleven-bit address bus is connected to the functional ROM, the output of which is connected by the second digital bus to the first input of the OR circuit directly and to the second input through the device for selecting the maximum signal, the output of this circuit OR by the ninth digital bus is connected to the digital inputs of the multiplying DAC but the analog input of which, through the second analog switch, the fourth analog bus is connected to the analog buses 1 ... N; the output of the multiplying DAC by the fifth analog bus is connected to a signal sign-forming device, the output of which is connected by the sixth analog bus to the UVX, the outputs of which are outputs of the calculator; the microcontroller is also connected by the first control bus to the control inputs of the first and second analog switches and a sampling and storage device, the second control bus - with the control input of the bias signal generator, the output of which the bias bus is connected to the second input of the adder, the third control bus - with the control input of the scaling device , the fourth control bus - with the control input of the ADC, the sixth control bus - with the control input of the functional ROM, the seventh control bus - with the control the input input of the signal maximum selection device, the eighth control bus with the control input of the multiplying DAC, the ninth control bus with the control input of the signal sign forming device.
RU2002107118/09A 2002-03-19 2002-03-19 Computer of correction functions RU2225992C2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2002107118/09A RU2225992C2 (en) 2002-03-19 2002-03-19 Computer of correction functions

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2002107118/09A RU2225992C2 (en) 2002-03-19 2002-03-19 Computer of correction functions

Publications (2)

Publication Number Publication Date
RU2002107118A true RU2002107118A (en) 2003-09-10
RU2225992C2 RU2225992C2 (en) 2004-03-20

Family

ID=32390281

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2002107118/09A RU2225992C2 (en) 2002-03-19 2002-03-19 Computer of correction functions

Country Status (1)

Country Link
RU (1) RU2225992C2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR3006989B1 (en) * 2013-06-12 2015-07-17 Sagem Defense Securite ELECTRIC FLIGHT CONTROL SYSTEM FOR AIRCRAFT
RU2636245C2 (en) * 2015-12-04 2017-11-21 Открытое акционерное общество Московский научно-производственный комплекс "Авионика" имени О.В. Успенского (ОАО МНПК "Авионика") Helicopter remote control system

Similar Documents

Publication Publication Date Title
WO2002069506A3 (en) Random-access multi-directional cdma2000 turbo code interleaver
TW200633356A (en) Quasi active power factor correction circuit for switching power supply
CA2335863A1 (en) Operating device
JP2007243927A5 (en)
AU5302094A (en) Circuit for converting unipolar input to bipolar output
RU2002107118A (en) Correction Function Calculator
EP1437837A3 (en) Multi-mode communication device operable in gsm/wcdma
AU2003291192A1 (en) Optimization of software code using n-bit pointer conversion
WO2004068708A3 (en) An integrated circuit signal generator for generating an square wave output signal
JP2009302973A (en) D/a converter and reference voltage circuit with the same
JP2000307424A5 (en)
ATE358912T1 (en) DIGITAL/ANALOG CONVERTER WITH MEANS OF IMPROVING CONVERSION LINEARITY
TW200731679A (en) Digital/analog converting driver and method
AU2003220508A1 (en) High-efficiency, high output drive current switch with application to digital to analog conversion
JP2016082509A (en) Resistance type DA converter
TW200627789A (en) A/D converter
RU2003122240A (en) DIGITAL ANGLE CONVERTER
AU2003239885A1 (en) Digital to analog converter having a low power semi-analog finite impulse response circuit
WO2003052940A3 (en) Digital to analogue converter
US7516171B2 (en) Arithmetic unit and method for data storage and reading
JP7355022B2 (en) Vehicle instruments
CA2443582A1 (en) Analogue to digital converter
SU1596427A1 (en) Digital synthesizer of sine signals
GB0229972D0 (en) Ultra low power analog to digital converter
SU503260A1 (en) Analog-to-cube device for cube