RU1830186C - Устройство дл контрол качества канала св зи - Google Patents

Устройство дл контрол качества канала св зи

Info

Publication number
RU1830186C
RU1830186C SU904882315A SU4882315A RU1830186C RU 1830186 C RU1830186 C RU 1830186C SU 904882315 A SU904882315 A SU 904882315A SU 4882315 A SU4882315 A SU 4882315A RU 1830186 C RU1830186 C RU 1830186C
Authority
RU
Russia
Prior art keywords
input
shift register
output
clock
counter
Prior art date
Application number
SU904882315A
Other languages
English (en)
Inventor
Александр Николаевич Гаврилов
Александр Николаевич Пылькин
Original Assignee
Рязанский Радиотехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Рязанский Радиотехнический Институт filed Critical Рязанский Радиотехнический Институт
Priority to SU904882315A priority Critical patent/RU1830186C/ru
Application granted granted Critical
Publication of RU1830186C publication Critical patent/RU1830186C/ru

Links

Landscapes

  • Dc Digital Transmission (AREA)

Abstract

Использование: электросв зь. Сущность изобретени : блок (1) делени , дешифратор (2), триггер (3), элемент НЕ (4), 2 элемента И (5,6), делитель (7) тактовой частоты , блок (8) вычитани , 3 реверсивных счетчика (9, 10, 11) и 4 регистра (12, 13, 14, 15) сдвига. 1 ил.

Description

С
ТактоЗа 
частота.
п
J
00
со
о
00
о
со
Изобретение относитс  к электросв зи и может быть использовано дл  анализа состо ни  каналов св зи, подверженных воз-действию помех, привод щих к по влению ошибок группового характера с измен ю- щейс  степенью группировани .
Цель изобретени  - повышение точности оценки состо ни  канала св зи с измен ющейс  степенью группировани  ошибок за счет повышени  точности опре- делени  средней длины пакета ошибок.
На чертеже приведена структурна  электрическа  схема предлагаемого устройства .
Устройство дл  контрол  качества кана- ла св зи содержит блок 1 выделени , дешифратор 2, триггер 3, элемент НЕ 4, первый и второй элементы И 5, 6. делитель 7 тактовой частоты, блок 8 вычитани , первый , второй и третий реверсивные счетчики 9, 10, 11 и первый, второй, третий и четвертый регистры 12, 13, 14, 15 сдвига.
Устройство работает следующим образом .
В исходном состо нии реверсивные счетчики 9, 10, 11 и триггер 3 обнулены. Процесс контрол  состо ни  канала св зи сводитс  к вычислению оценки средней длины пакета ошибок, получаемой на-выходе блока 1 делени  и сравнению этой оцен- ки с предварительно найденными пороговыми значени ми, что осуществл етс  дешифратором 2.
С выхода блока обнаружени  ошибок (на чертежр не показан) на вход Ошибка поступают признаки искаженного и правильного приема кодовых блоков в виде последовательности 1 и О, которые подаютс  на суммирующий вход реверсивного счетчика 9 и на информационный вход регистра 12, разр дность которого выбираетс  равной длине контролируемой выбор- ки, .Одновременно на тактовый вход регистра 12 с выхода делител  7 поступают импульсы тактовой частоты, период повто- рени  которых равен периоду следовани  признаков приема блоков. С помощью этих импульсов осуществл етс  запись и сдвиг поступающих .в регистр 12 -признаков.- По истечении числа тактов, равного длине вы- борки после начала работы, в регистре 12 записываетс  последовательность {стати- стиха} ошибок на текущем интервале, а в счетчике 9 фиксируетс  значение кода, соответствующее числу искаженных приемов, имеющих место на длине интервала наблюдени ,.
Одновременно с помощью элементов НЕ 4, И 5 и триггера 3 из входной последовательности формируетс  случайна  последовательность признаков, элементы которой принимают значение 1 в случае искаженного приема при условии неискаженного предыдущего приема и О - в противном случае. Эта последовательность поступает на суммирующий вход второго реверсивного счетчика 10 и информационный вход второго регистра 13, на тактовый вход которого с выхода делител  7 тактовой частоты подаютс  тактовые импульсы, следующие синхронно и синфазно с элементами случайной последовательности. По истечении интервала наблюдени  в счетчике 10 устанавливаетс  значение кода, соответствующее числу интервалов искаженного приема (серий 1). имеющих место на интервале наблюдени , а в регистре (серий 1), имеющих место на интервале наблюдени , а в регистре 13 записываетс  статистика серий 1 на этом интервале, что легко обеспечиваетс  например, наличием одновибратора на входе регистра 13.
Параллельно с рассматриваемым процессом из входной последовательности признаков с помощью четвертого регистра 15 и второго элемента И б формируетс  случайна  последовательность, элементы которой принимают значение 1, когда в регистре 15 устанавливаетс  последовательность признаков приема кодовых блоков вида 101. В остальных ситуаци х формируетс  6. Эта последовательность- .аналогично другим последовательност м поступает на суммирующий вход реверсивного счетчика 11, который подсчитывает число Г1 в последовательности на интервале наблюдений, и вводитс  по информационному входу в третий регистр 14 с помощью тактовых импульсов, поступающих с выхода делител  7 тактовой частоты. На последнем такте интервала наблюдени  в счетчике 11 устанавливаетс  значение кода числа ситуаций 101, а в регистре 14 записываетс  их последовательность (статистика) на интервале наблюдений.
В результате последовательно проводимых в регистре 12 сдвигов в нем происходит обновление контролируемой выборки, а в счетчике 6 образуетс  код.числа ошибок на текущем интервале наблюдений.
Аналогичным образом формируютс  коды реверсивных в счетчиках 10 и 11.
Формирование последовательности в регистре 13 из принимаемой последовательности осуществл етс  следующим образом . При отсутствии ошибок на входе элемента НЕ 4 действует сигнал О, а на выходе - сигнал 2, открывающий элемент И 5. При этом на выходе элемента И 5 в моменты действи  тактовых импульсов с выхода делител  7 тактовой частоты образуетс  сигнал О, устанавливающий триггер 3 в нулевое состо ние. С по влением на входе признака 1 на выходе элемента НЕ 4 формируетс  сигнал О, который устанавливает триггер 3 в состо ние 1 и закрывает элемент И 5, запреща  установку триггера 3 в нулевое состо ние. Сигнал 1 с выхода триггера 3 поступает на суммирующий вход счетчика 10. который подсчитывает число переключений триггера 3 из О в 1, соответствующее числу серий 1 в контролируемой входной последовательности признаков. В случае искаженного последующего приема триггер 3 сохран ет свое состо ние , однако добавление единицы в счетчик 10 не происходит, т.к. счетчик срабатывает по переходу триггера 3 из О в Т. Если последующий прием неискаженный, то сигнал 1 с выхода элемента НЕ 4 открывает элемент И 5, а на его выходе в моменты действи  импульсов тактовой частоты с выхода делител  7 образуетс  сигнал О, сбрасывающий триггер 3 в нулевое состо ние. Получаемые в счетчиках 8, 10 и 11 в результате рассмотренных операций соответственно коды Si, DIM О используютс  дл  получени  на каждом такте оценки среднего числа подр д искаженных блоков, определ емой , как:
Si
Di-Ci
Вычитание кодов, снимаемых с выходов счетчиков 10 и 11 соответственно, осуществл етс  в блоке 8 вычитани ,.а деление кода , снимаемого с выхода счетчика 9, на полученную разность в блоке 1 делени .
Все значени  кода оценки разбиваютс  на три группы, соответствующие низкой, средней и высокой степени группировани , сигналы о которых поступают с выходов дешифратора 2.

Claims (1)

  1. Формула изобретени  Устройство дл  контрол  качества канала св зи, содержащее последовательно соединенные делитель тактовой частоты, первый регистр сдвига, первый реверсив- ный счетчик, блок делени  и дешифратор, выходы которого  вл ютс  выходами устройства дл  контрол  качества канала св зи , входами сигналов тактовой частоты и
    ошибка которого  вл етс  соответственно вход делител  тактовой частоты и вход сложени  первого реверсивного счетчика, и последовательно соединенные элемент НЕ, вход которого соединен с входом сложени 
    первого реверсивного счетчика и с сигнальным входом первого регистра сдвига, первый элемент И, триггер, второй регистр сдвига и второй реверсивный счетчик, вход сложени  которого соединен с сигнальным
    входом второго регистра сдвига, тактовый вход которого соединен с вторым входом первого элемента И и выходом делител  тактовой частоты, отличающеес  тем, что, с целью повышени  точности оценки состо ни  канала св зи с измен ющейс  степенью группировани  ошибок за счет повышени  точности определени  средней длины пакета ошибок, введены последовательно соединенные третий регистр сдвига,
    третий реверсивный счетчик и блок вычитани  и последовательно соединенные четвертый регистр сдвига и второй элемент И, при этом сигнальный и тактовый входы четвертого регистра сдвига соединены соответственно с входом элемента НЕ и выходом делител  тактовой частоты, соединенным с тактовым входом третьего регистра сдвига, сигнальный вход которого соединен с входом сложени  третьего реверсивного счетчика и с выходом второго элемента И, а второй вход и выход блока вычитани  соединены соответственно с выходом второго реверсивного счетчика и вторым входом блока делени ,
SU904882315A 1990-11-11 1990-11-11 Устройство дл контрол качества канала св зи RU1830186C (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU904882315A RU1830186C (ru) 1990-11-11 1990-11-11 Устройство дл контрол качества канала св зи

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU904882315A RU1830186C (ru) 1990-11-11 1990-11-11 Устройство дл контрол качества канала св зи

Publications (1)

Publication Number Publication Date
RU1830186C true RU1830186C (ru) 1993-07-23

Family

ID=21545137

Family Applications (1)

Application Number Title Priority Date Filing Date
SU904882315A RU1830186C (ru) 1990-11-11 1990-11-11 Устройство дл контрол качества канала св зи

Country Status (1)

Country Link
RU (1) RU1830186C (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР 1592949, кл. Н 04 В 3/46,1989. *

Similar Documents

Publication Publication Date Title
CA1065417A (en) Sampled signal detector
RU1830186C (ru) Устройство дл контрол качества канала св зи
SU660275A1 (ru) Устройство дл контрол состо ни каналов св зи
SU1394164A1 (ru) Измеритель волнового сопротивлени линии задержки
SU1202061A1 (ru) Устройство дл измерени характеристик дискретного канала
SU1269149A1 (ru) Устройство дл обработки данных сейсмических колебаний (его варианты)
SU495615A1 (ru) Устройство дл измерени частоты случайной импульсной помехи
SU1136321A2 (ru) Устройство дл приема сигналов двойной частотной телеграфии
SU1411993A1 (ru) Устройство дл определени логарифмического коэффициента ошибок дискретного канала св зи
RU2017333C1 (ru) Устройство для контроля качества дискретных каналов связи
SU486478A1 (ru) Устройство приема импульсных сигналов
SU1654982A1 (ru) Устройство дл измерени искажений длительности дискретных сигналов
SU1104436A1 (ru) Измеритель дифференциальной фазы
SU1469555A1 (ru) Устройство дл оценки импульсной характеристики канала
SU856023A1 (ru) Устройство дл контрол качества канала св зи
SU1434550A1 (ru) Устройство дл контрол состо ни канала св зи
SU708295A1 (ru) Измеритель временных интервалов
SU1045162A2 (ru) Цифровой фазометр с посто нным измерительным временем
SU1707562A1 (ru) Цифровой частотомер
SU563656A1 (ru) Устройство контрол дальномера
SU1040617A1 (ru) Устройство дл измерени коэффициента ошибок в цифровых трактах передачи информации
SU1167527A1 (ru) Цифровой измеритель сдвига фаз
SU736370A1 (ru) Конвейерно-циклический преобразователь временного интервала в цифровой код
SU1177930A1 (ru) Устройство для фазовой синхронизации
SU794743A1 (ru) Устройство дл контрол качестваКАНАлОВ СВ зи