RU1817230C - Устройство задержки импульсов без изменени их длительности - Google Patents

Устройство задержки импульсов без изменени их длительности

Info

Publication number
RU1817230C
RU1817230C SU4942363A RU1817230C RU 1817230 C RU1817230 C RU 1817230C SU 4942363 A SU4942363 A SU 4942363A RU 1817230 C RU1817230 C RU 1817230C
Authority
RU
Russia
Prior art keywords
diode
capacitor
circuit
effect transistor
comparator
Prior art date
Application number
Other languages
English (en)
Inventor
Александр Васильевич Нефедов
Александр Николаевич Ермаков
Александр Сергеевич Гетман
Мария Ивановна Масейкина
Original Assignee
Войсковая Часть 32103
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Войсковая Часть 32103 filed Critical Войсковая Часть 32103
Priority to SU4942363 priority Critical patent/RU1817230C/ru
Application granted granted Critical
Publication of RU1817230C publication Critical patent/RU1817230C/ru

Links

Abstract

Изобретение относитс  к импульсной: технике и может быть использовано в устройствах вычислительной техники и автоматики . Цель изобретени  - повышение стабильности формировани  длительности задержанного импульса и времени его задержки , а также расширение диапазона задержек импульсов при незначительном увеличении нестабильности формировани  его длительности. Цель достигаетс  введением в цепь зар да конденсатора врем задаю- щей RC-цепи устройства стабилизатора тока на полевом транзисторе с коммутацией стабилизатора посредством диодного моста . В результате зар д конденсатора осуществл етс  не по экспоненте, а по линейному закону, в том числе и в области пороговых уровней компаратора. При этом скорость изменени  напр жени  в этих област х выше , чем при экспоненциальном зар де конденсатора дл  одного и того же времени задержки, что значительно уменьшает нестабильность момента срабатывани  порогового устройства и позвол ет расширить диапазон изменени  времени задержки импульсов . 2 ил. ел с

Description

Изобретение относитс  к импульсной технике и может быть использовано в устР§ЙеТВ8Х а§Т§М§ТИКИ И ВЫЧИбЛИТеЛШОЙ Т8Х
ники дл  задержки логических еигнклов,
Цель июЬретений повьгшение Off бильнеети формировани  длительности задержанного импульса и времени его задержки, а также расширение диапазона задержек импульсов при незначительном увеличении нестабильности формировани  его длительности.
Цель достигаетс  тем, что в цепь зар да-разр да конденсатора врем задающей RC-цепи включен стабилизатор тока на полевом транзисторе 3 с коммутирующим мостом на диодах Шоттки. причем первый
диод подключен анодом к входной шине устройства, к ней же подключен катод второго диода, к катоду первого диода подклю- ч|н ет©к полевого тринзиетор и иатед третьего диода, §нод которого подключен к первому входу компаратора и верхней обкладке конденсатора врем задающей RS- цепи; к аноду второго диода подключен затвор полевого транзистора, первый вывод резистора врем задающей RS-цепи и анод четвертого диода, катод которого подключен к первому входу компаратора, второй вывод резистора подключен к истоку полевого транзистора.
В результате благодар  зар ду конденсатора посто нным током напр жение на
00
и
со
о
нем возрастает по линейному закону и скорость зар да не мен етс  почти до максимального напр жени  (лини  2 на фиг.1). Таким образом, в районе порогового напр жени  скорость зар да значительно выше, чем при зар де по экспоненте, чем и достигаетс  значительное уменьшение нестабильности момента срабатывани  порогового устройства при одном и том же времени задержки
Л - макс /А i зад- Т задV
мин
зад
Дл  увеличени  времени задержки импульсов необходимо уменьшить ток зар да конденсатора. В результате скорость нарастани  напр жени  уменьшитс , но на значительно меньшую величину, чем при зар де по экспоненте, что позволит расширить диапазон задержек импульсов без значительного увеличени  нестабильности
ЛГзад At
зад,
(лини  3 на фиг.1), потому что при зар де конденсатора посто нным током с увеличением времени зар да скорость нарастани  напр жени  уменьшаетс  пр мо пропорционально увеличению времени зар да, а при экспоненциальном зар де конденсатора скорость увеличени  напр жени  падает по степенному закону. .
Указанное выше справедливо и дл  разр да конденсатора, поэтому дл  разр да конденсатора примен етс  тот же стабилизатор тока на полевом транзисторе, а его коммутаци  дл  зар да и разр да конденсатора осуществл етс  посредством диодного моста..
На фиг.2 приведена схема предлагаемого устройства задержки импульсов со стаби- лизатором тока в цепи зар да-разр да конденсатора.
В устройство (фиг.2), содержащее компаратор 1, интегрирующую RC-цепь 2, состо щую из резистора 3 и конденсатора 4, резисторного делител  5, резистора 6 смещени , источника 7 напр жени  смещени , входной шины 8 и выходной шины 9, включен первый диод 10, подключенный анодом к входной шине 8, к ней же подключен катод второго диода 11, к катоду диода 10 подключен сток транзистора 12 и катод третьего диода 13, анод которого подключен к входу 14 компаратора 1 и верхней обкладке конденсатора 4, К аноду диода 11 подключен затвор транзистора 12, первый вывод резистора 3 и анод четвертого диода 15, катод которого подключен к входу 14 компаратора
1 и верхней обкладке конденсатора 4. Второй вывод резистора подключен к истоку транзистора 12,
Устройство стабилизации тока зар даразр да конденсатора работает следующим образом.
При зар де конденсатора открываютс  диоды 10 и 15 и ток зар да протекает по цепи: входна  шина 8 устройства - р-п-переход диода 10 - сток-исток транзистора 12 - резистор 3 - p-n-переход диода 15 - верхн   обкладка конденсатора 4. При разр де конденсатора ток протекает по цепи: верхн   обкладка конденсатора 4 - р-п-переход диода 13 - исток транзистора 12 - резистор 3 - р-п-переход диода 11 - входна  шина 8 устройства.
Дл  снижени  задержки отпирани  коммутирующих диодов в устройстве необходимо применить диоды Шоттки, которые обладают также малым пр мым напр жением по сравнению с другими диодами 3. Сопротивление врем задающего резистора 3 рассчитываетс  по формуле
1ии-3 Ом,
R
ICT.
где I Ки.з. I - напр жение исток-затвор поле- вого транзистора дл  заданного тока стабилизации (определ етс  по передаточной характеристике дл  выбранного транзистора ), В;
ICT - ток стабилизации, А, рассчитывае- мый по формуле
ICT
Unop С
At
А.
где Unop - пороговое напр жение срабатывани  устройства по высокому уровню (заданное делителем напр жени ), В;
С - емкость врем задающего конденсатора;
At - врем  задержки устройства, с.
Дл  снижени  вли ни  входного сопротивлени  компаратора на врем  задержки последний необходимо выбрать из услови 
RBX
Еп 1ст
где RBX - входное сопротивление компара- тора, Ом;
Еп - напр жение питани  компаратора, В;
ICT - ток зар да конденсатора. А.
Таким образом, включение стабилизатора тока на полевом транзисторе в цепь зар да-разр да конденсатора врем задаю- щей RC-цепи позвол ет значительно снизить нестабильность срабатывани  компаратора относительно фронта и спада входного импульса, а также измен ть в больших пределах врем  задержки устройства без значительного увеличени  нестабильности формировани  задержанного импульса.

Claims (1)

  1. Формула изобретени 
    Устройство задержки импульсов без изменени  их длительности, содержащее компаратор , интегрир ующую RC-цепь, резисторный делитель, резистор смещени , источник напр жени  смещени , входную и выходную шины, отличающеес  тем, что, с целью повышени  стабильности формировани  длительности задержанного импульса и времени его задержки, а также расширени  диапазона задержек импульсов при незначительном увеличении нестабильности формировани  его длительности,
    5 в цепь зар да-разр да конденсатора врем задающей RC-цепи включен стабилизатор тока на полевом транзисторе с коммутирующим мостом на диодах Шоттки, причем первый диод подключен анодом к входной шине
    .0 устройства, к ней же подключен катод второго диода, к катоду первого диода подключен сток полевого транзистора и катод третьего диода, анод которого подключен к
    ; первому входу компаратора и верхней об| кладке конденсатора врем задающей RC- цепи, к аноду второго диода подключен затвор полевого транзистора, первый вывод резистора врем задающей RC-цепи и анод четвертого диода, катод которого подклю 0 чен к первому входу компаратора, второй вывод резистора подключен к истоку полевого транзистора.
    .маке
    UfioQ
    и/юр ппин г
    ипор
    itiUH
    /
    ад
    t flUX W
    лМгнсс
    v
    Фиг. I
SU4942363 1991-06-04 1991-06-04 Устройство задержки импульсов без изменени их длительности RU1817230C (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU4942363 RU1817230C (ru) 1991-06-04 1991-06-04 Устройство задержки импульсов без изменени их длительности

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU4942363 RU1817230C (ru) 1991-06-04 1991-06-04 Устройство задержки импульсов без изменени их длительности

Publications (1)

Publication Number Publication Date
RU1817230C true RU1817230C (ru) 1993-05-23

Family

ID=21577713

Family Applications (1)

Application Number Title Priority Date Filing Date
SU4942363 RU1817230C (ru) 1991-06-04 1991-06-04 Устройство задержки импульсов без изменени их длительности

Country Status (1)

Country Link
RU (1) RU1817230C (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 1295511, кл. Н 03 К 5/13, 1985. Авторское свидетельство СССР № 1529424. кл. Н 03 К 5/13, 21,06.85. Ка цкас А.А. Основы радиоэлектроники. -М.: Высша школа. 1988, С.342. *

Similar Documents

Publication Publication Date Title
US4874971A (en) Edge-sensitive dynamic switch
US4785262A (en) Pulse generator producing pulses having a width free from a power voltage and a threshold voltage of an inverter used therein
EP0503803A1 (en) Switching circuit
US3903431A (en) Clocked dynamic inverter
US4684824A (en) Capacitive load driver circuit
US3514641A (en) Holdover circuit
US4048518A (en) MOS buffer circuit
US5691887A (en) Self-timing power-up circuit
RU1817230C (ru) Устройство задержки импульсов без изменени их длительности
GB2086680A (en) Integratable single pulse circuit
US4361769A (en) Method for performing a sample and hold function
US3644757A (en) Voltage and temperature stabilized multivibrator circuit
US3548219A (en) Semiconductor pulse amplifier
GB1326560A (en) Signal transition-responsive circuits
US3479529A (en) Semiconductor multivibrator
US4560891A (en) ON/OFF delay circuit
US4554464A (en) Propagation delay generator
SU1538233A1 (ru) Генератор импульсов
SU1272496A1 (ru) Формирователь импульса по включению напр жени питани
SU1160539A1 (ru) Мультивибратор
RU2052892C1 (ru) Устройство формирования импульсов напряжения
SU1550601A1 (ru) Генератор импульсов
EP0712205A2 (en) Fixed-interval timing circuit and method
KR960007571B1 (ko) 교환기 가입자회로에 있어서 스위칭 레귤레이터
SU1001471A1 (ru) Полупроводниковый ключ