RU1807576C - Устройство коррекции временного рассогласовани - Google Patents

Устройство коррекции временного рассогласовани

Info

Publication number
RU1807576C
RU1807576C SU4757025A RU1807576C RU 1807576 C RU1807576 C RU 1807576C SU 4757025 A SU4757025 A SU 4757025A RU 1807576 C RU1807576 C RU 1807576C
Authority
RU
Russia
Prior art keywords
input
output
multiplier
delay line
controlled
Prior art date
Application number
Other languages
English (en)
Inventor
Сергей Александрович Турко
Original Assignee
Ставропольское высшее военное инженерное училище связи им.60-летия Великого Октября
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ставропольское высшее военное инженерное училище связи им.60-летия Великого Октября filed Critical Ставропольское высшее военное инженерное училище связи им.60-летия Великого Октября
Priority to SU4757025 priority Critical patent/RU1807576C/ru
Application granted granted Critical
Publication of RU1807576C publication Critical patent/RU1807576C/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

Изобретение THOCMtcs к тёхйике передачи дискретной информации и может быть использовано в приёмных устройствах систем передачи дискретной информации. Цель изобретени  - расширение функциональных возможностей путем использовани : любых сигналов Уол.ша при обеспечении высокой точности синхронизации . Устройство содержит генератор 1 опор- ных сигналов, управл емую линию задержки 2, линию фиксированной задержки 3, первый перемножитель 4, инвертор 5, квантователь 6, блок 7 усреднени , второй перемножитель 8, первый ключ 9, первый нуль-орган 10, первую многоотводную линию задержки 11, первый сумматор 12, первый управл емый инвертор 13, первый дополнительный перемножитель 14, второй ключ 15, второй нуль-орган 16, вторую многоотводную линию задержки 17, второй сумматор 18, второй управл емый инвертор 19, второй дополнительный перемножитель 20.. 2 ИЛ. -:.-- - ; - ... ;... -. :. - . -.,....

Description

В6/Х00
Фиг.1
§ а
VI
О
Изобретение относитс  к технике переачи дискретной информации и может быть спользовано в приемных устройствах сисем передачи дискретной информации.
Цель изобретени  - расширение функциональных возможностей путем использовани  любых сигналов Уолша при обеспечении высокой точности синхронизации .
На фиг. 1 представлена структурна  лектрическа  схема устройства коррекции временного рассогласовани ; на фиг.2 - временные диаграммы, по сн ющие его работу .
Устройство коррекции временного рассогласовани  содержит генератор 1 опорных сигналов, управл емую линию задержки 2, линию фиксированной задержки 3, первый перемножитель 4, интегратор 5, квантователь 6, блок 7 усреднени , второй перемножитель, первый ключ 9, первый нуль-Орган 10, первую многоотводную линию задержки 11, первый сумматор 12, первый управл емый инвертор 13, первый дополнительный перемножитель 14, второй ключ 15, второй нуль-орган 16, вторую многоотводную линию задержки 17, второй сумматор 18, второй управл емый инвертор 19, второй дополнительный перемножитель 20.
Устройство коррекции временного рас- согласовани  работает следующим образом . ............л,.....,.-.... ..
Рассмотрим вариант передачи по каналу синхронизации функции Sal (3. в) с учетом то.го, что при передаче, любой другой функции Уолша устройство работает аналогичным образом.
В исходном состо нии на выходе нуль- органа 10 формируетс  1 (фиг. 2,6). При поступлении на вход устройства коррекции временного рассогласовани  функции Sal (3, в) (фиг. 2,а) ключ 9 находитс  в отк рытом состо нии, поскольку на его управл ющий вход поступает 1 с выхода нуль-органа 10. В это врем  на вход многоотводной линии 11 задержки поступает первый отрицательный элемент функции Sal (3, в) с выхода ключа 9 (фиг. 2,в).
В момент смены значени  -1 функции Sal (3, д) на значение + 1, (то есть в момент окончани  первого элемента функции Sal (3, 0} срабатывает нуль-орган 10 и на его выходе формируетс  О, в результате чего ключ 9 оказываетс  закрытым.
Первый отрицательный элемент функции Sal (3, в), поступивший на вход многоотводной линии 11 задержки, пЬ вл етс  через интервалы времени t (где t - длительность отрицательного элемента функции
и
и
10
15
20
25
30
35
40
45
50
55
Sal (3. 0) на четных выходах линии 11 задержки (фиг. 2, г. д. е, ж). Эти импульсы суммируютс  в сумматоре 12 .на выходе которого формируетс последовательность отрицательных импульсов (фиг. 2,в).
В течение всего периода функции Sal (3, 0) эта последовательность поступает на управл ющий вход управл емого инвертора
13. на информационный вход которого поступает сама функци  Sal (3, 9 ) (фиг. 2,а).
Управл емый инвертор 13 устроен таким образом, что при поступлении на его управл ющий вход О на его выходе формируетс  сигнал, поступающий на его вход, а при поступлении на его управл ющий вход 1 или -1 на его выходе формируетс  сигнал в инвертированном виде.
Поскольку на информационный вход управл емого инвертора 13 поступает функци  Sal (3,0) (фиг. 2,а), а на управл ющий вход управл емого инвертора 13 поступает последовательность отрицательных импульсов с выхода сумматора 12 (фиг. 2,з), то в результате каждый четный элемент функции Sal (3, 8} окажетс  на выходе управл емого инвертора 13 инвертированным (фиг. 2,и).
Сигнал с выхода управл емого инвертора 13 (фиг. 2,и) поступает на второй вход первого дополнительного перемножител 
14. на первый вход которого поступает функци  Sal (3, в) (фиг; 2,а). В результате на выходе первого дополнительного перемножител  13 будет сформирована функци  Sal (4,0),  вл юща с  наилучшей дл  синхронизации (фиг. 2,и),
По окончании периода сигнала Sal (3, в), поступающего на вход устройства, на последнем выходе многоотводной линии 11 задержки, подключенном к входу установки в начальное состо ние нуль-органа 10 будет формироватьс  отрицательный импульс .(фиг.2,ж), по завершению которого нуль-орган 10 установитс  в исходное состо ние и устройство коррекции временного рассогласовани  будет готово к приему следующего периода сигнала Sal (3,0).
В св зи с тем, что генератор 2 опорных сигналов формирует функцию Sal (3,0 - 0у), где в - временной сдвиг между опорным и прин тым сигналами, а ключ 15 нуль-орган 16, многоотводна  лини  17 задержки, сумматор 18, дополнительный перемножитель 20 работают аналогично описанному выше, на выходе второго дополнительного перемножител  20 будет сформирована функци  Sal (4, 0-01/).
Функци  Sal (4, 0 - 0i/) выхода второго дополнительного перемножител  20 поступает на управл емую линию задержки 2. На ее выходе получаетс  сигнал Sal (4, в - 9у ). который подаетс  на второй перемножитель 8 дл  выделени  сообщени  и на линию фиксированной задержки 3, врем  задержки во беретс  таким, чтобы Sal (4,0- + 0о) Cal (4, в - dv }. Сигнал, полученный на выходе линии фиксированной задержки 3 Sal (itf-Ov + 90) Cal (4, в - 9v умножаетс  на прин тый сигнал Sal (4, в}. Произведение интегрируетс  в интеграторе 5 на интервале ортогональности
функции Cal (i,0-ft/)Выходное напр жение интегратора 5 считываетс  квантователем 6 в моменты
- + 0i/ , - + 9v , - ..., и подаетс  на
блок 7 усреднени , которое усредн ет результаты считывани .
При достаточно большом времени усреднени  напр жение на выходе блока 8 усреднени  определ етс  в основном членом
V2. , /Sal (4, в) cal (4, в - 0i/) d в (0v)(1)
.V& ..
Напр жение с выхода блока 8 усреднени  используетс  дл  сдвига сигнала Sal (4, в - Ov), поступающего на вход управл емой линии задержки 2, а следовательно и Cal (4,
0 - 0у ) таким образом, что выражение (1) будет стремитьс  к нулю. При этом 9v также будет стремитьс  к нулю, а следовательно Sal (4, 0-0)/) Sal (4, в),
По сним, почему в случае формировани  на выходах дополнительных перемножителей 14 и 20 функции Sal (2k, в) или Cal (2k, 0) точность синхронизации будет максимально возможной.
ВеличинаfCISi (Ov совпадает со значе- нием взаимокоррел ционной функции периодических сигналов Sal (i, в) и Са (i, 0-0,/).

Claims (1)

  1. Формула изобретени  Устройство коррекции временного рассогласовани , содержащее генератор опор- ных сигналов, линию фиксированной задержки, управл емую линию задержки и последовательно соединенные первый перемножитель, первый вход которого соединен с первым входом второго перемножител , интегратор, квантователь и блок
    усреднени , выход которого подключен к управл ющему входу управл емой линии задержки, выход которой подключен к второму входу второго перемножител  и через линию фиксированной задержки к второму входу первого перемножител , при этом выход второго перемножител   вл етс  выходом устройства, отличающеес  тем, что, с целью расширени  функциональных
    возможностей путем использовани  различной формы сигналов Уолша при обеспечении высокой точности синхронизации, введены первый и второй дополнительные перемножители, первый и второй нуль-органы . первый и второй ключи, перва  и втора  многоотводные линии задержки, первый и второй сумматоры, первый и второй управл емые инверторы, к управл ющим входам которых подключены выходы соответственно Первого и второго сумматоров, при этом первый вход первого дополнительного перемножител  соединен с информационными входами управл емого инвертора и ключа, входом первого нуль-органа и  вл етс  входом устройства, а выход первого нуль-органа соединен с управл ющим входом ключа, выход которого соединен с входом первой многоотводной линии задержки, четные выходы которой подключены к входам сумматора, причем N-й выход
    многоотводной линии задержки подключен к входу установки в начальное состо ние первого нуль-органа, а выход первого управл емого инвертора подключен к второму входу первого дополнительного
    перемножител , выход которого подключен к первому входу первого инвертора, при этом выход генератора опорных сигналов подсоединен к первому входу второго дополнительного перемножител , информационным входам второго управл емого
    инвертора и второго ключа и входу второго
    нуль-органа, выход которого подсоединен к
    управл ющему входу второго ключа, выход
    которого соединен с входом второй многоотводной линии задержки, четные выходы которой подключены к входам второго сумма1- тора, причем N-й выход второй многоотводной линии задержки подключен к входу установки в начальное состо ние второго
    нуль-органа, а выход второго сумматора подключен к управл ющему входу второго управл емого инвертора, выход которого подключен к второму входу второго дополнительного перемножител , выход которого
    подключен к входу управл емой линии задержки .
    о.
    W (3,8)
    2
    Q 113
    f
    u,
    (4,e)
    .5
SU4757025 1989-11-09 1989-11-09 Устройство коррекции временного рассогласовани RU1807576C (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU4757025 RU1807576C (ru) 1989-11-09 1989-11-09 Устройство коррекции временного рассогласовани

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU4757025 RU1807576C (ru) 1989-11-09 1989-11-09 Устройство коррекции временного рассогласовани

Publications (1)

Publication Number Publication Date
RU1807576C true RU1807576C (ru) 1993-04-07

Family

ID=21478511

Family Applications (1)

Application Number Title Priority Date Filing Date
SU4757025 RU1807576C (ru) 1989-11-09 1989-11-09 Устройство коррекции временного рассогласовани

Country Status (1)

Country Link
RU (1) RU1807576C (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Дедюнов Н.Г,, Сенин А.И. Ортогональные и квазиортргональныё сигналы, М.: Св зь, 1977, стр. 180, рис. 5.27. *

Similar Documents

Publication Publication Date Title
AU561070B2 (en) Decimation filter
GB2273592A (en) Apparatus and method for random number generation
CA2025660A1 (en) Clock jitter suppressing circuit
RU1807576C (ru) Устройство коррекции временного рассогласовани
EP0389874A3 (en) Phase shift circuit and repeater using the same
JPH04244988A (ja) デジタルチヤープ発生装置
SU1464296A2 (ru) Формирователь фазоманипулированных сигналов
SU1361527A1 (ru) Распределитель импульсов
SU1197083A1 (ru) Преобразователь частоты в напр жение
SU1283975A2 (ru) Устройство св зи с дельта-модул цией
SU1704142A1 (ru) Многофазный импульсный стабилизатор
SU1187099A1 (ru) Устройство дл дискретной регулировки фазы
SU1656512A1 (ru) Генератор рекуррентной последовательности с самоконтролем
RU1833827C (ru) Нелинейный фильтр
RU1827054C (ru) Устройство цикловой синхронизации
SU684725A1 (ru) Управл емый генератор импульсов
SU1553990A1 (ru) Функциональный генератор
SU864527A1 (ru) Устройство задержки импульсов
RU95119875A (ru) Способ и устройство передачи сообщений широкополосными сигналами
SU1674163A1 (ru) Устройство дл вычислени функции А - В / А + В
SU1008893A1 (ru) Генератор последовательностей импульсов
SU577687A1 (ru) Регенератор импульсного сигнала
SU1656691A1 (ru) Автокоррел ционный приемник сигналов с двукратной фазоразностной модул цией
SU1223257A1 (ru) Генератор показательной функции
SU1741283A1 (ru) Устройство дл приема биимпульсного сигнала