RU169306U1 - Микросхема синхронного драйвера трансформатора - Google Patents

Микросхема синхронного драйвера трансформатора Download PDF

Info

Publication number
RU169306U1
RU169306U1 RU2016122408U RU2016122408U RU169306U1 RU 169306 U1 RU169306 U1 RU 169306U1 RU 2016122408 U RU2016122408 U RU 2016122408U RU 2016122408 U RU2016122408 U RU 2016122408U RU 169306 U1 RU169306 U1 RU 169306U1
Authority
RU
Russia
Prior art keywords
signals
reference frequency
transformer
frequency divider
trigger
Prior art date
Application number
RU2016122408U
Other languages
English (en)
Inventor
Владимир Алексеевич Болычев
Андрей Михайлович Цырлов
Михаил Александрович Черкасов
Original Assignee
Акционерное общество "Протон" (АО "Протон")
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Акционерное общество "Протон" (АО "Протон") filed Critical Акционерное общество "Протон" (АО "Протон")
Priority to RU2016122408U priority Critical patent/RU169306U1/ru
Application granted granted Critical
Publication of RU169306U1 publication Critical patent/RU169306U1/ru

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K17/56Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
    • H03K17/567Circuits characterised by the use of more than one type of semiconductor device, e.g. BIMOS, composite devices such as IGBT
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K17/00Electronic switching or gating, i.e. not by contact-making and –breaking
    • H03K17/51Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
    • H03K2017/515Mechanical switches; Electronic switches controlling mechanical switches, e.g. relais

Abstract

Полезная модель относится к импульсной технике и может быть использована в качестве помехоустойчивого формирователя противофазных импульсов на индуктивную нагрузку, в частности трансформатор DC-DC преобразователя. Технический результат заключается в обеспечении помехоустойчивой паузы при включении противофазных выходов.Для достижения данного технического результата в микросхеме синхронного драйвера трансформатора введена схема синхронизации триггеров делителя опорной частоты, обеспечивающая для каждого следующего счетного триггера в делителе частоты входной тактовый сигнал управления, реализующий функцию логического умножения сигналов опорной частоты и частот предыдущих счетных триггеров.

Description

Микросхема синхронного драйвера трансформатора относится к импульсной технике и может быть использована в качестве помехоустойчивого формирователя противофазных импульсов на индуктивную нагрузку, в частности трансформатор DC-DC преобразователя.
Известны микросхемы МАХ253 (1994 Maxim Integrated Products, www.maxim-ic.com) и МАХ845 (1997 Maxim Integrated Products, www.maxirn-ic.com), содержащие экономичный встроенный генератор с большой скважностью опорной частоты, деление которой счетным триггером обеспечивает инверсные сигналы на выходах триггера. Данные сигналы подключенные к затворам n-МОП транзисторов обеспечивают управление трансформатор DC-DC преобразователя противофазными сигналами.
Недостатком данных микросхем является совпадение во времени фронта и спада противофазных сигналов, что в момент данного совпадения приводит к протеканию сквозного тока через трансформатор и выделению паразитной мощности.
В качестве прототипа выбрана микросхема драйвера трансформатора (RU 160154 U1 МПК Н03К 3/00, опубликовано 10.03.2016), содержащая маломощный генератор, делитель опорной частоты и логические элементы, формирующие паузу между противофазными выходами, равную длительности импульса сигнала опорной частоты.
Основным недостатком прототипа является низкая помехоустойчивость из-за влияния задержек распространения функциональных элементов на формирование паузы на противофазных выходах. Фактически временные задержки на счетных триггерах приводят к тому, что сигнал паузы не попадает в сигналы между противофазными выходами.
Полезная модель направлена на получение технического результата - обеспечение помехоустойчивой паузы при включении противофазных выходов.
Поставленная цель достигается тем, в микросхеме драйвера трансформатора, содержащей маломощный генератор, делитель опорной частоты, логические элементы, формирующие задержку между противофазными выходами, и два выходных мощных МОП транзистора, введена схема синхронизации триггеров делителя опорной частоты, обеспечивающая для каждого следующего счетного триггера в делителе частоты входной тактовый сигнал управления, реализующий функцию логического умножения сигналов опорной частоты и частот предыдущих счетных триггеров.
На фиг. 1 представлена структурная схема микросхемы синхронного драйвера трансформатора. Временные диаграммы сигналов микросхемы синхронного драйвера трансформатора представлены на фиг. 2.
Микросхема синхронного драйвера трансформатора функционирует следующим образом. Сигнал с генератора 1 по фиг. 1 поступает на инвертирующие логические элементы 2 (триггер Шмидта) и 3 (инвертор), формирующие противофазные сигналы для управления счетным триггером 4. На выходе 4 формируется сигнал с частотой, поделенной на 2 относительно опорной частоты. Для управления следующим счетным триггером 8 в схеме делителя частоты используется сигнал управления, формируемый логическими элементами 5 и 6, представленный на фиг. 2 для 6 и реализующий функцию логического умножения: DD5=DD2⋅DD3, где DD2, DD3, DD5 - соответственно сигналы с выходов элементов 3, 4, 6.
Аналогичным образом формируются тактовые сигналы для управления счетным триггером 11:DD9=DD2⋅DD3⋅DD7 (где DD2, DD3, DD7 - соответственно сигналы с выходов элементов 3, 4, 8, 10); и счетным триггером 15:DD12=DD2⋅DD3⋅DD7⋅DD10 (где DD2, DD3, DD7, DD10, DD12 - соответственно сигналы с выходов элементов 3, 4, 8, 11, 13).
Таким образом, управление счетными триггерами в цепочке делителя частоты осуществляется не тактовым сигналом с предыдущего триггера (как в прототипе, фактически асинхронно), а входным тактовым сигналом с применением логического произведения опорной частоты и частот предыдущих триггеров, то есть синхронно. В итоге на выходе 15 формируется сигнал, соответствующий входной частоте генератора, поделенной на 16.
Сигналы с выходов элементов 3, 4 и 8, 11 по фиг. 1 поступают на входы элементов 7 и 14 соответственно, выполняющих функцию 2И-НЕ. С выходов элементов 7 и 14 сигналы поступаю на элемент 16, выполняющий функцию 2ИЛИ-НЕ. В итоге на выходе 16 формируется сигнал, реализующий функцию логического умножения сигналов с элементов 3,4,8,11:DD14=DD2⋅DD3⋅DD7⋅DD10 (где DD2, DD3, DD7, DD10, DD14 - соответственно сигналы с выходов элементов 3, 4, 8, 11, 16). Сигнал с элемента 16 поступает по фиг. 1 на элементы 17 и 19, выполняющие функцию 2ИЛИ-НЕ, ко вторым выходам которых подключены противофазные сигналы со счетного триггера 15 (выходной сигнал DD15). Выходные сигналы с 17 и 19 поступают на инверторы 18 и 20 соответственно. Сигналы с выходов 18 и 20 показаны на фиг. 2 (сигналы DD18 и DD19 соответственно). Сигналы находятся в противофазе, но при этом при смене фаз между сигналами имеется временной интервал, равный по длительности импульса сигнала опорной частоты. Выходные транзисторы микросхемы синхронного драйвера трансформатора 21 и 22 открываются последовательно с задержкой, исключающей протекание сквозного тока в трансформаторе.
Технический результат достигается за счет синхронного тактирования триггеров делителя опорной частоты импульсами, соответствующими по времени входному сигналу и исключающими временной сдвиг паузы между выходными импульсами за счет задержек триггеров.

Claims (1)

  1. Микросхема синхронного драйвера трансформатора, содержащая маломощный генератор, делитель опорной частоты, логические элементы, формирующие задержку между противофазными выходами, и два выходных мощных МОП транзистора отличающаяся тем, что в микросхему введена схема синхронизации триггеров делителя опорной частоты, обеспечивающая для каждого следующего счетного триггера в делителе частоты входной тактовый сигнал управления, реализующий функцию логического умножения сигналов опорной частоты и частот предыдущих счетных триггеров.
RU2016122408U 2016-06-06 2016-06-06 Микросхема синхронного драйвера трансформатора RU169306U1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2016122408U RU169306U1 (ru) 2016-06-06 2016-06-06 Микросхема синхронного драйвера трансформатора

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2016122408U RU169306U1 (ru) 2016-06-06 2016-06-06 Микросхема синхронного драйвера трансформатора

Publications (1)

Publication Number Publication Date
RU169306U1 true RU169306U1 (ru) 2017-03-14

Family

ID=58450106

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2016122408U RU169306U1 (ru) 2016-06-06 2016-06-06 Микросхема синхронного драйвера трансформатора

Country Status (1)

Country Link
RU (1) RU169306U1 (ru)

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU31071U1 (ru) * 2002-12-25 2003-07-10 Закрытое акционерное общество Научно-производственное предприятие "ЭПРО" Драйвер для IGBT-транзистора
RU94084U1 (ru) * 2009-12-18 2010-05-10 Закрытое акционерное общество научно-производственное Предприятие ЗАО НПП "ЭПРО" Драйвер для igbt-транзистора
RU100689U1 (ru) * 2010-05-25 2010-12-20 Открытое акционерное общество "Протон" (ОАО "Протон") Микросхема формирователя противофазных импульсов
WO2012104747A1 (en) * 2011-01-31 2012-08-09 Koninklijke Philips Electronics N.V. Device and method for interfacing a dimming control input to a dimmable lighting driver with galvanic isolation
RU2518525C2 (ru) * 2008-06-06 2014-06-10 Конинклейке Филипс Электроникс, Н.В. Драйвер светодиодной лампы и способ
RU143748U1 (ru) * 2014-02-11 2014-07-27 Общество с ограниченной ответственностью "АЕДОН" Устройство быстродействующей защиты силового ключа
WO2014139829A2 (en) * 2013-03-12 2014-09-18 Power Research Electronics B. V. Led driver circuit
RU2558945C2 (ru) * 2010-06-08 2015-08-10 МЬЮЗИК ГРУП АйПи ЛТД. Сверхвысокоэффективный переключающий инвертор мощности и усилитель мощности
RU160154U1 (ru) * 2015-07-28 2016-03-10 Акционерное общество "Протон" (АО "Протон") Микросхема драйвера трансформатора

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU31071U1 (ru) * 2002-12-25 2003-07-10 Закрытое акционерное общество Научно-производственное предприятие "ЭПРО" Драйвер для IGBT-транзистора
RU2518525C2 (ru) * 2008-06-06 2014-06-10 Конинклейке Филипс Электроникс, Н.В. Драйвер светодиодной лампы и способ
RU94084U1 (ru) * 2009-12-18 2010-05-10 Закрытое акционерное общество научно-производственное Предприятие ЗАО НПП "ЭПРО" Драйвер для igbt-транзистора
RU100689U1 (ru) * 2010-05-25 2010-12-20 Открытое акционерное общество "Протон" (ОАО "Протон") Микросхема формирователя противофазных импульсов
RU2558945C2 (ru) * 2010-06-08 2015-08-10 МЬЮЗИК ГРУП АйПи ЛТД. Сверхвысокоэффективный переключающий инвертор мощности и усилитель мощности
WO2012104747A1 (en) * 2011-01-31 2012-08-09 Koninklijke Philips Electronics N.V. Device and method for interfacing a dimming control input to a dimmable lighting driver with galvanic isolation
WO2014139829A2 (en) * 2013-03-12 2014-09-18 Power Research Electronics B. V. Led driver circuit
RU143748U1 (ru) * 2014-02-11 2014-07-27 Общество с ограниченной ответственностью "АЕДОН" Устройство быстродействующей защиты силового ключа
RU160154U1 (ru) * 2015-07-28 2016-03-10 Акционерное общество "Протон" (АО "Протон") Микросхема драйвера трансформатора

Similar Documents

Publication Publication Date Title
RU160154U1 (ru) Микросхема драйвера трансформатора
JP2016502799A5 (ru)
RU169306U1 (ru) Микросхема синхронного драйвера трансформатора
RU2012126933A (ru) Обнаружитель-измеритель когерентно-импульсных сигналов
RU166651U1 (ru) Микросхема управления трансформатором
RU169307U1 (ru) Микросхема драйвера трансформатора с отключаемым выходом
RU173732U1 (ru) Микросхема драйвера трансформатора с блокируемым выходом
RU100689U1 (ru) Микросхема формирователя противофазных импульсов
GB201301294D0 (en) Systems and methods for improving 25% duty cycle switching mixer local oscillator timing
CN104038185A (zh) 上升沿检测电路
US10756710B2 (en) Integrated ring oscillator clock generator
RU2015149077A (ru) Устройство формирования фазоманипулированного сигнала с плавным изменением фазы между элементарными импульсами
Duraiswamy et al. Synchronous delay based UWB pulse generator in FPGA
CN203933573U (zh) 上升沿检测电路
RU128424U1 (ru) Формирователь синхроимпульсов
Sharanya et al. Design of low-power explicit type pulse-trigger generator for flip-flops
UA116167C2 (uk) Формувач періодичної послідовності імпульсів з програмованою тривалістю, шпаруватістю і затримкою початку формування відносно стартового імпульсу
KR102472946B1 (ko) 신호 복원 회로
CN210490800U (zh) 一种基于延迟单元的低成本倍频发生器
SU855978A1 (ru) Устройство дл формировани импульсов по перепадам потенциалов
UA116381U (uk) Формувач періодичної послідовності фіксованою шпаруватістю, яка дорівнює трьом, з програмованою тривалістю імпульсів і затримкою початку формування
SU1503061A1 (ru) Формирователь импульсов
UA131530U (uk) Формувач багатофазної послідовності імпульсів з перенастроюваною тривалістю, затримкою початку формування і програмованою кількістю фаз
SU839029A1 (ru) Формирователь импульсов
TW201351885A (zh) 非重疊時脈產生器

Legal Events

Date Code Title Description
TC1K Change in the group of utility model authors

Effective date: 20170420