RU124098U1 - Дискриминатор устройства тактовой синхронизации - Google Patents
Дискриминатор устройства тактовой синхронизации Download PDFInfo
- Publication number
- RU124098U1 RU124098U1 RU2012113445/07U RU2012113445U RU124098U1 RU 124098 U1 RU124098 U1 RU 124098U1 RU 2012113445/07 U RU2012113445/07 U RU 2012113445/07U RU 2012113445 U RU2012113445 U RU 2012113445U RU 124098 U1 RU124098 U1 RU 124098U1
- Authority
- RU
- Russia
- Prior art keywords
- input
- output
- counter
- sampler
- multiplier
- Prior art date
Links
Images
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Abstract
Дискриминатор устройства тактовой синхронизации, содержащий дискретизатор, вход которого является сигнальным входом устройства, квадратор и накопитель отсчетов, отличающийся тем, что в него дополнительно введены счетчик, постоянное запоминающее устройство и перемножитель, при этом дискретизатор, квадратор, перемножитель и накопитель отсчетов включены последовательно, вход счетчика, соединенный со вторым входом дискретизатора, является синхронизирующим входом устройства, выход счетчика через постоянное запоминающее устройство соединен со вторым, опорным входом перемножителя, выход накопителя отсчетов является выходом устройства.
Description
Полезная модель относится к области радиотехники и может быть использована в устройствах тактовой синхронизации систем связи, в которых применяются сигналы с частотной и двухфазной модуляцией.
Известно устройство [1], в котором в состав дискриминатора входит решающая схема. Это приводит к ухудшению его помехоустойчивости, поскольку всякое ошибочное решение приводит к искажению выходного сигнала дискриминатора, что эквивалентно воздействию на устройство дополнительных импульсных помех.
За прототип полезной модели выбрано устройство, описанное в [2] как наиболее близкое к нему по технической сущности.
Функциональная схема устройства-прототипа представлена на фиг.1, где введены следующие обозначения:
1 - дискретизатор (аналого-цифровой преобразователь);
2, 10 - первый и второй квадраторы;
6 - накопитель отсчетов;
9 - распределитель опережающих, промежуточных и задержанных отсчетов;
7, 8 и 11 - первый, второй и третий блоки вычитания;
12, 13 и 14 - первый, второй и третий элементы задержки.
Устройство-прототип содержит последовательно соединенные дискретизатор 1, накопитель отсчетов 6 и распределитель опережающих, промежуточных и задержанных отсчетов 9, выходы которого соединены соответственно с входами первого 12, второго 13 и третьего 14 элементов задержки; при этом выходы первого 12 и второго 13 элементов задержки соединены с соответствующими входами первого блока вычитания 7, выход которого через первый квадратор 2 соединен с первым входом третьего блока вычитания 11; также выходы второго 13 и третьего 14 элементов задержки соединены соответственно с первым и вторым входами второго блока вычитания 8, выход которого через второй квадратор 10 соединен со вторым входом третьего блока вычитания 11, выход которого является выходом устройства.
Устройство-прототип работает следующим образом.
Отфильтрованный сигнал x(t) поступает с выхода канального фильтра на вход дискретизатора 1, который производит отсчеты с повышенной тактовой частотой kFc, где Fc - частота следования символов, k - целое число, определяющее точность синхронизации.
В накопителе отсчетов 6 происходит суммирование m последовательных отсчетов. Через распределитель 9 опережающие, промежуточные и задержанные суммарные отсчеты поступают соответственно на первый 12, второй 13 и третий 14 элементы задержки, которые приводят их к одному моменту времени. С помощью первого 7 и второго 8 блоков вычитания вычисляются разности, которые после возведения в квадрат в блоках 2, 10 поступают на третий блок вычитания 11, на выходе которого и формируется дискриминационная функция.
Основным недостатком устройства-прототипа является невысокая помехоустойчивость, так как применение накопителя оказывается малоэффективным. Действительно, в нем суммируются m отсчетов, это эквивалентно полосе фильтрации Fck/m. В примере из описания прототипа m/k=0,75, что соответствует полосе ~1,3Fc. Это сопоставимо с полосой канального фильтра, которую обычно выбирают ~1,4Fc.
Решаемой технической задачей полезной модели является подавление шумов на выходе дискриминатора за счет уменьшения полосы фильтрации.
Техническим результатом является повышение помехоустойчивости устройства.
Сущность полезной модели заключается в том, что в известное устройство, содержащее дискретизатор, вход которого является сигнальным входом устройства, квадратор и накопитель отсчетов, согласно полезной модели, дополнительно введены счетчик, постоянное запоминающее устройство и перемножитель; при этом дискретизатор, квадратор, перемножитель и накопитель отсчетов включены последовательно; вход счетчика, соединенный со вторым входом дискретизатора, является синхронизирующим входом устройства; выход счетчика через постоянное запоминающее устройство соединен со вторым, опорным входом перемножителя; выход накопителя отсчетов является выходом устройства.
Функциональная схема заявляемой полезной модели представлена на фиг.2, где введены следующие обозначения:
1 - дискретизатор (аналого-цифровой преобразователь);
2 - квадратор;
3 - перемножитель;
4 - счетчик;
5 - постоянное запоминающее устройство (ПЗУ),
6 - накопитель отсчетов.
Заявляемое устройство содержит последовательно соединенные дискретизатор 1, первый вход которого является сигнальным входом устройства, квадратор 2, перемножитель 3 и накопитель отсчетов 6, выход которого является выходом устройства; последовательно соединенные счетчик 4 и постоянное запоминающее устройство (ПЗУ) 5, выход которого соединен со вторым, опорным входом перемножителя 3; при этом, вход счетчика 4, соединенный со вторым входом дискретизатора 1, является синхронизирующим входом устройства.
Работа заявляемого устройства происходит следующим образом.
Сигнал с выхода канального фильтра, представляющий собой последовательность информационных символов, поступает на первый вход дискретизатора 1, который производит отсчеты с тактовой частотой kFc, где Fc - частота следования символов, k - целое число, определяющее точность синхронизации.
В квадраторе 2 вычисляются значения квадратов отсчетов, спектр которых содержит гармонику тактовой частоты следования символов [3]. Счетчик 4 осуществляет суммирование по модулю k, а его значение является адресом ПЗУ 5, в котором записан период отсчетов гармоники тактовой частоты, который является опорным сигналом:
где i=0, …, k-1;
А - амплитуда (для восьмиразрядного ПЗУ А=127);
ц.ч. - целая часть.
Таким образом, период счетчика 4 равен периоду следования импульсов тактовой частоты.
В блоке 3 производится перемножение отсчетов выходного сигнала квадратора 2 с данными, полученными из ПЗУ 5. Результаты перемножения с выхода блока 3 подаются на накопитель отсчетов 6.
Перемножитель 3 отсчетов с накопителем отсчетов 6 выполняют функцию коррелятора, на выходе которого формируется сигнал, пропорциональный sinφ, где φ - фазовый сдвиг между входным и опорным сигналами.
Повышение помехоустойчивости заявляемого устройства осуществляется за счет того, что в нем есть возможность устанавливать время накопления отсчетов Тн, которое существенно больше длительности входного информационного символа.
При этом, эквивалентная полоса сигнала на выходе устройства будет значительно меньше полосы входного информационного символа (канального фильтра):
благодаря чему достигается уменьшение уровня помех.
Таким образом, при реализации полезной модели повышение помехоустойчивости достигается за счет того, что ошибка дискриминатора формируется путем корреляции квадрата входного и опорного сигналов на интервале времени, превышающем длительность символов.
Источники информации:
1. Патент РФ №2314646 C1, H04L 7/02, H04L 27/38, H03D 13/00, Временной дискриминатор устройства тактовой синхронизации.
2. Патент РФ №2231915 С2, H03D 13/00, H04L 7/02. Дифференциальный фазовый дискриминатор символьной синхронизации.
3. Спилкер Дж. Цифровая спутниковая связь. - М.: Связь, 1979. - 592 с.
Claims (1)
- Дискриминатор устройства тактовой синхронизации, содержащий дискретизатор, вход которого является сигнальным входом устройства, квадратор и накопитель отсчетов, отличающийся тем, что в него дополнительно введены счетчик, постоянное запоминающее устройство и перемножитель, при этом дискретизатор, квадратор, перемножитель и накопитель отсчетов включены последовательно, вход счетчика, соединенный со вторым входом дискретизатора, является синхронизирующим входом устройства, выход счетчика через постоянное запоминающее устройство соединен со вторым, опорным входом перемножителя, выход накопителя отсчетов является выходом устройства.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2012113445/07U RU124098U1 (ru) | 2012-04-06 | 2012-04-06 | Дискриминатор устройства тактовой синхронизации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
RU2012113445/07U RU124098U1 (ru) | 2012-04-06 | 2012-04-06 | Дискриминатор устройства тактовой синхронизации |
Publications (1)
Publication Number | Publication Date |
---|---|
RU124098U1 true RU124098U1 (ru) | 2013-01-10 |
Family
ID=48807655
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
RU2012113445/07U RU124098U1 (ru) | 2012-04-06 | 2012-04-06 | Дискриминатор устройства тактовой синхронизации |
Country Status (1)
Country | Link |
---|---|
RU (1) | RU124098U1 (ru) |
-
2012
- 2012-04-06 RU RU2012113445/07U patent/RU124098U1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3524169A (en) | Impulse response correction system | |
RU2677874C2 (ru) | Процессор для радиоприемника | |
CN102611447A (zh) | 一种基于fpga的加噪信号同步时钟提取装置 | |
MX2013015077A (es) | Metodo y modulo para estimar la distorsión de frecuencia en un sistema digital de telecomunicaciones. | |
RU141688U1 (ru) | Устройство установления тактовой синхронизации по информационному составному последовательному сигналу | |
RU2099893C1 (ru) | Корреляционный приемник сигналов с относительной фазовой модуляцией | |
RU124098U1 (ru) | Дискриминатор устройства тактовой синхронизации | |
RU2634382C2 (ru) | Цифровой обнаружитель фазоманипулированных сигналов | |
RU2544767C1 (ru) | Многоканальный приемник с кодовым разделением каналов для приема квадратурно-модулированных сигналов повышенной структурной скрытности | |
RU2628427C2 (ru) | Цифровой демодулятор сигналов с квадратурной амплитудной манипуляцией | |
RU2491570C1 (ru) | Квадратурный компенсатор импульсных помех | |
RU132657U1 (ru) | Дискриминатор устройства тактовой синхронизации | |
RU2461119C1 (ru) | Способ демодуляции сигналов с относительной фазовой демодуляцией | |
US11025230B2 (en) | Filter that minimizes in-band noise and maximizes detection sensitivity of exponentially-modulated signals | |
CN107864108B (zh) | 一种基于二次雷达的ask快速解调方法 | |
RU2460224C1 (ru) | Демодулятор сигналов с относительной фазовой модуляцией | |
RU2669371C1 (ru) | Многоканальный приемник с кодовым разделением каналов для приема сигналов с квадратурной m-ичной амплитудно-инверсной модуляцией | |
RU2469487C1 (ru) | Способ демодуляции сигналов с относительной фазовой демодуляцией | |
JP4641927B2 (ja) | Fsk復調回路 | |
RU2522692C1 (ru) | Радиоприемное устройство с автокорреляционным разделением посылок частотно-манипулированного сигнала с непрерывной фазой | |
RU2454014C1 (ru) | Способ демодуляции сигналов с относительной фазовой модуляцией (варианты) | |
Kramer | Sigma Shift Keying (SSK) Synchronization of Data Modulated Noise Transmissions | |
RU2781271C1 (ru) | Демодулятор сигналов амплитудной манипуляции | |
RU122533U1 (ru) | Устройство для демодуляции фазоманипулированных сигналов | |
RU2423798C1 (ru) | Устройство тактовой синхронизации |