PL99864B1 - Sposob warunkowania instrukcji w elektronicznych maszynach cyfrowych - Google Patents
Sposob warunkowania instrukcji w elektronicznych maszynach cyfrowych Download PDFInfo
- Publication number
- PL99864B1 PL99864B1 PL16659973A PL16659973A PL99864B1 PL 99864 B1 PL99864 B1 PL 99864B1 PL 16659973 A PL16659973 A PL 16659973A PL 16659973 A PL16659973 A PL 16659973A PL 99864 B1 PL99864 B1 PL 99864B1
- Authority
- PL
- Poland
- Prior art keywords
- conditioning
- instruction
- instructions
- execution
- condition
- Prior art date
Links
- 230000003750 conditioning effect Effects 0.000 title claims description 11
- 230000001143 conditioned effect Effects 0.000 claims description 6
Landscapes
- Devices For Executing Special Programs (AREA)
Description
Opis patentowy opublikowano: 30.12.1978 99864 Int. Cl.2 G06F 15/18 G06F 11/06 Twórcy wynalazku: Andrzej Mozgawa, Aleksander Grzyb Uprawniony z patentu: Zaklad Doswiadczalny Minikomputerów przy Instytucie Maszyn Matematycznych, Warszawa ' (Polska) Sposób warunkowania instrukcji w elektronicznych maszynach cyfrowych Dziedzina techniki. Wynalazek dotyczy sposobu warunkowania wykonania instrukcji w elektro¬ nicznych maszynach cyfrowych.Stan techniki. Znany sposób warunkowania wyko¬ nania instrukcji polega na umieszczeniu w czesci operacyjnej pola, z reguly jednego bitu, wskazuja¬ cego, ze wykonanie tej instrukcji jest warunkowa¬ ne spelnieniem warunku, który jest wczesniej usta¬ wiany. Warunkiem takim jest jeden lub kilka wskazników maszyny. Spelnienie warunku powo¬ duje przejscie maszyny do wykonania tej instrukcji zgodnie z jej czescia operacyjna. Gdy warunek nie jest spelniony nastepuje przejscie maszyny do wy¬ konania .nastepnej instrukcji.Inny sposobem warunkowania instrukcji w ma¬ szynie cyfrowej jest umieszczenie, przed instrukcja warunkowana, instrukcji warunkujacej, sprawdza¬ jacej warunek. W tym przypadku równiez wa¬ runkiem podlegajacym sprawdzeniu jest specjalny wskaznik, (lub tez wskazniki maszyny), zapalany, (lub nie) uprzednio, którego stan podlega spraw¬ dzeniu. Przy spelnieniu warunku instrukcja wa¬ runkowana jest wykonywana. Gdy natomiast wa¬ runek nie jest spelniony, nastepuje przejscie do wykonania instrukcji wystepujacej w programie za instrukcja warunkowana.Pierwsze z przedstawionych powyzej rozwiazan ogranicza ilosc instrukcji conajmniej dwukrotnie w maszynach ze stala lista instrukcji rezerwujac na wyróznienie instrukcji warunkowych conaj¬ mniej jeden bit w kazdej z instrukcji maszyny.Obydwa przedstawione wyzej rozwiazania ogra¬ niczaja mozliwosci warunkowania instrukcji do kontroli stanu wskazników, których stan okreslany jest w wyniku realizacji sekwencji instrukcji po¬ przedzajacych instrukcje warunkujaca.Istota wynalazku. Sposób warunkowania in¬ strukcji wedlug wynalazku polegajacy na tym, ze umieszcza sie w programie, przed instrukcja wa¬ runkowana, instrukcje warunkujaca, w której poza czescia operacyjna umieszcza sie N zmiennych, które stanowia argument tworzonej w trakcie wy¬ konywania programu funkcji logicznej, dla której drugim argumentem jest N wskazników maszyny cyfrowej, a nastepnie w zaleznosci od wartosci tej funkcji instrukcje warunkowana wykonuje sie, lub nie.Rozwiazanie wedlug wynalazku znacznie rozsze¬ rza mozliwosci warunkowania instrukcji w maszy¬ nach cyfrowych. PL
Claims (1)
1. Zastrzezenie patentowe Sposób warunkowania instrukcji w elektronicz¬ nych maszynach cyfrowych, w których warunkuje sie wykonanie instrukcji warunkowanej wystepu¬ jaca przed nia instrukcja warunkujaca, znamienny tym, ze w instrukcji warunkujacej, poza czescia operacyjna, umieszcza sie N zmiennych, a nastepnie99 864 3 4 w trakcie wykonywania programu tworzy sie w instrukcji warunkujacej, przy czym w zaleznosci funkcje logiczna, której argumentami sa: N wskaz- od wartosci tej funkcji instrukcje warunkowana ników maszyny cyfrowej i N zmiennych podanych wykonuje sie, lub nie. LDA - Zaklad 2, zam. 2159/78 - 105 szt. Cena zl 45.— PL
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PL16659973A PL99864B1 (pl) | 1973-11-17 | 1973-11-17 | Sposob warunkowania instrukcji w elektronicznych maszynach cyfrowych |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PL16659973A PL99864B1 (pl) | 1973-11-17 | 1973-11-17 | Sposob warunkowania instrukcji w elektronicznych maszynach cyfrowych |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| PL99864B1 true PL99864B1 (pl) | 1978-08-31 |
Family
ID=19964857
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| PL16659973A PL99864B1 (pl) | 1973-11-17 | 1973-11-17 | Sposob warunkowania instrukcji w elektronicznych maszynach cyfrowych |
Country Status (1)
| Country | Link |
|---|---|
| PL (1) | PL99864B1 (pl) |
-
1973
- 1973-11-17 PL PL16659973A patent/PL99864B1/pl unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4338660A (en) | Relational break signal generating device | |
| US3909798A (en) | Virtual addressing method and apparatus | |
| DE19843948A1 (de) | Datenverarbeitungsvorrichtung | |
| FI79201B (fi) | Informationsbehandlingssystem med styrning av loepande bandtyp. | |
| CN107992322B (zh) | 一种雷达信号处理机dsp代码自更新方法 | |
| DE69621091T2 (de) | Programmierbare Steuerung | |
| PL99864B1 (pl) | Sposob warunkowania instrukcji w elektronicznych maszynach cyfrowych | |
| US4894826A (en) | Message generating communication apparatus having a message preamble format allowing parts of certain messages to be ignored | |
| US3665402A (en) | Computer addressing apparatus | |
| EP4179395A1 (de) | Steuerung eines technischen systems mit einer recheneinheit für künstliche intelligenz | |
| Jacobs | Patent Protection of Computer Programs | |
| US4048622A (en) | Programmable sequence controller | |
| Takai et al. | Decentralized diagnosis for nonfailures of discrete event systems using inference-based ambiguity management | |
| CN103425543B (zh) | 程序执行监控系统 | |
| USRE30986E (en) | Vital relay driver having controlled response time | |
| EP0239023B1 (de) | Anordnung zur Bearbeitung von Sprungbefehlen innach dem Fliessbandprinzip arbeitenden Datenverarbeitungsanlagen | |
| EP3388944A1 (de) | Verfahren zur fehlererkennung in einem betriebssystem | |
| US3863059A (en) | Fault recognition apparatus for arithmetic/logic devices | |
| JPS63193237A (ja) | 半導体集積回路装置 | |
| JPS6442742A (en) | Fault monitoring method for multi-processor system | |
| CN115361254B (zh) | 一种用于塔机三大机构的智能主站通讯方法及控制系统 | |
| WO1981003078A1 (en) | Relational break signal generating device | |
| JPS593563A (ja) | 計算機システム評価用タイマ | |
| Tong et al. | Logic simulation using interactive hardware | |
| DE19945940A1 (de) | Verfahren und Vorrichtung zur Bearbeitung bedingter Sprungbefehle in einem Prozessor mit "Pipelined"-Architektur |