PL99380B1 - Uklad do binarnego kodowania informacji - Google Patents

Uklad do binarnego kodowania informacji Download PDF

Info

Publication number
PL99380B1
PL99380B1 PL17701074A PL17701074A PL99380B1 PL 99380 B1 PL99380 B1 PL 99380B1 PL 17701074 A PL17701074 A PL 17701074A PL 17701074 A PL17701074 A PL 17701074A PL 99380 B1 PL99380 B1 PL 99380B1
Authority
PL
Poland
Prior art keywords
unit
output
coding
key
control unit
Prior art date
Application number
PL17701074A
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to PL17701074A priority Critical patent/PL99380B1/pl
Publication of PL99380B1 publication Critical patent/PL99380B1/pl

Links

Landscapes

  • Lock And Its Accessories (AREA)

Description

Przedmiotem wynalazku jest uklad do binarnego kodowania informacji, wykorzystywany zwlaszcza do wprowadzania w postaci binarnej danych alfanumerycznych, lub rozkazów do maszyny cyfrowej.Znany jest uklad do binarnego kodowania informacji, znajdujacy sie w urzadzeniu do wprowadzania i wy- prowa4zania danych. Posiada on zespól kodujacy w postaci otworów w dzwigniach literowych i czytnik foto- elektryczny. Kazda z dzwigni literowych zawiera odpowiednia kombinacje otworów, która stanowi kod dla informacji przyporzadkowanej danemu klawiszowi. Czytnik fotoelektryczny posiada oswietlacz umieszczony po jednej stronie dzwigni, oraz glowice czytnika wyposazona w fotokomórki i znajdujaca sie po drugiej stronie dzwigni. Zadaniem glowicy czytnika jest rejestrowanie kodu dzwigni literowej, przez wykrywanie swiatla prze¬ chodzacego przez otwory dzwigni i wysylanie informacji w postaci impulsów elektrycznych. Nastepuje to w mo¬ mencie, gdy dzwignia znajduje sie miedzy zródlem swiatla i glowica czytnika, a wiec przy nacisnietym klawi¬ szu.Powyzszy uklad opisany jest w instrukcji eksploatacji urzadzenia Facit 3851.Znany jest inny uklad do binarnego kodowania informacji przedstawiony w opisie patentowym nr 58867 pt. „Urzadzenie do klawiszowego wybierania kodu bitowego z czujnikami pojemnosciowymi". Uklad ten zawiera zespól kodujacy w postaci odpowiednio wycietych ekranów ruchomych umieszczonych miedzy okladkami od¬ powiednio skonstruowanych kondensatorów. Wyciecia wykonane w ekranach, stanowia kod dla informacji przyporzadkowanej danemu klawiszowi. Przy wybraniu klawisza przesuwa sie polaczony z nim ekran, który odslania odpowiednia ilosc kondensatorów. Poza tym uklad zawiera generator sygnalu szybkozmiennego, wzmacniacz liniowy i dedektor. W momencie wybrania klawisza, sygnal z generatora przechodzi przez odsloniete kondensatory, po czym jest wzmacniany i wyprostowany. W takiej postaci jest odbierany przez urzadzenia stero¬ wane klawiszami.Wedlug wynalazku, uklad do binarnego kodowania informacji posiada: zespól zródla pradu stalego, zespól kodujacy, zespól kluczy, zespól blokady, zespól sterowania oraz zespól wzmacniaczy. Zespoly te pola¬ czone sa ze soba w ten sposób, ze do zespolu kodujacego podlaczony jest zespól kluczy i zespól zródla pradu stalego. Zespól kluczy polaczony jest z zespolem blokady, a zespól blokady polaczony jest z zespolem sterowa-1 99 380 nia. Zespól sterowania polaczony jest z zespolem zródla pradu stalego. Zespól wzmacniaczy polaczony jest z zespolem kodujacym. Wyjscia zespolu wzmacniaczy i wyjscie „strob" zespolirsterowania stanowia wyjscie dla calego ukladu.Zespól kodujacy stanowi pamiec stala magnetyczna, korzystnie na rdzeniach ferrytowych z waska petla histerezy. Odpowiednie prowadzenie kodujacych przewodów poprzez elementy stalej pamieci magnetycznej, na przyklad przez rdzenie, tworzy kod dla informacji przyporzadkowanej kluczowi, który zalacza obwód dla pradu plynacego w danym przewodzie.Zespól blokady zawiera oporniki, kondensator i dyskryminator poziomu. Jedne konce wszystkich oporni¬ ków zwarte sa ze soba i polaczone z jednym koncem kondensatorai z wejsciem dyskryminatora poziomu. Drugi koniec jednego opornika podlaczony jest do potencjalu Up, a drugi koniec kazdego z pozostalych oporników jest polaczony z zespolem kluczy. Drugi koniec kondensatora podlaczony jest do masy. Wejscie dyskryminatora i wyjscie dyskryminatora poziomu stanowia punkty wyjscia dla podlaczenia z zespolem sterowania. Zespól blokady, poprzez zespól sterowania uniemozliwia pobieranie z ukladu falszywej informacji w przypadku zala¬ czenia wiecej niz jednego klucza.Rozwiazanie wedlug wynalazku eliminuje elementy mechaniczne, zwieksza niezawodnosc pracy ukladu i uniemozliwia pobieranie falszywej informacji w przypadku wlaczenia wiecej niz jednego klucza. Ponadto po¬ zwala na budowe w prosty sposób urzadzen kodujacych o dowolnej ilosci kodowych grup, przypisanych do danego zestawu kluczy. Latwe jest równiez tworzenie kodów o dowolnej ilosci bitów przez zmiane ilosci elemen¬ tów magnetycznych w pamieci stalej. Uklad cechuje latwosc wykonania i mozliwosc budowy urzadzen o ma¬ lych wymiarach.Przedmiot wynalazku przedstawiony jest na rysunku, na którym fig. 1 przedstawia schemat blokowy ukla¬ du do binarnego kodowania informacji, fig. 2 - przyklad wykonania wynalazku wedlug schematu blokowego fig. 1, fig. 3 — zasade budowy stalej pamieci magnetycznej jako zespolu kodujacego, a fig. 4, fig. 5, fig. 6, fig. 7, fig 8, fig. 9 przedstawiaja przebiegi napieciowe w odpowiednich punktach zespolu blokady i zespolu sterowania.Zgodnie z rysunkiem fig. 1 uklad do binarnego kodowania informacji zawiera zespól zródla pradu stalego 1, zespól kodujacy 2, zespól kluczy 3, zespól blokady 4, zespól sterowania 5 i zespól wzmacniaczy 6. Polaczo¬ ne sa one ze soba w ten sposób, ze do zespolu kodujacego 2 podlaczony jest zespól kluczy 3 i zespól zródla pradu stalego 1. Z zespolem kluczy 3 polaczony jest ponadto zespól blokady 4, który polaczony jest równiez z zespolem sterowania 5. Zespól sterowania 5 polaczony jest z zespolem zródla pradu stalego 1. Zespól wzmacniaczy 6 polaczony jest z zespolem kodujacym 2. Wyjscia zespolu wzmacniaczy 6 i wyjscie „strob" zespolu sterowania 5 stanowia wyjscie dla calego ukladu.W przykladzie wykonania wedlug fig. 2, zespól zródla pradu stalego 1 zawiera zródlo pradu stalego 1 polaczone z iloczynowymi bramkami BI ... Bk, z którymi polaczony jest równiez zespól sterowania 5. Iloczyno- we bramki BI ... Bk posiadaja wejscia dla sygnalów FI ... Fk, które sluza do wybierania odpowiedniego wyjscia zródla pradu stalego. Wyjscia te stanowia wyjscia Wyj ... Wy^ iloczynowych bramek BI ... Bk. Wyjscia te sa polaczone odpowiednio z separatorami SI ... Sk tych wyjsc. Do kazdego z separatorów SI ... Sk podlaczone sa kodujace przewody 1 ... m odpowiedniej kodowej grupy 1 ... k. Wszystkie przewody prowadzone sa przez zespól kodujacy i podlaczone do kluczy KI ... Km zespolu kluczy 3, w ten sposób, ze do kazdego klucza podlaczone sa przewody, po jednym z kazdej kodowej grupy 1 ... K.Zespól blokady 4 zawiera oporniki Rl ... Rm, Rd, kondensator C i dyskryminator poziomu Dp. Jedne konce wszystkich oporników Rl ... Rm, Rd polaczone sa ze soba i polaczone z jednym koncem kondensatora C i z wejsciem We dyskryminatora poziomu Dp. Drugi koniec jednego opornika Rd podlaczony jest do potencjalu Up. Drugi koniec kazdego z pozostalych oporników podlaczony jest do kluczy zespolu kluczy 3. Drugi koniec kondensatora C podlaczony jest do masy. Wejscie We dyskryminatora poziomu Dp stanowi punkt wyjscia dla polaczenia z pierwszym uniwibratorem VI zespolu sterowania 5, a wyjscie Wy dyskryminatora poziomu Dp stanowi punkt wyjscia dla polaczenia z trzecim uniwibratorem V3 zespolu sterowania 5. Wyjscie Wy uniwibrato- ra VI polaczone jest z^wejsciem We uniwibratora drugiego V2, ukladu sterowania 5. Wyjscie Wy uniwibratora V2 polaczone jest z wejsciem We uniwibratora V3. Wyjscie Wy uniwibratora V2 polaczone jest z zespolem zródla pradu stalego 1, a wyjscie Wy uniwibratora V3 stanowi wyjscie „strob" zespolu sterowania 5.Zespól wzmacniaczy 6 zawiera wzmacniacze Wl ... Wn. Do wejsc We wzmacniaczy Wl ... Wn podlaczone sa wtórne uzwojenia Uzwx ... Uzwn zespolu kodujacego 2. Wyjscia Wy! ... Wyn wzmacniaczy stanowia wyjscia zespolu wzmacniaczy.Zespól kodujacy 2 stanowi pamiec stala magnetyczna, w przykladzie wykonania zawierajaca rdzenie ferromagnetyczne Ml ... Mn o waskiej petli histerezy. Posiada ona ponadto uzwojenia pierwotne, które stanowia kodujace przewody 1 ... m kodowych grup 1 ... k odpowiednio prowadzone przez rdzenie i laczace zespól zródla• » 99380 3 pradu stalego 1 z zespolem kluczy 3. Pamiec stala magnetyczna zawiera równiez uzwojenia wtórne Uzwj ... Uzwn podlaczone do wejsc odpowiednich wzmacniaczy Wl ... Wn ukladu wzmacniaczy 6.Na figurze 3 podano zasade budowy stalej pamieci magnetycznej rdzeniowej jako zespolu kodujacego.Pokazano prowadzenie dwóch kodujacych przewodów, podlaczonych do kluczy KI, K2. Po zalaczeniu klucza, w przewodzie poplynie prad ze zródla pradu stalego I i uzwojeniach wtórnych rdzeni, przez które przechodzi uzwojenie pierwotne indukuje sie napiecie. Odpowiada to stanowi logicznemu „1". W uzwojeniu wtórnym rdze¬ nia, przez który nie przechodzi uzwojenie pierwotne brak jest napiecia. Odpowiada to stanowi logicznemu „0".I tak przy zalaczeniu klucza KI generowany jest kod: 0110110 a przy zalaczeniu drugiego klucza K2 generowa¬ ny jest kod 1101011. Ilosc bitów w kodzie moze byc dowolnie zmieniana przez zmiane ilosci elementów magnetycznych w pamieci. Do kazdego klucza moze byc podlaczonych wiele kodujacych przewodów, polaczo¬ nych z róznymi zródlami pradowymi. W ten sposób jednemu kluczowi mozna przyporzadkowac wiele informa¬ cji, a danemu zestawowi kluczy przyporzadkowac wiele kodowych grup, jak pokazano na fig. 2., Dzialanie zespolu blokady 4, który poprzez zespól sterowania 5 uniemozliwia pobieranie z ukladu falszy¬ wej informacji obrazuja przebiegi napieciowe uwidocznione na fig. 4, fig. 5, fig. 6, fig. 7, fig. 8 i fig. 9. Po zalacze¬ niu jednego lub wiecej kluczy, na wejsciu We dyskryminatora poziomu Dp obniza sie poziom napiecia zgodnie z fig. 4. Ta zmiana poziomu powoduje wygenerowanie przez uniwibrator VI impulsu pokazanego na fig. 5. Tylne zbocze tego impulsu wyzwala uniwibrator V2, który generuje opózniony impuls w stosunku do momentu tw zalaczenia klucza. Impuls ten nastepnie podawany jest na wejscie iloczynowe uniwibratora V3. Do wejscia iloczynowego uniwibratora V3 podawany jest równiez sygnal wyjsciowy Uwyrjp dyskryminatora poziomu Dp.Sygnal ten moze przyjmowac 2 stany: a) stan logiczny „1", gdy zalaczony jest jeden klucz, fig. 7. Napiecie Uweop — fig. 4, posiada wówczas wartosc, przy której jeszcze dyskryminator poziomu Dp nie zadziala. b) Stan logiczny „0", gdy zalaczonych jest wiecej niz jeden klucz, fig. 8. Napiecie Uwerjp — fig. 4, posiada wartosc, przy której zadziala dyskryminator poziomu, dajac na wejsciu stan „0".W przypadku, gdy zalaczony jest jeden klucz, uniwibrator V3 generuje impuls strobujacy — fig. 9, który jest wprowadzany na zewnatrz ukladu w celu strobowania otrzymanej informacji.Gdy zalaczpnych jest wiecej kluczy niz jeden, na wyjsciu uniwibratora V3 bedzie istnial stan „0" i wów¬ czas informacja nie bedzie pobierana z ukladu.W przykladzie wykonania, impuls otrzymany z uniwibratora V2 steruje zespól zródla pradu stalego.Wlacza on bramki iloczynowe na czas trwania impulsu wyjsciowego uniwibratora V2.Przedstawiony w opisie wynalazku uklad do binarnego kodowania informacji, moze znalezc szerokie zasto¬ sowanie nie tylko w maszynach cyfrowych, ale równiez w telekomunikacji, czy tez w technice zdalnych regulacji lub pomiarów, gdzie istnieje potrzeba kodowania informacji do postaci binarnej. PL

Claims (3)

  1. Zastrzezenia patentowe 1. : Uklad do binarnego kodowania informacji, znamienny tym, ze posiada zespól zródla pradu stalego (1), zespól kodujacy (2), zespól kluczy (3), zespól blokady (4), zespól sterowania (5), oraz zespól wzmacniaczy (6), polaczone ze soba w ten sposób, ze do zespolu kodujacego (2) podlaczony jest zespóftduczy (3) i zespól zródla pradu stalego (1), zespól kluczy (3) polaczony jest ponadto z zespolem blokady (4), który to zespól blokady (4) polaczony jest z zespolem sterowania (5), a zespól sterowania (5) polaczony jest z zespo¬ lem zródla pradu stalcgo (1), zas zespól wzmacniaczy (6) polaczony jest z zespolem kodujacym (2), przy czym wyjscia zespolu wzmacniaczy (6) i wyjscie („strob") zespolu sterowania-(5) stanowia wyjscie dla calego ukladu.
  2. 2. Uklad wedlug zastrz. 1, znamienny tym, ze zespól kodujacy (2) stanowi pamiec stala magne¬ tyczna, korzystnie na rdzeniach ferrytowych z waska petla histerezy.
  3. 3. Uklad wedlug zastrz. 1,znamienny tym, ze zespól blokady (4) zawiera oporniki (Rl) ... (Rm), (Rd), kondensator (C) i dyskryminator poziomu (Dp), przy czym jedne konce wszystkich oporników (Rl)... (Rm), (Rd) zwarte sa ze soba i polaczone z jednym koncem kondensatora (C), oraz z wejsciem (We) dyskryminatora poziomu (Dp), drugi koniec jednego opornika (Rd) podlaczony jest do potencjalu (Up), drugi koniec kazdego z pozostalych oporników (Rl) ... (Rm) polaczony jest z zespolem kluczy (3), drugi koniec kondensatora (C) podlaczony jest do masy, natomiast wejscie (We) dyskryminatora poziomu (Dp) i wyjscie (Wy) dyskryminatora poziomu (Dp) stanowia punkty wyjscia dla polaczenia z zespolem sterowania (5).99 380 f 3 4 2 5 1 6 Wyjscia 1 zespolu wzmacniaczy^ Wyjsie „Slrob' Wyjscie ukladu Fig 1 S 1\ I x Mn !\: tó:n4l'j ULI/ Uzw, 4J tl Sk we Fk !tt£/ii.Uw_ T^H Up Rd n r" -o ty hJ L _ _*22 ___ 4 v3 ZfiL. H ^/ Md v2 H3L i ; i[^ mjscta LfSpOC wzmacnial potu rtacr czy ^^A-i wW£!f. fyjscie llladu Wyjscie ¦0 ., lirob99 380 Hf m M M4 M5 M6 M7 . , , \ I I l t ? ? t f i (K1( 12*4567 $¦ ng 3 Dp i. / 2kirm$ie iw n klawiszy "7 .Uwy V, Fig 4 0 Uwy V? Fig 5 . ipóintemf Dp L.. Ftg 6 Dp Fig 7 iU/Ob Jl Ftg 9 PL
PL17701074A 1974-12-31 1974-12-31 Uklad do binarnego kodowania informacji PL99380B1 (pl)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PL17701074A PL99380B1 (pl) 1974-12-31 1974-12-31 Uklad do binarnego kodowania informacji

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PL17701074A PL99380B1 (pl) 1974-12-31 1974-12-31 Uklad do binarnego kodowania informacji

Publications (1)

Publication Number Publication Date
PL99380B1 true PL99380B1 (pl) 1978-07-31

Family

ID=19970418

Family Applications (1)

Application Number Title Priority Date Filing Date
PL17701074A PL99380B1 (pl) 1974-12-31 1974-12-31 Uklad do binarnego kodowania informacji

Country Status (1)

Country Link
PL (1) PL99380B1 (pl)

Similar Documents

Publication Publication Date Title
US3961317A (en) System for remote reading of indicating devices such as meters and the like
GB706687A (en) Electrical signal generating systems
US4013997A (en) Error detection/correction system
SE447186B (sv) Forfarande och anordning for detektering av ett digitalt kodordsmeddelande
DE4014931A1 (de) Datenuebertragungssystem
PL99380B1 (pl) Uklad do binarnego kodowania informacji
NL8403474A (nl) Verbeterd vitaal boodschapstelsel.
US4354100A (en) Scannable readout device
US3093819A (en) Magnetic translators
US3045215A (en) Electrical control circuits
US2882518A (en) Magnetic storage circuit
DE69032960T2 (de) Verfahren und gerät zur modulation und detektion eines hilfsträgersignals für einen transponder mit induktiver kopplung
US3105875A (en) Solid-state binary code multiplexing and demultiplexing device
US2971055A (en) Circuit arrangement for checking the faultless transmission of teleprinting characters
US3035253A (en) Magnetic storage devices
US3548379A (en) Electrical control system array responsive to plural pulse trains
US2939109A (en) Signaling system
GB1024927A (en) Character correlation system
SU676984A1 (ru) Устройство дл ввода информации
US3105874A (en) Solid-state time position multiplexing and demultiplexing system
US5033069A (en) Multistate device for electronic counting
GB1581130A (en) Cypher signalling systems
SU527824A1 (ru) Магнитный логический элемент
US3482221A (en) Binary bit counter
SU752503A1 (ru) Устройство дл контрол двухпроводных запоминающих матриц