PL98139B1 - Sposob i uklad cyfrowego przeksztalcenia logarytmicznego liczby,lub ciagu impulsow - Google Patents
Sposob i uklad cyfrowego przeksztalcenia logarytmicznego liczby,lub ciagu impulsow Download PDFInfo
- Publication number
- PL98139B1 PL98139B1 PL18971576A PL18971576A PL98139B1 PL 98139 B1 PL98139 B1 PL 98139B1 PL 18971576 A PL18971576 A PL 18971576A PL 18971576 A PL18971576 A PL 18971576A PL 98139 B1 PL98139 B1 PL 98139B1
- Authority
- PL
- Poland
- Prior art keywords
- input
- pulses
- output
- exponential
- generator
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims description 10
- 238000006243 chemical reaction Methods 0.000 title 1
- 230000009466 transformation Effects 0.000 claims description 9
- 230000000737 periodic effect Effects 0.000 claims description 5
- 238000011551 log transformation method Methods 0.000 claims 1
- 230000006870 function Effects 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000007599 discharging Methods 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
Landscapes
- Analogue/Digital Conversion (AREA)
Description
Przedmiotem wynalazku jest sposób i uklad cyfrowego przeksztalcenia logarytmicznego liczby lub ciagu
impulsów. Wynalazek ma zastosowanie w urzadzeniach elektronicznych wymagajacych przeksztalcenia logaryt¬
micznego dzialajacych w oparciu o technike cyfrowa.
Znane sa sposoby i uklady przeksztalcenia logarytmicznego dzialajace na zasadzie przeksztalcenia sygnalu
cyfrowego na sygnal analogowy. Dla uzyskania przeksztalcenia logarytmicznego po przetworniku cyfrowo-analo-
gowym stosuje sie uklady o aproksymacji odcinkowej, lub wykorzystujace ladowanie, wzglednie rozladowanie
kondensatora o charakterze wykladniczym. Znane sa równiez sposoby i uklady arytmetyczne dzialajace na
zasadzie cyfrowej, dokonujace logarytmicznego przeksztalcenia przez aproksymacje z zastsowaniem programu
i pamieci cyfrowej.
W sposobie wedlug wynalazku liczbe, lub ciag impulsów podlegajace przeksztalceniu logarytmicznemu
przedstawia sie w kodzie cyfrowym a nastepnie porównuje sie z liczba w postaci cyfrowej o zmiennosci wykla¬
dniczej. Logarytmowi przeksztalcanej liczby, lub ciagowi impulsów odpowiada liczba impulsów periodycznych,
które bramkuje sie. Bramkowanie przeprowadza sie w czasie od momentu stanowiacego jednoczesnie poczatek
cyklu przeksztalcania, oraz poczatek przebiegu o zmiennosci wykladniczej do momentu zrównania porównywa¬
nej liczby, lub ciagu impulsów z wartoscia chwilowa liczby w postaci cyfrowej malejacej wykladniczo.
W ukladzie wedlug wynalazku przeksztalcana liczba doprowadzona jest do rejestru wejsciowego. Wyjscie
rejestru wejsciowego polaczone jest z jednym wejsciem komparatora stanów logicznych. Drugie wejscie kompara¬
tora polaczone jest z wyjsciem rejestru generatora funkcji wykladniczej. Wyjscie komparatora stanów logicznych
polaczone jest z jednym wejsciem dwuwejsciowej bramki, a drugie wejscie tej bramki polaczone jest z generato¬
rem impulsów periodycznych. Wejscia wyzwalajace generatora funkcji wykladniczej i rejestru wejsciowego pola¬
czone sa z generatorem taktujacym.
Sposób i uklad wedlug wynalazku nie zawiera metod i ukladów analogowych a jest zrealizowany
wylacznie w oparciu o technike cyfrowa. Wynikajace stad korzysci to: niewrazliwosc ukladu na temperature,2 98139
wieksza odpornosc na zaklócenia i niestabilnosc napiec zasilania, jak równiez wieksza prostota ukladu w porów¬
naniu do znanych sposobów i ukladów realizowanych w oparciu o technike analogowa lub cyfrowo-analogowe,
a zapewniajaca porównywalne parametry.
Wynalazek zostanie blizej objasniony w przykladzie wykonania odtworzonym na rysunku przedstawiaja¬
cym schemat blokowy ukladu.
Stany rejestru wejsciowego 2 i rejestru 3 sa wprowadzane na komparator 1, który zamyka bramke 7
w momencie zrównania stanów logicznych na obu wejsciach.
Czas od poczatku cyklu narzucanego przez generator taktujacy 5 do momentu zamkniecia bramki 7 jest
proporcjonalny do logarytmu liczby wprowadzanej na wejscie ukladu.
Zawartosc rejestru 3 maleje od zadanej wartosci Lo na poczatku cyklu pomiarowego wedlug naleznosci:
Lo = exp(-Lt). Gdy sygnalem wejsciowym podlegajacym przeksztalceniu jest ciag impulsów to impulsy te sa
zliczane w czasie T stanowiacym dlugosc cyklu pomiarowego i przechowywane w czasie nastepnego cyklu o tej
samej dlugosci w rejestrze buforowym odpowiadajacym rejestrowi wejsciowemu 2. Jesli sygnalem wejsciowym
jest liczba zostaje ona bezposrednio wprowadzona do rejestru wejsciowego 2. Na wyjsciu generatora funkcji
wykladniczej 4 jest podlaczony rejestr 3. Wyjscie generatora impulsów periodycznych 6 podlaczone jest do
jednego wejscia bramki 7. Do drugiego wejscia bramki 7 doprowadzony jest impuls równosci stanów logicznych
z komparatora 1.
Generator impulsów taktowych 5 narzucajacy cykl przeksztalcania jest podlaczony do wejsc wyzwalaja¬
cych rejestru wejsciowego 2 i generatora funkcji wykladniczej 1.
Claims (2)
1. Sposób cyfrowego przeksztalcenia logarytmicznego liczby lub ciagu impulsów, znamienny tym, ze liczbe, lub liczbe okreslona ciagiem impulsów podlegajaca logarytmicznemu przeksztalceniu przedstawia sie w kodzie cyfrowym po czym porównuje sie z wartoscia chwilowa liczby przedstawionej w kodzie cyfrowym o zmiennosci wykladniczej, przy czym logarytmowi przeksztalcanej liczby, lub przeksztalcanego ciagu impulsów odpowiada liczba impulsów periodycznych, które bramkuje sie w czasie od momentu stanowiacego jednoczesnie poczatek cyklu przeksztalcania, oraz poczatek liczby w postaci cyfrowej o zmiennosci wykladniczej do momen¬ tu zrównania liczby lub liczby okreslonej ciagiem impulsów zwartoscia chwilowa liczby w postaci cyfrowej o zmiennosci wykladniczej.
2. Uklad cyfrowego przeksztalcenia logarytmicznego liczby, lub ciagu impulsów, znamienny tym, ze jedno wejscie porównujace komparatora stanów logicznych (1) polaczone jest z wyjsciem rejestru wejsciowego (2) a drugie wejscie porównujace komparatora polaczone jest z wyjsciem rejestru polaczonego z wyjsciem gene¬ ratora funkcji wykladniczej (4), przy czym wyjscie komparatora stanów logicznych (1) polaczone jest z jednym wejsciem dwuwejsciowej bramki logicznej (7) a drugie wejscie tej bramki polaczone jest z generatorem impulsów periodycznych (6), natomiast wyjscie generatora taktujacego (5) polaczone jest z wejsciami wyzwalajacymi ge¬ neratora funkcji wykladniczej (4) i rejestru wejsciowego (2). ME. I 5 ~I Z U 4 U 3 U 3Z> W Prac. Poligraf. UP PRL naklad 120 M8 Cena 45 zl
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PL18971576A PL98139B1 (pl) | 1976-05-19 | 1976-05-19 | Sposob i uklad cyfrowego przeksztalcenia logarytmicznego liczby,lub ciagu impulsow |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PL18971576A PL98139B1 (pl) | 1976-05-19 | 1976-05-19 | Sposob i uklad cyfrowego przeksztalcenia logarytmicznego liczby,lub ciagu impulsow |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| PL98139B1 true PL98139B1 (pl) | 1978-04-29 |
Family
ID=19976948
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| PL18971576A PL98139B1 (pl) | 1976-05-19 | 1976-05-19 | Sposob i uklad cyfrowego przeksztalcenia logarytmicznego liczby,lub ciagu impulsow |
Country Status (1)
| Country | Link |
|---|---|
| PL (1) | PL98139B1 (pl) |
-
1976
- 1976-05-19 PL PL18971576A patent/PL98139B1/pl unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPS6331750B2 (pl) | ||
| GB1456987A (en) | Monitoring process for combustion engines | |
| PL98139B1 (pl) | Sposob i uklad cyfrowego przeksztalcenia logarytmicznego liczby,lub ciagu impulsow | |
| US4011509A (en) | Apparatus for relative power measurements in a power meter | |
| US4713788A (en) | Burst signal generator | |
| SU601703A1 (ru) | Устройство дл интегрировани функции гаусса | |
| SU681428A1 (ru) | Устройство дл выбора минимального числа | |
| SU982189A1 (ru) | Преобразователь частота-код | |
| SU493912A1 (ru) | Устройство дл измерени интервала времени между двум сигналами | |
| SU542192A2 (ru) | Автоматический программатор временных интервалов | |
| SU1061080A1 (ru) | Устройство дл контрол импульсных параметров магнитных сердечников | |
| SU661491A1 (ru) | Цифровой измеритель временных интервалов | |
| SU473984A1 (ru) | Цифровой инфранизкочастотный периодомер | |
| SU1370737A1 (ru) | Генератор импульсной последовательности | |
| SU1076921A2 (ru) | Устройство дл определени интервалов стационарности случайных процессов | |
| SU1368958A2 (ru) | Генератор равномерно рспределенных псевдослучайных величин | |
| SU734872A1 (ru) | Селектор импульсов | |
| SU1290526A1 (ru) | Интегрирующий двухтактный аналого-цифровой преобразователь | |
| SU716005A1 (ru) | Цифровой интегрирующий вольтметр | |
| SU1195428A1 (ru) | Устройство дл формировани серий импульсов | |
| SU920568A1 (ru) | Устройство дл измерени времени переходных процессов | |
| SU786009A2 (ru) | Управл емый делитель частоты | |
| SU953590A1 (ru) | Преобразователь фазового сдвига в напр жение | |
| SU600575A2 (ru) | Логарифмирующее устройство | |
| SU1190265A1 (ru) | Способ измерени частоты вращени вала и устройство дл его осуществлени |