Przedmiotem wynalazku jest tester sieci logicz¬ nych przeznaczony do wykrywania stanów logicz¬ nych, przerw w ukladzie a takze do wykrywania pojedynczych impulsów i zliczania ich do trzech.Tester wedlug wynalazku jest przeznaczony dla 5 sieci logicznych zbudowanych na elementach scalo¬ nych TTL.Stan techniki. Znany jest ze zgloszenia wzoru uzytkowego W-47 255 uklad testera utworzony z ukladu Darlingtona, w który wlaczona jest za- io róweczka stanowiaca element wskazujacy.Tester ten moze poprawnie wskazywac wylacz¬ nie stan „jedynki" logicznej poprzez zapalenie sie wymienionej zaróweczki, natomiast stan „zera" lo¬ gicznego nie jest rozpoznawany jednoznacznie, gdyz 15 stan przerwy w ukladzie przejawia sie analogicz¬ nie jak stan „zera" logicznego.Znany jest z polskiego opisu patentowego Nr 74 640 uklad do badania ukladów logicznych, który jest utworzony z rozbudowanego systemu zanego- 20 wanych iloczynów logicznych.Uklad ten jest równiez niejednoznaczny, ponad¬ to wymaga dodatkowych zewnetrznych przyrzadów pomocniczych, gdyz jego element wskazujacy re¬ aguje jednakowo na stan „jedynki" logicznej i na 25 stan przerwy w ukladzie.Istota wynalazku. Tester wedlug wynalazku, któ¬ rego zespól wykrywania stanów zero-jedynkowyeh jest zaopatrzony w uklad Darlingtona, zas zespól wskaznika impulsów zawiera przerzutniki i deszyf- 30 rator, ma wejscie ukladu Darlingtona w zespole wykrywania stanów zero-jedynkowych polaczone poprzez rezystor, uklad negacji i dwie diody ze wzmacniaczem polaczonym poprzez wskaznik „zera" logicznego ze zródlem napiecia zasilajacego, przy czym wspólny punkt szeregowego i przeciwsobnego polaczenia dwóch wspomnianych diod jest polaczo¬ ny poprzez drugi rezystor z wymienionym zródlem napiecia. Zespól wskaznika impulsów ma odrebne wejscie polaczone pofprzez uklad drugiej negacji z dwójkowym licznikiem utworzonym na dwóch szyb¬ kich przerzutnikach, natomiast wyjscie licznika jest poprzez uklad deszyfratora i wzmacniacze pola¬ czony ze wskaznikami stanu licznika.Rozwiazanie wedlug wynalazku umozliwia uzy¬ skanie przyrzadu o malych gabarytach, którego jednym wejsciem mozna jednoznacznie ustalic stan zero-jedynkowy dowolnego punktu ukladu elektro¬ nicznego, zas drugim wejsciem stwierdzic istnienie ilosci impulsów w okreslonym miejscu ukladu, badz krótkich serii impulsów, co szczególnie jest przy¬ datne dla stwierdzenia pasozytniczych generacji wytwarzanych w badanych ukladach.Przy wykonaniu testera w technice obwodów scalonych i zastosowaniu jako wskazników minia¬ turowych zaróweczek, elektronika testera miesci sie w rekojesci tak utworzonej dwuwejsciowej son¬ dy, co czyni z testera praktyczne i poreczne na¬ rzedzie w pracach konstrukcyjnych i obsludze ser¬ wisowej. 90 3903 M390 4 Objasnienie rysunku. Wynalazek jest blizej objas¬ niony w przykladzie wykonania przestawionym na zalaczonym rysunku na którym fig. 1 przedstawia schemat elektryczny testera, zas fig. 2 przedstawia wykres sygnalizacji stanów zero-jedynkowych ze¬ spolu wykrywania stanów zero-jedynkowych w funkcji amplitudy napiecia na wejsciu tego zespolu.Przyklad realizacji wynalazku. Tester wedlug wy¬ nalazku jest utworzony z zespolu 1 wykrywania stanów zero-jedynkowych i z zespolu 2 wskaznika impulsów, przy Czym kazdy z zespolów 1 i 2 ma odrebne wejscie 3 i 4 w postaci sondy pomiarowej.Zespól 1 wykrywania stanów zero-jedynkowych ma uklad 5 Darlingtona, z którym jest polaczony wskaznik 6 „jedynlci'' logicznej. Jednoczesnie wejs¬ cie 3 zespolu 1 jest polaczone poprzez rezystor 7, uklad S negacji i dwie diody 9 i 10 ze wzmacnia¬ czem 11, polaczonym szeregowo poprzez wskaznik 12 „zeza" logicznego ze zródlem 13 napiecia zasila¬ jacego. Wspólny punkt 14 szeregowego, przeciw- sobnego polaczenia wspomnianych dwóch diod 9 i 10 jest polaczony poprzez drugi rezystor 15 ze zródlem 13 napiecia zasilajacego. Odrebne wejscie 4 zespolu 2 wskaznika impulsów Jest polaczone przez drugi uklad 16 negacji z wejsciem dwójko¬ wego licznika 17, utworzonego na dwóch szybkich przerzutnikach 18 i 19. Wyjscia licznika 17 sa po¬ laczone poprzez deszyfrator 20 i nieobciazajace wzmacniacze 21 ze wskaznikami 22, 23, 24 i 25 stanu licznika 17.Przy pojawieniu sie na wejsciu 3 napiecia o war¬ tosci od 0 do 0,4 V (fig. 2) nastepuje wysterowanie wzmacniacza U, co powoduje swiecenie wskaznika 12 „zera" logicznego. W przedziale napiec od 0*4 V do 2,4 V obydwa wBfcainiki « i 12 ukladu 1 stanów zero-jedynkowych nie swieca sie. W przedziale od 2,4 V do napiecia 5,7 V nastepuje wysterowanie ukladu 5 Darlingtona i swiecenie sie wskaznika 6 „jedynki" logicznej.Przy pojawieniu sie na wejsciu 4 pojedynczych impulsów o czasie trwania wiekszym lub równym nsek. lub serii impulsów nastepuje zliczanie tych impulsów i sygnalizacja ich ilosci odpowied¬ nio przez jeden z czterech wskazników 22, 23, 24 i ii 25 stanu licznika 17. PL