PL89673B1 - - Google Patents

Download PDF

Info

Publication number
PL89673B1
PL89673B1 PL14171770A PL14171770A PL89673B1 PL 89673 B1 PL89673 B1 PL 89673B1 PL 14171770 A PL14171770 A PL 14171770A PL 14171770 A PL14171770 A PL 14171770A PL 89673 B1 PL89673 B1 PL 89673B1
Authority
PL
Poland
Prior art keywords
output
gate
input
counter
electronic
Prior art date
Application number
PL14171770A
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to PL14171770A priority Critical patent/PL89673B1/pl
Publication of PL89673B1 publication Critical patent/PL89673B1/pl

Links

Landscapes

  • Measuring Phase Differences (AREA)

Description

Przedmiotem wynalazku jest cyfrowy miernik wartosci sredniej przesuniecia fazowego eliminujacy nieciaglosci wystepujace na poczatku i na koncu kata pelnego.Znany dotychczas cyfrowy miernik fazy posiada umieszczone na wejsciach dwa detektory przejsc przez zero, których wyjscia dolaczone sa do wejsc ukladu bramkujacego. Na wyjsciu ukladu bramkujacego pojawia sie ciag impulsów o szerokosci proporcjonalnej do przesuniecia fazowego pomiedzy mierzonymi sygnalami. Impulsy te podawane sa na jedno wejscie iloczynu logicznego, a do drugiego wejscia doprowadzone sa impulsy zegarowe.Wyjscie iloczynu logicznego polaczone jest z licznikiem dekadowym zaopatrzonym we wskazniki cyfrowe Ilosc impulsów zliczona przez licznik dekadowy w czasie odblokowania iloczynu logicznego Jest proporcjonalna do przesuniecia fazowego pomiedzy mierzonymi sygnalami. Dla uzyskania wiekszej dokladnosci mierników fazy stosuje sie usrednianie kolejnych pomiarów poprzez zliczanie impulsów generatora zegarowego w czasie kilku impulsów z ukladu bramkujacego.Poniewaz na poczatku i na koncu kata pelnego wystepuja nieciaglosci wiec usrednione wyniki pomiarów przeprowadzonych w poblizu tego punktu sa obarczone bledem. W celu wyeliminowania tych bledów stosuje sie w znanych miernikach fazy dodatkowy przesuwnik fazowy o kat 180° dolaczony do wejscia Jednego z detektorów przejsc przez zero. Aby otrzymac prawidlowy wynik nalezy odczytac stan licznika dekadowego i nastepnie odjac 180°. Wykonywanie odejmowania przy kazdym pomiarze Jest uciazliwe i moze powodowac pomylki natomiast zbudowanie ukladu odejmujacego automatycznie od wyniku wartosci 180° Jest bardzo skomplikowane i powoduje znaczne zwiekszenie kosztów miernika i zmniejszenie jego niezawodnosci.Celem wynalazku jest opracowanie cyfrowego miernika wartosci sredniej przesuniecia fazowego, który nie posiada wyzej wymienionych wad dotychczasowych rozwiazan. Cel ten zostal osiagniety przez polaczenie wyjscia elektronicznego ukladu bramkujacego poprzez uklad progowy, uklad impulsujacy i bramke „lub"2 89 673 z drugim wejsciem iloczynu logicznego. Wyjscie elektronicznego ukladu bramkujacego polaczone jest równiez z trzecim wejsciem ukladu iloczynu logicznego przez bramke „i" oraz licznik. Ponadto wyjscie ukladu impulsujacego polaczone jest z wejsciem bramki „i", a wyjscie tej bramki doprowadzone jest do drugiego wejscia bramki „lub".Licznik dekadowy wlaczony na wyjscie miernika jest dodatkowo polaczony z ukladem progowym.Zaleta rozwiazania jest mozliwosc uzyskania duzej dokladnosci wyników pomiarów w calym zakresie kata pelnego dzieki zastosowaniu prostego ukladu eliminujacego nieciaglosci wystepujace w otoczeniu punktu „0° oraz 360°. Ponadto miernik wedlug wynalazku charakteryzuje sie prosta konstrukcja w porównaniu z miernikami stosowanymi dotychczas co znacznie zwieksza niezawodnosc calego urzadzenia i zmniejsza jego koszt.Przedmiot wynalazku jest pokazany w przykladzie wykonania na rysunku, przedstawiajacym schemat blokowy cyfrowego miernika wartosci sredniej przesuniecia fazowego.Sygnaly, których przesuniecie fazowe wzgledem siebie jest mierzone podawane sa na detektory przejsc przez zero 1 i 2. Otrzymane na ich wyjsciu przebiegi prostokatne podawane sa na wejscia elektronicznego ukladu bramkujacego 3, na wyjsciu którego pojawia sie ciag impulsów, których czas trwania jest proporcjonalny do mierzonego przesuniecia fazowego, a czestotliwosc równa czestotliwosci sygnalów wejsciowych. Wstanie poczatkowym licznik 7 liczacy do 16 oraz licznik dekadowy 12 sa wyzerowane, bramka „1" 6 iloczynu logicznego jest otwarta sygnalem z ukladu impulsujacego 5. Pierwszy impuls z wyjscia elektronicznego ukladu bramkujacego 3 po przejsciu przez bramke „i" 6 zostaje zarejestrowany w liczniku 7 oraz otwiera uklad iloczynu logicznego 9. Wówczas impulsy z generatora zegarowego 10 po przejsciu przez dzielnik czestotliwosci 11 sa liczone w liczniku dekadowym 12 zaopatrzonym we wskaznik cyfrowy 13. Liczenie trwa do momentu zakonczenia pierwszego impulsu na wyjsciu elektronicznego ukladu bramkujacego 3. Nastepnie uklad progowy 4 na podstawie stanu licznika 12 okresla czy pierwszy z serii usrednionych pomiarów zawiera sie w granicach \px i gdzie A^ jest maksymalnym rozrzutem poszczególnych usrednionych wyników pomiarów.Jezeli warunek nie jest spelniony to uklad wyrózniajacy nie uruchamia ukladu impulsujacego 5 i dopiero nastepny impuls z elektronicznego ukladu bramkujacego 3 odblokowuje uklad iloczynu logicznego 9 powodujac liczenie kolejnych impulsów generatora zegarowego 10.Po zakonczeniu. np 16 impulsu z elektronicznego ukladu bramkujacego 3 licznik 7 zablokowuje uklad iloczynu logicznego 9 a licznik 12 dekadowy wskazuje aktualne przesuniecie fazowe usrednione wciagu 16 kolejnych pomiarów. Jezeli po pierwszym impulsie z elektronicznego ukladu bramkujacego 3 okaze sie, ze przesuniecie fazowe zawiera sie w granicach ^ i z ukladu bramkujacego wyzwala uklad impulsujacy 5, który zamyka bramke „i" 6 oraz odblokowuje poprzez bramke „lub" 8 uklad iloczynu logicznego 9 na okres odpowiadajacy przesunieciu fazowemu 360°. Wówczas w czasie pomiedzy impulsami z elektronicznego ukladu bramkujacego 3 do zawartosci licznika dekadowego 12 jest dodawana wielkosc odpowiadajaca przesunieciu fazowemu 360°. PL

Claims (1)

1. Zastrzezenie paten owe Cyfrowy mierfuk wartosci sredniej przesuniecia fazowego zawierajacy na wejsciu dwa detektory przejsc przez zero dolaczone do elektronicznego ukladu bramkujacego oraz polaczony z generatorem zegarowym uklad iloczynu logicznego, którego wyjscie doprowadzone jest poprzez dzielnik czestotliwosci i licznik dekadowy do wskaznika cyfrowego, znamienny tym, ze wyjscie elektronicznego ukladu bramkujacego (3) jest polaczone poprzez Uklad progowy (4), uklad impulsujacy (5) i bramke „lub" (8) z drugim wejsciem iloczynu logicznego (9), przy czym wyjscie elektronicznego ukladu bramkujacego (3) polaczone jest równiez przez bramke „i" (6) i licznik (7) z trzecim wejsciem ukladu iloczynu logicznego (9) ponadto wyjscie ukladu impulsujacego (5) polaczone jest z wejsciem bramki „I" (6) a wyjscie tej bramki doprowadzone jest do drugiego wejscia bramki „lub" (8), dodatkowo wyjscie licznika dekadowego (12) polaczone jest z ukladem progowym (4).89 673 PL
PL14171770A 1970-06-30 1970-06-30 PL89673B1 (pl)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PL14171770A PL89673B1 (pl) 1970-06-30 1970-06-30

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PL14171770A PL89673B1 (pl) 1970-06-30 1970-06-30

Publications (1)

Publication Number Publication Date
PL89673B1 true PL89673B1 (pl) 1976-12-31

Family

ID=19951958

Family Applications (1)

Application Number Title Priority Date Filing Date
PL14171770A PL89673B1 (pl) 1970-06-30 1970-06-30

Country Status (1)

Country Link
PL (1) PL89673B1 (pl)

Similar Documents

Publication Publication Date Title
US2831162A (en) Time-interval measuring device
US3663956A (en) Digital phase measurement computation circuit
GB1270113A (en) Improvements in or relating to phase-responsive circuits
US3277473A (en) Digital technique for determining unambiguous information from ambiguous information
US3909716A (en) Digital frequency meter
PL89673B1 (pl)
US3854133A (en) Electro-magnetic distance measuring apparatus
US3800280A (en) Time skew measurement circuit for mag tape transports
US4330746A (en) Method and apparatus for measuring received Doppler cycles for a specified period of time
GB1351311A (en) Apparatus for measuring or indicating movement by encoding and counting
SU408231A1 (ru) Цифровой измеритель низких частот
FR2281573A1 (fr) Appareil de mesure de dephasage introduit par un circuit electronique
SU599222A1 (ru) Частотный измеритель
SU822076A1 (ru) Устройство дл измерени разностифАз
SU1035789A1 (ru) Устройство дл линеаризации характеристик частотных датчиков
SU457935A1 (ru) Измеритель отклонени средней частоты импульсного потока
SU502342A1 (ru) Быстродействующий частотомер
SU494705A1 (ru) Цифорвой фазометр с цифровым лагометром
SU758005A1 (en) Digital meter of pulse train duty ratio
SU464470A1 (ru) Устройство дл автоматической оценки состо ни рельсовой колеи
SU983631A1 (ru) Устройство дл измерени длительности серии импульсов
SU474760A1 (ru) Цифровой частотомер с автоматическим выбором пределов измерени
SU754324A1 (ru) Цифровой измеритель несущей частоты радиоимпульсных сигналов 1
SU371690A1 (pl)
SU368583A1 (ru) Измеритель временных интервалов