PL89627B1 - - Google Patents

Download PDF

Info

Publication number
PL89627B1
PL89627B1 PL16797374A PL16797374A PL89627B1 PL 89627 B1 PL89627 B1 PL 89627B1 PL 16797374 A PL16797374 A PL 16797374A PL 16797374 A PL16797374 A PL 16797374A PL 89627 B1 PL89627 B1 PL 89627B1
Authority
PL
Poland
Prior art keywords
power supply
relay
output voltages
output
protection
Prior art date
Application number
PL16797374A
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to PL16797374A priority Critical patent/PL89627B1/pl
Publication of PL89627B1 publication Critical patent/PL89627B1/pl

Links

Landscapes

  • Protection Of Static Devices (AREA)

Description

Przedmiotem wynalazku jest uklad zabezpieczenia zasilacza stabilizowanego napiecia stalego zapewniajacy zanik wszystkich napiec wyjsciowych w przypadku wzrostu lub zmniejszenia jednego z nich poza ustalona wartosc progowa.
Stan techniki. Znane i stosowane dotychczas uklady zabezpieczen zasilaczy stanowia jedynie zabezpieczenie zasilacza, wzglednie zapewniaja zanik jednego z napiec wyjsciowych jezeli wzroslo ono ponad przyjeta wartosc progowa lub tez powoduja zanik jednego z napiec wyjsciowych jezeli uleglo ono zmniejszeniu wskutek przeciazenia, ale stosowane sa jako niezalezne zabezpieczenia. Znane sa równiez, na przyklad z polskiego opisu patentowego nr 67 316, uklady zabezpieczen, powodujace, w przypadku wzrostu lub zmniejszenia jednego z napiec wyjsciowych, odlaczenie zasilacza od sieci, za pomoca elementu przekaznikowego, w wyniku czego zanikaja wszystkie napiecia wyjsciowe. Zabezpieczenie to ze wzgledu na stosowanie elementu przekaznikowego jest zabezpieczeniem dzialajacym wolno, a ponadto od momentu odlaczenia zasilacza z sieci zasilajacej, zanik napiec wyjsciowych odbywa sie z duzym opóznieniem, spowodowanym bezwladnoscia prostowników i stabilizatorów. Wymienione rozwiazania nie gwarantuja wlasciwego zabezpieczenia zasilanych ukladów elktronicznych i sa bardzo niekorzystne dla zasilania zlozonych ukladów elektronicznych, budowanych na duzej ilosci przyrzadów pólprzewodnikowych lub obwodach scalonych, gdyz dlugi czas zaistnialy pomiedzy momentami wylaczenia poszczególnych napiec wyjsciowych powoduje czeste uszkodzenia tych przyrzadów.
Istota wynalazku. Celem wynalazku jest opracowanie ukladu zabezpieczenia zasilacza stabilizowanego, który bedzie zapewnial szybki zanik wszystkich napiec wyjsciowych.
Uklad wedlug wynalazku sklada sie z zasilacza przylaczonego do sieci pradu przemiennego, poprzez zestyki przekaznika, którego wyjscia sa polaczone z elektronicznym ukladem dwustanowym poprzez dwa oddzielne róznicowe uklady porównujace. Wyjscie elektronicznego ukladu dwustanowego jest polaczone poprzez klucz pólprzewodnikowy i uklady separujace z przekaznikiem i bramkami tyrystorów, podlaczonymi do odpowiednich wyjsc zasilacza. W ukladzie tym, przy okreslonym wzroscie lub zmniejszeniu dowolnego2 89 627 z napiec wyjsciowych, wszystkie napiecia wyjsciowe sa zwierane tyrystorami wlaczanymi jednym kluczem pólprzewodnikowym.
Zastosowanie tyrystorów jako elementów powodujacych zanik napiec wyjsciowych, poprzez ich zwieranie do masy, pozwala uzyskac maksymalnie krótki czas zaniku napiec wyjsciowych. Przez zastosowanie zwierania wszystkich napiec wyjsciowych za pomoca jednego klucza pólprzewodnikowego uzyskujemy jednoczesne wysterowanie bramek wszystkich tyrystorów i jednoczesny zanik wszystkich napiec. Dla zagwarantowania zaplonu wszystkich tyrystorów wlaczanie klucza nastepuje przez dwustanowy uklad przerzutnikowy. Dla zabezpieczenia elementów zasilacza, stosowane sa uklady ograniczajace prad obciazenia poszczególnych stabilizatorów przy ich przeciazeniu lub zwarciu oraz odlaczanie zasilacza z sieci zasilajacej po zaniku napiec wyjsciowych.
Rozwiazanie wedlug wynalazku zapewnia niezawodnosc dzialania elektronicznych systemów i ukladów stosowanych w elektronicznym przetwarzaniu danych, technice jadrowej. automatyce itp. ze wzgledu na mozliwosc ustawiania progów zadzialania zabezpieczenia w granicach wymaganych dla niezawodnego dzialania ukladów elektronicznych w wyzej wymienionych zastosowaniach. Rozwiazanie to eliminuje równiez mozliwosc uszkodzen przyrzadów pólprzewodnikowych lub obwodów scalonych, jakie maja miejsce w przypadku wzrostu lub zaniku jednego z napiec wyjsciowych i pozostaniu innych napiec w ukladzie.
Objasnienie rysunku. Wynalazek jest pokazany w przykladzie wykonania, odtworzonym na rysunku, na którym fig. 1 przedstawia uklad blokowy, a fig. 2 — ideowy schemat polaczen.
Przyklad wykonania. W ukladzie zabezpieczenia, przedstawionym na fig. 1, zasilacz 2, którego poszczególne stabilizatory posiadaja zabezpieczenia wyjsc przed przeciazeniem pradowym lub zwarciem, zasilany jest z sieci pradu przemiennego 220 V/50 Hz-H>0 Hz za posrednictwem zestyków rozwiernych przekaznika 1.
Napiecia wyjsciowe ze stabilizatorów zasilacza 2 podawane sa na wejscie dwóch oddzielnych róznicowych ukladów porównujacych 3 i 4, poprzez które wyzwalany jest elektroniczny uklad dwustanowy 5. Róznicowe uklady porównujace 3 i 4 sluza do ustawiania górnych i dolnych progów zadzialania ukladu zabezpieczenia.
Elektroniczny uklad dwustanowy 5 powoduje zadzialanie klucza tranzystorowego 6, który poprzez uklady separujace 8 wysterowuje wszystkie bramki tyrystorów 7, powodujac ich zaplon. Tyrystory 7 zwieraja do masy napiecia wyjsciowe stabilizatorów zasilacza 2. Jednoczesnie z zapaleniem tyrystorów 7 zwierajacych wyjscia zasilacza 2, z klucza tranzystorowego 6 wyslany zostaje sygnal, który powoduje zadzialanie przekaznika 1 i rozwarcie jego zestyków rozwiernych. Podtrzymanie zadzialania przekaznika 1, po wylaczeniu zasilacza 2 z sieci, odbywa sie z oddzielnego zródla napiecia.
Uklad z fig. 2 posiada szesc stabilizatorów dajacych na wyjsciu zasilacza 2 napiecia o przeciwnych polaryzacjach, które zasilaja róznicowe uklady porównujace zbudowane z rezystorów RG i RD. Róznicowy uklad porównujacy 3 zbudowany z rezystorów RG powoduje zmiane stanu ukladu dwustanowego 5 przy nadmiernym wzroscie napiec dodatnich i spadku napiec ujemnych. Róznicowy uklad porównujacy 4 zbudowany z rezystorów RD powoduje zmiane stanu ukladu dwustanowego 5 przy nadmiernym spadku napiec dodatnich i wzroscie napiec ujemnych. Bramki tyrystorów Typodlaczone sa do wyjscia klucza tranzystorowego 6 za posrednictwem ukladów separujacych 8 skladajacych sie z diod DT i rezystorów RT.Zmiana stanu ukladu dwustanowego 5 powoduje odetkanie klucza tranzystorowego 6 i wysterowanie bramek tyrystorów Ty zwierajacych napiecia wyjsciowe stabilizatorów zasilacza 2. Odetkanie klucza tranzystorowego 6 powoduje jednoczesnie zadzialanie przekaznika Z, który swoimi zestykami wlacza cewke przekaznika 1 na odczep autotransformatora Tr. Zadzialanie przekaznika 1 powoduje wylaczenie zasilacza 2 z sieci pradu i zwarcie zestyków zwiernych podtrzymujacych dzialanie przekaznika 1.

Claims (1)

1. Zastrzezenie patentowe Uklad zabezpieczenia zasilacza stabilizowanego napiecia stalego, skladajacy sie z zasilacza przylaczonego do sieci pradu przemiennego poprzez zestyki przekaznika, znamienny tym, ze wyjscia zasilacza (2) sa polaczone z elektronicznym ukladem dwustanowym (5) poprzez dwa oddzielne róznicowe uklady porównujace (3 i 4), natomiast wyjscie elektronicznego ukladu dwustanowego (5) jest polaczone poprzez klucz pólprzewodnikowy (6) oraz uklady separujace (8) z przekaznikiem (1) i tyrystorami (7) podlaczonymi do odpowiednich wyjsc zasilacza (2).89 627 220i \U4 |<4 »| Wq_ 1 i n i i i > i _L J_ -M- Figi 8 220 V 50Hz
PL16797374A 1974-01-08 1974-01-08 PL89627B1 (pl)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PL16797374A PL89627B1 (pl) 1974-01-08 1974-01-08

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PL16797374A PL89627B1 (pl) 1974-01-08 1974-01-08

Publications (1)

Publication Number Publication Date
PL89627B1 true PL89627B1 (pl) 1976-11-30

Family

ID=19965637

Family Applications (1)

Application Number Title Priority Date Filing Date
PL16797374A PL89627B1 (pl) 1974-01-08 1974-01-08

Country Status (1)

Country Link
PL (1) PL89627B1 (pl)

Similar Documents

Publication Publication Date Title
US3573550A (en) Automatically resetting transient protection device
US3200306A (en) Touch responsive circuit
CA1211789A (en) Electronic circuit breaker
US3198989A (en) Electronic switch device with commutating capacitor
US3509357A (en) Static transfer switching system
US3873905A (en) Control circuit to provide shunt path for leakage current
US3987341A (en) Open neutral protection
US3334243A (en) Semiconductor timing networks
US3147464A (en) First-out annunclator having input and supply control of indicator switching means
US3721887A (en) Battery protection circuit
US3754165A (en) Electromagnetically actuated switching device having delayed dropout
US3493783A (en) Solid state switch circuits
JPH0850518A (ja) 過電流保護装置
US3263128A (en) Circuit breaker
US3527987A (en) Monitor circuit for detecting the occurrence of one or more of a plurality of events in a system
US4021683A (en) Electronic switching circuits
US3541392A (en) Interruption monitor with delay disconnecting and reconnecting means
PL89627B1 (pl)
US3254236A (en) Voltage sharing circuit
US3659119A (en) Thyristor chopper controlling circuit
US3769550A (en) Voltage sensitive control device
US3579050A (en) High-low voltage detector
US3454834A (en) Transient suppression switch
US3390307A (en) Electrical relays
JPS5826572A (ja) 制御装置