PL87963B1 - - Google Patents

Download PDF

Info

Publication number
PL87963B1
PL87963B1 PL16886774A PL16886774A PL87963B1 PL 87963 B1 PL87963 B1 PL 87963B1 PL 16886774 A PL16886774 A PL 16886774A PL 16886774 A PL16886774 A PL 16886774A PL 87963 B1 PL87963 B1 PL 87963B1
Authority
PL
Poland
Prior art keywords
input
binary
stages
output
adder
Prior art date
Application number
PL16886774A
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to PL16886774A priority Critical patent/PL87963B1/pl
Publication of PL87963B1 publication Critical patent/PL87963B1/pl

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Description

Przedmiotem wynalazku jest generator napiecia schodkowego pracujacy w ukladzie binarnym, z mozliwoscia plynnej zmiany ilosci schodków i zmian napiecia wyjsciowego wedlug funkcji nara¬ stajacej lub malejacej w czasie. Wynalazek ma zastosowanie zwlaszcza w charakterografach i w generatorach obrazu kontrolnego.Znany, opisany w Mullard TTL — Applications z 1970 r. generator schodkowy sklada sie z prze- rzutnikowych stopni dwójkowych sprzezonych po¬ przez bramki i rezystory ze wspólnym sumatorem wykonanymi jako wzmacniacz operacyjny. Dziala¬ nie tego generatora polega na tym, ze impulsy wejsciowe powoduja zmiane stanu przerzutników, przy czym stan pierwszego przerzutnika zmienia sie co kazdy impuls wejsciowy zas stan drugiego przerzutnika zmienia sie raz na dwa impulsy wej¬ sciowe. Tak utworzony ciag impulsów jest poprzez bramki i odpowiednio dobrane rezystory podawany na wejscie sumatora. Napiecie schodkowe jest po¬ bierane z wyjscia sumatora. Podstawowa wada takiego generatora jest to, ze liczba generowanych schodków jest stala, zalezna jedynie od pojemnosci stopni przerzutnikowych zmieniajacych sie w se¬ kwencji 2n, gdzie n oznacza liczbe przerzutników.Celem wynalazku jest umozliwienie regulacji ilosci schodków generowsnego napiecia.Cel ten zostal osiagniety w ukladzie generatora wedlug wynalazku zawierajacym przerzutnikowe stopnie dwójkowe, bramki izolujace i sumator, wy- rózniacym sie tym, ze ma petle sprzezenia zwrotnego utworzona przez polaczenie wyjscia wzmacniacza operacyjnego sumatora poprzez wzma¬ cniacz porównujacy z wejsciami zerowania kazdego z przerzutnikowych stopni dwójkowych. Do dru¬ giego wejscia wzmacniacza porównujacego dola¬ czony jest dzielnik rezystywny ustalajacy poten¬ cjal na tym wejsciu.Generator wedlug wynalazku umozliwia prosta regulacje ilosci schodków generowanego napiecia.Mozna otrzymac przy jego uzyciu przebieg schod¬ kowy o dowolnej sekwencji zarówno parzystej jak i nieparzystej.Wynalazek jest blizej objasniony na podstawie przykladu wykonania przedstawionego na rysunku, na którym fig. 1 jest schematem blokowym gene¬ ratora napiecia schodkowego, a fig. 2 jest wykre¬ sem napiecia wyjsciowego generatora w funkcji czasu. Generator sklada sie z wykonanych na ob¬ wodach scalonych, trzech pracujacych w kaska¬ dzie przerzutnikowych stopni dwójkowych PI, P2, P3, których pierwsze wyjscie przeciwstawne Q kazdego jest polaczone z wejsciem zliczajacym T nastepnego przerzutnikowego stopnia dwójkowego P2, P3.Drugie wyjscie przeciwstawne Q kazdego z tych stopni dwójkowych PI, P2, P3 polaczone jest z wejsciem odpowiedniej bramki elektronicznej BI, B2, B3. Wyjscia bramek elektronicznych BI, B2, B3 sa polaczone z pierwszym wejsciem Wel wzma- 87 96387 963 cniacza operacyjnego SI tworzacego wraz z rezy¬ storami wejsciowymi Rsl, Rs2, Rs3 oraz rezystorem sprzezenia zwrotnego Rfl uklad sumatora. Do dru¬ giego wejscia Weg wzmacniacza operacyjnego su¬ matora SI dolaczony jest suwak rezystora regu¬ lowanego Ro polaczonego ze zródlem napiecia za¬ silania Vo. Uklad ma petle sprzezenia zwrotnego utworzona przez polaczenia wyjscia wzmacniacza operacyjnego sumatora SI poprzez porównujacy wzmacniacz S2 z wejsciami zerowania R kazdego z przerzutnikowych stopni dwójkowych PI, P2, P3.Do drugiego nie wchodzacego w sklad petli sprze¬ zenia zwrotnego, wejscia porównujacego wzmacnia¬ cza S2 dolaczony jest dzielnik rezystywny polaczo¬ ny równiez ze zródlem napiecia zasilania Vo.Dzialanie generatora wedlug wynalazku jest ni¬ zej opisane. Kazdy kolejny impuls wejsciowy po¬ woduje zmiane stanu równowagi przerzutnikowe- go stopnia dwójkowego PI. Drugi przerzutnikowy stopien dwójkowy P2 zmienia stan równowagi raz na kazde dwa impulsy wejsciowe, zas trzeci prze¬ rzutnikowy stopien dwójkowy P3 zmienia stan równowagi co czwarty impuls wejsciowy.Impulsy z wyjsc wszystkich przerzutnikowych sto¬ pni dwójkowych PI, P2, P3 sa poprzez bramki ele¬ ktroniczne oraz rezystory Rsl, Rs2, Rs3 podawane na wejscie Wel wzmacniacza operacyjnego suma¬ tora SI. Na wyjsciu wzmacniacza operacyjnego su- matora SI otrzymuje sie przebieg schodkowy^ Równoczesnie czesc sygnalu .wyjsciowego wzmac¬ niacza operacyjnego sumatora SI jest porówny¬ wana z potencjalem P ustalanym przez dzielnik rezystancyjny D we wzmacniaczu porównujacym S2 i nastepnie podawana na wejscie zerowania przerzutnikowych stopni dwójkowych PI, P2, P3 tworzac sygnal zerowania tych stopni. Dzielnik re¬ zystancyjny D umozliwia plynna zmiane ilosci schodków przebiegu wyjsciowego generatora. Zmia¬ na poziomu Sygnalu wyjsciowego jest ustalona przez zmiane potencjalu na drugim wejsciu We£ wzmacniacza operacyjnego sumatora SI dokony¬ wana przy pomocy regulowanego rezystora RO.\—CD—' /'#•' f'9- 2 Lódzkie Zakl. Graficzne Zakl. Nr 3 w CPafo. Zani. 1669-76, naikl. 120-H20 egz.Cena 10 zl PL

Claims (1)

1. Zastrzezenie patentowe Generator napiecia schodkowego zawierajacy przerzutnikowe stopnie dwójkowe, bramki izolujace i sumator, zitoimeiHiy1 tym, ze ma petle sprzezenia zwrotnego utworzona przez polaczenie wyjscia wzmacniacza operacyjnego sumatora (SI) poprzez wzmacniacz porównujacy nia (R) kazdego z przerzutnikowych stopni dwój¬ kowych (PI, P2 ... Pn), przy czym do drugiego wej¬ scia wzmacniacza porównujacego (S2) dolaczony jest dzielnik rezystancyjny (D) ustalajacy poten¬ cjal na tym wejsciu. Wt r r * h-1 R fl|~| P2 * «H V V V I—?—' l—CD-* PL
PL16886774A 1974-02-16 1974-02-16 PL87963B1 (pl)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PL16886774A PL87963B1 (pl) 1974-02-16 1974-02-16

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PL16886774A PL87963B1 (pl) 1974-02-16 1974-02-16

Publications (1)

Publication Number Publication Date
PL87963B1 true PL87963B1 (pl) 1976-07-31

Family

ID=19966105

Family Applications (1)

Application Number Title Priority Date Filing Date
PL16886774A PL87963B1 (pl) 1974-02-16 1974-02-16

Country Status (1)

Country Link
PL (1) PL87963B1 (pl)

Similar Documents

Publication Publication Date Title
US5764110A (en) Voltage controlled ring oscillator stabilized against supply voltage fluctuations
US6870415B2 (en) Delay generator with controlled delay circuit
US7719370B2 (en) Voltage controlled oscillator
EP0106157A2 (en) Input controller for phase lock voltage controlled oscillator
PL87963B1 (pl)
US6084456A (en) Schmidt trigger circuit
KR960006247A (ko) 주파수 변환 회로
GB1452791A (en) Analog computer circuits
JPH1098356A (ja) 電圧制御発振器
Fried et al. Low-power CMOS, analog transient-stability-simulator for a two-machine power-system
Priyanka et al. An efficient prompt multiplexers using memristor
JP3623421B2 (ja) 電圧制御発振器
JPS63244931A (ja) 分周器
US6351181B1 (en) Electronic function module for generating a current which any rational power of another current
US2916631A (en) Automatic thyratron bias shift circuit
RU2770642C1 (ru) Генератор хаотических колебаний
JP7766427B2 (ja) 2相クロック生成回路
Kalcher et al. Self-aligned open-loop multiphase generator
Siskos et al. An externally triggered CMOS triangular pulse generator
Bisariya et al. Reconfigurable Monostable Multivibrator Using Bulk-Driven Current Conveyor Transconductance Amplifier
SU1116439A1 (ru) Делительное устройство
RU2546073C1 (ru) Управляемый кольцевой генератор импульсов
Senani et al. Nonsinusoidal Waveform Generators/Relaxation Oscillators Using Other Building Blocks
JP3626244B2 (ja) 論理信号選択回路
JP2024115376A (ja) ヒステリシス回路、半導体装置