PL78640B2 - - Google Patents

Download PDF

Info

Publication number
PL78640B2
PL78640B2 PL15856672A PL15856672A PL78640B2 PL 78640 B2 PL78640 B2 PL 78640B2 PL 15856672 A PL15856672 A PL 15856672A PL 15856672 A PL15856672 A PL 15856672A PL 78640 B2 PL78640 B2 PL 78640B2
Authority
PL
Poland
Prior art keywords
counter
output
block
comparator
correction
Prior art date
Application number
PL15856672A
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to PL15856672A priority Critical patent/PL78640B2/pl
Publication of PL78640B2 publication Critical patent/PL78640B2/pl

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)

Description

Pierwszenstwo: Zgloszenie ogloszono: 01.06.1973 Opis patentowy opublikowano: 30.09.1975 78640 K1.21e, 1/28 MKP G01rl/28 CZYTELNIA Ul edu Prjl«ntow**go Twórcywynalazku: Jacek Pecherski, Jerzy Faszynski Uprawniony z patentu tymczasowego: Politechnika Warszawska, Warszawa (Polska) Uklad korekcji siatki wzorcowej zwlaszcza do miernika izochronicznych znieksztalcen przebiegów binarnych Przedmiotem wynalazku jest uklad korekcji siatki wzorcowej zwlaszcza do miernika izochronicznych znieksztalcen przebiegów binarnych. Uklad korekcji siatki wzorcowej znajduje zastosowanie w przyrzadach miernictwa transmisji danych.Znany uklad korekcji siatki ma wejscie polaczone z analizatorem przyspieszenia i analizatorem opóznienia oraz z dzielnikiem binarnym, którego wyjscie polaczone jest z wejsciem bloku bramkujacego. Wyjscie analizatora przyspieszenia i analizatora opóznienia polaczone sa z dwoma nastepnymi dzielnikami binarnymi, których wyjscia polaczone sa z blokiem przelaczajacym. Wejscie zegarowe ukladupolaczone jest z blokiem przelaczaja¬ cym oraz z blokiem bramkujacym, którego wyjscie polaczone jest z wejsciem licznika rewersyjnego. Wyjscie tego licznika polaczone jest z drugim wejsciem bramkujacym, którego kolejne wyjscie polaczone jest z wejsciem dzielnika czestotliwosci. Dwa wyjscia pomocnicze tego dzielnika polaczone sa odpowiednio z analizatorem przyspieszenia. Wyjscie dzielnika czestotliwosci jest równoczesnie wyjsciem ukladu korekcji siatki.Wada opisanego wyzej ukladu jest koniecznosc stosowania licznika rewersyjnego z blokiem przelaczaja¬ cym, zawierajacym wiekszosc funktorów logicznych ukladu. Funktory te zbudowane sa z elementów pólprze¬ wodnikowych o bafdzo wysokich parametrach technicznych. Uklad ma tendencje ustawiania siatki wzorcowej w sposób uniemozliwiajacy prawidlowy pomiar znieksztalcen, jest kosztowny, malo dokladny oraz wykazuje duzy stopien zawodnosci dzialania. Regulacja ukladu jest bardzo pracochlonna i wymaga uzycia przyrzadów pomiaro¬ wych wysokiej jakosci. Uklad wymaga ponadto bardzo starannej konserwacji.Celem wynalazku jest unikniecie opisanych niedogodnosci.Zagadnienie techniczne jakie trzeba w tym celu rozwiazac polega na opracowaniu ukladu któryby kory¬ gowal ustawianie sie siatki wzorcowej przy badanym przebiegu o dowolnej struktuize i dowolnej wielkosci znieksztalcenia oraz szybkosci modulacji w zakresie od 50 do 4800 bodów., Cel ten zostal osiagniety przez uklad wedlug wynalazicii którego istotna cecha jest to, ze wejscie przebiegu znieksztalconego polaczone jest z komparatorem i równolegle z licznikiem momentów charakterystycznych, którego wyjscie polaczone jest z blokiem automatyki. Wejscie zegarowe polaczone jest równolegle z blokiem2 78 640 przelaczajacym, z komparatorem i blokiem bramkujacym, którego drugie wejscie polaczone jest z blokiem automatyki, a wyjscie polaczone jest z licznikiem którego wyjscie jest jednoczesnie wyjsciem ukladu. Wyjscie to polaczone jest równiez z komparatorem. Wyjscie komparatora polaczone jest z blokiem przelaczajacym, który polaczony jest z licznikiem korekcyjnym a.ten z kolei z blokiem automatyki. Wyjscia bloku automatyki polaczo¬ ne sa z licznikiem korekcyjnym, z blokiem przelaczajacym, z licznikiem usredniajacym oraz z komparatorem.Zaleta ukladu korekcji siatki wedlug wynalazku jest prawidlowe ustawianie siatki wzorcowej niezaleznie od struktury przebiegu badanego, wielkosci znieksztalcenia i szybkosci modulacji. Uklad wykazuje ponadto duza niezawodnosc dzialania oraz ma prosta budowe, zawiera bowiem mala liczbe funktorów logicznych, które moga byc zbudowane z elementów pólprzewodnikowych sredniej jakosci.Przedmiot wynalazku jest przedstawiony w przykladzie wykonania na rysunku na którym fig. 1 przedsta¬ wia schemat blokowy ukladu, fig. 2- momenty charakterystyczne przebiegu badanego oraz siatki wzorcowej, fig. 3 — przebiegi binarne w charakterystycznych punktach ukladu.Wejscie przebiegu znieksztalconego Wl polaczone jest z komparatorem K oraz z licznikiem momentów charakterystycznych LI, który polaczony jest z blokiem automatyki A. Wejscie zegarowe W2 polaczone jest równolegle z blokiem przelaczajacym P, z komparatorem K oraz z blokiem bramkujacym B do którego podla¬ czony jest równiez blok automatyki A. Wyjscie bloku bramkujacego B podlaczone jest do licznika wyjsciowego L4 o pojemnosci k = 100 impulsów. Wyjscie licznika L4 jest zarazem wyjsciem ukladu WY. Wyjscie WY jest polaczone z komparatorem K, którego wyjscie polaczone jest z licznikiem usredniajacym L2. Wyjscie licznika L? polaczone jest z blokiem przelaczajacym P, a ten z licznikiem korekcyjnym L3 o pojemnosci k = 100 impulsów.Wyjscie licznika L3 polaczone jest z blokiem automatyki A, którego wyjscia sa polaczone z licznikiem korekcyj¬ nym L3, z blokiem przelaczajacym P oraz z licznikiem usredniajacym L2 i komparatorem K.Praca ukladu dzieli sie na dwie fazy, a mianowicie na faze analizy znieksztalcen i faze korekcji siatki wzorcowej. W fazie analizy do komparatora K doprowadzany jest z wejscia Wl przebieg szpilkowy pokazany na fig. 3.1 którego impulsy odpowiadaja momentom charakterystycznym badanego przebiegu obarczonego znie¬ ksztalceniami. Liczby na fig. 3.1 oznaczaja wielkosc znieksztalcenia poszczególnych momentów charakterystycz¬ nych w procentach. Do komparatora K doprowadzany jest równoczesnie z licznika wyjsciowego L4 przebieg pokazany na fig. 3.9 wyznaczajacy momenty odpowiadajace srodkom M elementów siatki wzorcowej pokazanych na fig. 2, oraz z wejscia W2 przebieg fXk, gdzie f jest czestotliwoscia odpowiadajaca szybkosci modulacji badane¬ go przebiegu, a k jest liczba charakteryzujaca pojemnosc licznika korekcyjnego L3 i licznika wyjsciowego L4.Komparator K dokonuje pomiaru czasu pomiedzy momentami charakterystycznymi badanego przebiegu a srod¬ kiem elementu siatki wzorcowej M, przy czym czas ten wynosi tzo w przypadku gdy moment charakterystyczny jest opózniony w stosunku do siatki wzorcowej lub tzp gdy jest wzgledem jej przyspieszony. Czasy tzo i tzp odmierzane sa iloscia impulsów przebiegu fXk jaka miesci sie pomiedzy danym momentem charakterystycznym, a srodkiem M najblizszego elementu siatki wzorcowej. Na wyjsciu komparatora K pojawiaja sie zatem serie impulsów przebiegu fXk. Ilosc impulsów w serii zalezna jest od wielkosci i znaku znieksztalcenia badanego przebiegu.Przyklad przebiegu wyjsciowego z komparatora K pokazany jest na fig. 3/2. Liczby pod fig. 3/2 podaja ilosc impulsów w serii, a nad fig. 3/2 podaja ilosc impulsów jaka pojawi sie na wyjsciu komparatoraK w czasie odpowiadajacym fazie analizy. Przebieg ten podany jest do licznika usredniajacego L2. Ilosc impulsów, która pojawi sie na wyjsciu licznika L2 w czasie trwania fazy analizy odpowiada sredniemu znieksztalceniu momentów diaiakterystycznych w stosunku do srodka M elementu siatki wzorcowej.Impulsy z licznika L2, pokazane sa na fig. 3/3. Liczby pod fig. 3/3 podaja ilosc impulsów, a nad fig. 3/3 ilosc impulsów jaka pojawi sie na wyjsciu komparatora K w czasie odpowiadajacym fazie analizy. Impulsy z licznika L2 kierowane sa do bloku przelaczajacego P, który laczy wyjscie licznika L2 z wejsciem licznika L3.Faza analizy konczy sie z chwila wypelnienia sie licznika LI, którego przebieg wyjsciowy pokazany jest na fig. 3/7. Przebieg ten doprowadzony jest do bloku automatyki A, który reagujac na zbocza dodatnie tego przebiegu zamyka droge dla przebiegu fXk z bloku bramkujacego B do licznika wyjsciowego 14.Przyklad przebiegu na wejsciu bloku bramkujacego B pokazuje fig. 3/6, a na jego wyjsciu fig. 3/8. Jedno¬ czesnie blok przelaczajacy P laczy wejscie licznika korekcyjnego L3 z wejsciem zegarowym W2 doprowadzajac do licznika L3 przebieg fXk.Przebieg na wejsciu licznika L3 pokazuje fig. 3/4. Liczby pod fig. 3/4 podaja ilosc impulsów. Zablokowane zostaje równoczesnie dla badanego przebiegu wejscie do bloku korrlparatora K oraz wejscie do licznika usrednia¬ jacego L2. W tym czasie licznik L3 o pojemnosci k impulsów zlicza impulsy przebiegu fXk. Po wypelnieniu sie licznika L3 przekazuje on impuls do bloku automatyki A, który otwiera w bloku bramkujacym B droga dla przebiegu fXk do licznika L4. W tym momencie konczy sie faza korekcji.78 640 3 Przyklad przebiegu wyjsciowego z licznika L3 pokazany jest na fig. 3/5. Licznik L3 przed rozpoczeciem fazy analizy ustawiony byl w stanie k/2, a wiec czas na jaki zostal zatrzymany licznik L4 odpowiada zadanemu przesunieciu siatki wzorcowej o wartosc sredniego znieksztalcenia momentów charakterystycznych badanego przebiegu. Korekcja siatki wzorcowej dokonuje sie przez opóznienie przebiegu wyjsciowego wzgledem przebiegu badanego przez opóznienie przebiegu wyjsciowego wzgledem przebiegu badanego przez odciecie na pewien okres czasu drogi dla przebiegu fXk w bloku bramkujacym B. W przypadku koniecznosci opóznienia siatki wzorcowej o czas to droga przebiegu fXk zostaje zamknieta na czas to. W przypadku natomiast koniecznosci przyspieszenia siatki wzorcowej o czas tp, droga przebiegu fXk zostaje zamknieta na czas tE-t gdzie tg jest czasem trwania jednego elementu siatki wzorcowej.Po zakonczeniu fazy korekcji rozpoczyna sie ponownie faza analizy. Blok automatyki A odblokowuje wejscie komparatora K i licznika L2. Licznik korekcyjny L3 zostaje ustawiony w stanie k/2. Przebieg ustawiajacy licznik L3 w stanie k/2 pokazany jest na fig. 3/10, natomiast blok przelaczajacy P laczy wejscie licznika L3 z wyjsciem licznika L2. PL

Claims (1)

1. Zastrzezenie patentowe Uklad korekcji siatki wzorcowej zwlaszcza do miernika izochronicznych znieksztalcen przebiegów binar¬ nych zawierajacy blok automatyki, blok bramkujacy, blok przelaczajacy, komparator oraz licznik momentów charakterystycznych, licznik korekcyjny, licznik wyjsciowy i licznik usredniajacy, znamienny tym, ze wejscie przebiegu znieksztalconego (Wl) polaczone jest równolegle z komparatorem (K) i z licznikiem momentów charakterystycznych (LI), którego wyjscie polaczone jest z blokiem automatyki (A), natomiast wejscie zegarowe (W2) polaczone jest równolegle z blokiem przelaczajacym (P), z komparatorem (K) i blokiem bramkujacym (B), którego drugie wejscie polaczone jest z blokiem automatyki (A), a wyjscie polaczone jest do licznika wyjscio¬ wego (L4), którego wyjscie jest zarazem wyjsciem ukladu (WY), polaczonym z komparatorem(K), polaczonego z licznikiem usredniajacym (L2), który polaczony jest z blokiem przelaczajacym (P) a ten z kolei z licznikiem korekcyjnym (L3), którego wyjscie polaczone jest z blokiem automatyki (A), którego wyjscia polaczone sa z licznikiem korekcyjnym (L3), z blokiem przelaczajacym (P), z licznikiem usredniajacym (L2) oraz z kompa¬ ratorem (K). Nl^ m <0 t«—c^Od- 1-gJ-* 9 HjD- J M Fi9.t Fig.2Ki. 21e, 1/28 78 640 MKPGOlr 1/28 al H 4 I «m *H $ C_ V I u Lii I A Urzedu Patentowego Prac. Poligraf. UP PRL Zam. T.P. 155/75 Naklad 120+18 Cena 10 zl PL
PL15856672A 1972-10-31 1972-10-31 PL78640B2 (pl)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PL15856672A PL78640B2 (pl) 1972-10-31 1972-10-31

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PL15856672A PL78640B2 (pl) 1972-10-31 1972-10-31

Publications (1)

Publication Number Publication Date
PL78640B2 true PL78640B2 (pl) 1975-06-30

Family

ID=19960408

Family Applications (1)

Application Number Title Priority Date Filing Date
PL15856672A PL78640B2 (pl) 1972-10-31 1972-10-31

Country Status (1)

Country Link
PL (1) PL78640B2 (pl)

Similar Documents

Publication Publication Date Title
US4654586A (en) Digital phase meter apparatus
US3820022A (en) Asymmetrical wave digital phase measuring system
PL78640B2 (pl)
GB1147553A (en) Measuring system
US3691473A (en) Voltage ratio apparatus with logarithmic output
SU1422199A1 (ru) Устройство автоматизированной поверки счетчиков электроэнергии
SU1053315A1 (ru) Устройство дл измерени коэффициента ошибок в цифровых системах передачи
SU917084A1 (ru) Способ контрол угловых качаний ротора синхронного электродвигател и устройство дл его осуществлени
SU1314280A1 (ru) Цифровой фазометр
SU1213436A1 (ru) Цифровой фазометр
SU1003321A1 (ru) Устройство задержки пр моугольных импульсов
SU734790A1 (ru) Устройство дл контрол относительной скорости механизмов
SU627420A1 (ru) Устройство дл измерени фазы радиосигналов
SU1150578A1 (ru) Устройство дл сравнени фаз
SU1684708A2 (ru) Устройство дл измерени мощности
SU720456A1 (ru) Преобразователь угол-код
SU408450A1 (pl)
SU1176262A1 (ru) Цифровой фазометр
SU1320770A1 (ru) Цифровой фазометр мгновенных значений
SU1081565A1 (ru) Цифровой измеритель разбаланса квадратурных каналов
SU1104434A1 (ru) Устройство дл измерени девиации частоты
US3893030A (en) Coincidence measuring circuit for indicating time intervals
SU1131326A1 (ru) Цифровой фазометр
SU983576A1 (ru) Устройство дл измерени фазовой ошибки фазовращател
SU524137A1 (ru) Адаптивный цифровой частотомер