PL77377B2 - - Google Patents

Info

Publication number
PL77377B2
PL77377B2 PL15305672A PL15305672A PL77377B2 PL 77377 B2 PL77377 B2 PL 77377B2 PL 15305672 A PL15305672 A PL 15305672A PL 15305672 A PL15305672 A PL 15305672A PL 77377 B2 PL77377 B2 PL 77377B2
Authority
PL
Poland
Prior art keywords
impulse
flip
register
pulse
flop
Prior art date
Application number
PL15305672A
Other languages
English (en)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to PL15305672A priority Critical patent/PL77377B2/pl
Publication of PL77377B2 publication Critical patent/PL77377B2/pl

Links

Landscapes

  • Shift Register Type Memory (AREA)

Description

Pierwszenstwo: Zgloszenie ogloszono: 30 05.1973 Opis patentowy opublikowano: 14.07.1975 77317 KI. 42t2, 19/00 MKP Gile 19/00 •IBLIOTEKA teIaF l9Mfe*.i*iw !**•«* Twórcy wynalazku: Ryszard Sobkowiak, Zygmunt Szwaja Uprawniony z patentu tymczasowego: Politechnika Poznanska, Poznan (Polska) Sposób przesuwu informacji w rejestrze szeregowym Dziedzina techniki. Przedmiotem wynalazku jest sposób przesuwu informacji w rejestrze szeregowym, który mozna wykorzystac przy konstrukcji rejestrów przesuwajacych scalonych jak i na konwencjonalnych ele¬ mentach logicznych.Dotychczasowy stan techniki. Znany jest sposób przesuwu zawartosci rejestru szeregowego, w którym kazda komórka posiada dwie bramki impulsowe. Przesuw informacji odbywa sie w momencie wystepowania taktujacego sygnalu na wejsciach dynamicznych bramek. Jest to wynikiem uzaleznienia bramkowania kolejnego przerzutnika od stanu poprzedniego. Sygnal wyjsciowy przerzutnika jak i jego negacja sa podawane na wejscia bramek impulsowych kolejnego przerzutnika.Koniecznosc doprowadzenia do kazdej kolejnej komórki rejestru sygnalu oraz jego negacji powoduje w przypadku przelaczania rejestru koniecznosc przelaczania sygnalów wyjsciowych przerzutników jak i ich negacji lub stosowania dodatkowych elementów negacji. Jest to konieczne przy realizacji przelaczalnych auto¬ matów liniowych.Wady tej nie posiadaja uklady jednotaktowych rejestrów przesuwajacych z niesymetrycznym torem sprzezen przerzutników z tym, ze posiadaja one w torze sprzezen po dwa tranzystorowe elementy rózniczkujace, polaczone szeregowo. Pierwszy z tych elementów sluzy do zapamietywania informacji o zmianie stanu przerzut¬ nika pod wplywem taktujacego impulsu przesuwajacego na przyklad ze stanu „1" na stan „0", drugi sluzy do wpisywania tej informacji do nastepnego ogniwa rejestru, po ustaniu dzialania taktujacego impulsu przesu¬ wajacego. Impulsy generowane przy tym przez uklad sprzegajacy dzialaja na przerzutnik nastepnego stopnia rejestru w kierunku wlaczenia wejsciowego tranzystora przerzutnika, uprzednio wylaczonego przez taktowy impuls przesuwajacy. Uklad stopnia podstawowego takiego rejestru, prócz elektronicznych elementów biernych, sklada sie co najmniej z czterech tranzystorów.Zasadnicza wada tego rozwiazania jest zbyt duza ilosc elementów elektronicznych, zwlaszcza tranzysto¬ rów, wymagana do budowy stopnia podstawowego rejestru, której nie uzasadniaja uzyskiwane wlasnosci i para¬ metry urzadzenia. Prowadzi to do nadmiernej rozbudowy ukladu elektronicznego rejestru i obniza jego para-2 77 377 metry niezawodnosciowe. Poza tym niekorzystna ceche stanowi sposób wyzwalania przerzutników ogniw przei impulsy generowane w torze sprzezen, które oddzialywuja w kierunku wlaczenia wejsciowych tranzystorów przerzutników, co obniza maksymalna dopuszczalna czestotliwosc przesuwania informacji w rejestrze.Znany jest równiez wedlug opisu patentowego PRL nr 65430 rejestr przesuwajacy jednotaktowy, gdzie jeden z tranzystorowych elementów rózniczkujacych zastapiony zostal ukladem, w którym sprzezenie miedzy przerzutnikami kolejnych stopni podstawowych zawiera tranzystorowy element rózniczkujacy, kondensator i opornik lub tranzystorowy element rózniczkujacy i kondensator polaczone szeregowo.Wada^tych ukladów jest to, ze bezposrednio po wystapieniu impulsu taktujacego rejestr nastepuje kasowa¬ nie calego rejestru, a dopiero po zaniku impulsów na wyjsciach pierwszych tranzystorowych elementów róznicz¬ kujacych do przerzutników rejestru zostaje wpisana kombinacja sygnalów, któreijest w stosunku do poprzedniej przesunieta o jedna komórke.Istota wynalazku i jego skutki techniczne. Sposób przesuwu informacji w rejestrze szeregowym wedlug wynalazku polega na tym, ze do kazdej komórki doprowadza sie tylko sygnal, który ma zostac zapisany. Cel ten osiagnieto sposobem wedlug wynalazku, w którym do kazdej komórki rejestru wykorzystuje sie przerzutnik z jednym wejsciem statycznym i jedna bramka impulsowa polaczona od tej strony przerzutnika, która posiada wejscie statyczne. Na wejscie statyczne w momencie wystapienia sygnalu taktujacego rejestr podawany jest impuls z generatora, czas trwania impulsu z tego generatora jest krótszy od czasu wystepowania impulsu na wyjsciu bramki impulsowej a w przypadku jednoczesnego wystepowania obu impulsów silniej oddzialywuje na przerzutnik, impuls z bramki impulsowej.Zaleta sposobu wedlug wynalazku jest to, ze w kazdej komórce do przesuwu informacji w rejestrze wyma¬ gana jest tylko jedna bramka impulsowa, co powoduje, ze do kazdej kolejnej z poprzedniej komórki doprowadza¬ ny jest tylko sygnal, a wiec nie ma koniecznosci doprowadzania negacji sygnalu.Sposób wedlug wynalazku jest objasniony na przykladzie rysunku, na którym przedstawiono 4 komórki rejestru i generator impulsu.Kazda komórka rejestru sklada sie z przerzutnika z jednym wejsciem statycznym S i jednej bramki impul¬ sowej. Sygnal z wyjscia W bramki impulsowej doprowadza sie do tej strony przerzutnika, która posiada wejscie statyczne S. Na wszystkie wejscia statyczne przerzutników podawany jest impuls z generatora impulsów G.W momencie wystepowania zbocza impulsu taktujacego rejestr, na wyjsciu generatora pojawia sie krótki impuls.Impuls na wyjsciu bramki impulsowej pojawia sie w tych samych momentach, ale tylko wówczas gdy na wejsciu bramkujacym B bramki wystepuje sygnal logiczny „0". Jezeli na wejscie bramkujace B bramki impulsowej jest podawany Sygnal „1" to w momencie wystapienia zbocza impulsu T taktujacego rejestr, na przerzutnik danej komórki jest podawany tylko impuls z generatora impulsu w wyniku czego do przerzutnika zostaje zapisany stan „1". W przypadku podawania na wejscie bramkujace B bramki impulsowej sygnalu „0" w momencie wystapienia zbocza impulsu T taktujacego rejestr, do danego przerzutnika doprowadzamy jest jednoczesnie impuls z wyjscia bramki impulsowej i z generatora impulsu. Impuls z bramki impulsowej silniej oddzialywuje na przerzutnik niz impuls podawany na wejscie statyczne w wyniku czego przerzutnik znajduje sie w tym czasie w stanie „0", a poniewaz czas trwania impulsu z generatora impulsów jest krótszy od czasu impulsu na wyjsciu bramki impul¬ sowej, dlatego po zaniku obu impulsów dany przerzutnik pozostanie w stanie „0". Sygnal podawany na wejscie bramkujace bramki impulsowej jest wiec zapisywany do przerzutnika w momencie wystapienia zbocza impulsu T taktujacego rejestr. Wejscie bramkujace bramki impulsowej jest wiec tym samym wejsciem komórki rejestru. PL PL

Claims (1)

1. Zastrzezenie patentowe Sposób przesuwu informacji w wielokomórkowym rejestrze szeregowym wykorzystujacy przerzutniki sta¬ tyczne i bramki impulsowe, znamienny tym, ze do kazdej komórki rejestru wykorzystuje sie przerzutnik z jed¬ nym wejsciem statycznym (S) i jedna bramka impulsowa podlaczona od tej strony przerzutnika, która posiada wejscie statyczne przy czym na wejscia statyczne w momencie wystapienia sygnalu taktujacego rejestr podawany jest impuls z generatora (G), czas trwania impulsu z tego generatora jest krótszy od czasu wystepowania impulsu na wyjsciu (W) bramki impulsowej, a w przypadku jednoczesnego wystepowania obu impulsów,silniej oddzialy¬ wuje na przerzutnik impuls z bramki impulsowej.KI. 42t2, 19/00 77 377 MKP Gile 19/00 r ~r U fe fel fe w ±f? IW AK tóf 4 _i ._ _ — —i PL PL
PL15305672A 1972-01-24 1972-01-24 PL77377B2 (pl)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PL15305672A PL77377B2 (pl) 1972-01-24 1972-01-24

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PL15305672A PL77377B2 (pl) 1972-01-24 1972-01-24

Publications (1)

Publication Number Publication Date
PL77377B2 true PL77377B2 (pl) 1975-04-30

Family

ID=19957182

Family Applications (1)

Application Number Title Priority Date Filing Date
PL15305672A PL77377B2 (pl) 1972-01-24 1972-01-24

Country Status (1)

Country Link
PL (1) PL77377B2 (pl)

Similar Documents

Publication Publication Date Title
US4037089A (en) Integrated programmable logic array
US4710650A (en) Dual domino CMOS logic circuit, including complementary vectorization and integration
EP0372749A2 (en) Semiconductor integrated circuit
GB1452077A (en) Logic circuit digital tachometer counter
US7162673B2 (en) Scan chain registers that utilize feedback paths within latch units to support toggling of latch unit outputs during enhanced delay fault testing
US5250858A (en) Double-edge triggered memory device and system
US5406216A (en) Technique and method for asynchronous scan design
EP0224004A3 (en) Interconnected multiport flip-flop logic circuit interconnected multiport flip-flop logic circuit
US6348825B1 (en) High performance, low power, scannable flip-flop
GB877769A (en) Differential pulse or frequency rate circuits
US3971960A (en) Flip-flop false output rejection circuit
US6271700B1 (en) Semiconductor integrated circuit having scan path
US3978413A (en) Modulus counter circuit utilizing serial access
GB1372012A (en) Binary counting means
PL77377B2 (pl)
KR960701539A (ko) 단일 단자 펄스 게이팅 회로(single-ended pulse gating circuit)
US4045618A (en) Device for synchronizing a binary data train in relation to a reference train
EP0201287B1 (en) Logic circuit having a test data loading function
US3393367A (en) Circuit for generating two consecutive same-duration pulses, each on separate outputterminals, regardless of triggering-pulse duration
US5778037A (en) Method for the resetting of a shift register and associated register
US6646465B2 (en) Programmable logic device including bi-directional shift register
US3403267A (en) Flip-flop employing three interconnected majority-minority logic gates
US3274498A (en) Twelve-state timing pulse generator using trailing-edge triggering
GB1454190A (en) Logical arrays
CA1109128A (en) Ternary logic circuits with cmos integrated circuits