Pierwszenstwo: Zgloszenie ogloszono: 01.06.1973 Opis patentowy opublikowano: 25.07.1975 76154 KI. 21e,19/26 MKP GOlr 19/26 CZYTELNIA Urzedu PcyleninrtH*cr< Pni--- ej !»¦ ¦ . Twórcy wynalazku: Andrzej Kostka, Krystyn Plewko Uprawniony z patentu tymczasowego: Politechnika Warszawska, War¬ szawa (Polska) Uklad miernika wartosci przecietnej znieksztalcenia izochronicz- nego przebiegów binarnych Przedmiotem wynalazku jest uklad miernika wartosci (przecietnej znieksztalcenia izochroniczne- go przebiegów binarnych. Uklad znajduje zasto sowarnie do badan telekomunikacyjnych kanalów dyskretnych przeznaczonych do transmisji binar¬ nych sygnalów telegraficznych i teledacyjnych.Znany uklad miernika wartosci telegraficznych znieksztalcen izochronicznych zawiera wskaznik oscyloskopowy, którego uklady odchylania pola¬ czone sa z generatorem wytwarzajacym napiecie sinusoidalne o czestotliwosci odpowiadajacej szyb¬ kosci modulacji badanego przebiegu binarnego.Czlon wejsciowy miernika polaczony jest z czlo¬ nem rózniczkujacym, który wytwarza w momen¬ tach charakterystycznych impulsy szpilkowe przy¬ kladane do katody i cylindra Wehmelta lampy oscyloskopowej.Wada opisanego ukladu miernika jest koniecz¬ nosc stalego obserwowania plamek swietlnych po¬ jawiajacych sie na ekranie lampy oscyloskopowej i subiektywnego wnioskowania na tej podstawie o wartosci znieksztalcen telegraficznych badanego przebiegu.Celem wynalazku jest unikniecie opisanych nie¬ dogodnosci. Zagadnienie techniczne jakie trzeba w tym celu rozwiazac polega na opracowaniu ukladu ze wskaznikiem pozwalajacym na obiek¬ tywny pomiar przecietnej wartosci izochronicznego znieksztalcenia przebiegów binarnych. 30 2 Cel ten zostal osiagniety przez uklad wedlug wynalazku, którego istotna cecha jest to, ze blok przebiegu bezwzglednego, blok przebiegu wzgled¬ nego, czlon calkujacy pomocniczy, generator zega¬ rowy oraz generator struktury logicznej prze¬ biegu pomiarowego polaczone sa ze soba szere¬ gowo w petle sprzezenia zwrotnego. Natomiast wyjscie generatora zegarowego dolaczone jest do drugiego wejscia bloku przebiegu wzglednego, a wyjscie bloku przebiegu wzglednego dolaczone jest dodatkowo do wejscia czlonu calkujacego po¬ miarowego. Wyjscie tego czlonu polaczone jest ze wskaznikiem napiecia.Zaleta ukladu wedlug wynalazku jest obiektyw¬ ny pomiar wartosci przecietnej znieksztalcenia izochronicznego przebiegów binarnych oraz wy¬ soka dokladnosc pomiaru.Przedmiot wynalazku jest przedstawiony w przykladzie wykonania na rysunku, na którym fig. 1 przedstawia schemat logiczny ukladu, fig. 2 przebiegi binarne na wejsciach i wyjsciach bloku przebiegu bezwzglednego, a fig. 3 przebiegli bi¬ narne na wejsciach i wyjsciach bloku przebiegu wzglednego.Nadajnik pomiarowy N podlaczony jest do wej¬ scia badanego kanalu dyskretnego K, który pola¬ czony jest z wejsciem A ukladu miernika, które jest jednoczesnie wejsciem bloku przebiegu bez¬ wzglednego Fr Blok Fj polaczony jest szeregowo z blokiem przebiegu wzglednego F2, którego wyj- 76 1543 soie polaczone jest z wejsciem czlonu calkujacego pomocniczego I2. Nastepnym szeregowym czlonem ukladu jest generator zegarowy Z, którego wejscie polaczone jest z wyjisciem czlonu calkujacego po¬ mocniczego I2, a wyjscie z generatorem struktury logicznej S przebiegu pomiarowego. Wyjscie gene¬ ratora S polaczone jest z drugim wejsciem bloku przebiegu bezwzglednego Fr Wyjscie generatora zegarowego Z dolaczone jest takze do drugiego wejscia blcku przebiegu wzglednego F2. Wyjscie bloku przebiegu bezwzglednego Fj dolaczone jest dodatkowo do wejscia czlonu calkujacego pomia¬ rowego Ir Wyjscie czlonu l± polaczone jest ze wskaznikiem napiecia W.Wytworzony przez nadajnik pomiarowy N binar¬ ny przebieg wejsciowy o ustalonej szybkosci mo¬ dulacji m i o ustalonej strukturze logicznej po¬ dany jest na wejscie kanalu dyskretnego K, któ¬ ry powoduje izochroniczne znieksztalcenia typu telegraficznego tego przebiegu i przeksztalca prze¬ bieg wytworzony przez nadajnik N /w binarny przebieg znieksztalcony Uz. Przebieg Uz podaje sie nastepnie do bloku przebiegu bezwzglednego Fr Na drugie wejscie bloku F± przylozony jest jedno¬ czesnie z przebiegiem Uz binarny przebieg wzor¬ cowy U0, pochodzacy z generatora S, o szybkosci modulacji i strukturze logicznej takiej, jaka wy¬ twarza nadajnik pomiarowy N. Blok Fj przeksztal¬ ca przebieg U0 i Uz ma wyjsciowy binarny prze¬ bieg bezwzgledny Ub. Przebiegi te pokazane sa na fig. 2. Przebieg Ub uzyskuje sie w bloku F± zgod¬ nie z zaleznoscia u° 0 0 1 1 1 Uz 0 1 0 i ub 0 1 1 0 Binarny przebieg bezwzgledny Ub przylozony jest do bloku F2, na którego drugie wejscie wprowa¬ dza sie równoczesnie binarny przebieg Up typu 1 : 1 o szybkosci modulacji 2 m. Blok F2 prze¬ ksztalca wprowadzone przebiegi Ub i Up na trój¬ wartosciowy binarny przebieg wzgledny Uw zgod¬ nie z zaleznoscia ub 0 . 0 1 1 Up —1 +1 —1 +1 Uw 0 0 —1 +1 1 154 4 Binarny przebieg Up oraz przebieg trójwartoscio- * wy Uw przedstawione sa ma fig. 3. Przebieg Uw przyklada sie na wejscie czlonu calkujacego po¬ mocniczego I2, który wyznacza wartosc srednia Uw przebiegu wzglednego Uw. Napiecie stalo o wartosci Uw jest podane do generatora zegaro¬ wego Z. W przypadku gdy wartosc napiecia Uw nie jest równa zeru, wówczas szybkosc modulacji 1C generatora Z ulega zmianie, tak by zostal spel¬ niony warunek: uw=o±zlu przy czym AU moze byc odpowiednio male. Uzys- 15 kanie takiego stanu konczy proces synchronizacji i synfaizowania przebiegu wzorcowego U0 , wytwa¬ rzanego przez odbiorczy uklad pomiarowy wzgle¬ dem znieksztalconego przebiegu Uz przykladanego do bloku Fr Polaczone ze soba bloki i czlony Fr F2, I2, Z i S tworza petle. synchronicznego sprze¬ zenia zwrotnego. Przebieg Ub otrzymany z wyjscia bloku Fj przykladamy jest na wejscie czlonu cal¬ kujacego pomiarowego lv który wyznacza war- 25 tosc srednia Ub binarnego przebiegu bezwzgledne¬ go Ub. Napiecie stale o wartosci Ub przykladane jest do wskaznika napiecia W. Wskazana przez wskaznik W wartosc napiecia Ub jest wartoscia przecietna znieksztalcenia izochronicznego binarne- 3 go przebiegu znieksztalconego Uz pod warunkiem, ze Vw=0. PL PLPriority: Application announced: June 1, 1973 Patent description: July 25, 1975 76154 KI. 21e, 19/26 MKP GOlr 19/26 READING ROOM OF PcyleninrtH Office * cr <Trunks --- ej! »¦ ¦. Inventors: Andrzej Kostka, Krystyn Plewko Authorized by the provisional patent: Warsaw University of Technology, Warsaw (Poland). System of the average value of isochronous distortion of binary waveforms. The object of the invention is a system of the value meter (average of isochronous distortion of binary waveforms. The well-known system of the meter of telegraphic isochronous distortion values includes an oscilloscope whose deflection circuits are connected with a generator producing a sinusoidal voltage with a binary frequency modulation The input stage of the meter is connected to a differential stage which generates, at characteristic moments, pin pulses applied to the cathode and Wehmelt cylinder of the oscilloscope tube. The purpose of the meter trace is the necessity to constantly observe the light spots appearing on the screen of the oscilloscope tube and to make subjective conclusions on this basis about the value of telegraphic distortions of the tested waveform. The purpose of the invention is to avoid the described inconvenience. The technical problem that needs to be solved for this purpose is to develop a system with a pointer allowing for objective measurement of the average value of isochronous distortion of binary waveforms. This aim has been achieved by the system according to the invention, the essential feature of which is that the absolute wave block, the relative waveform block, the auxiliary integrator, the clock generator and the logical structure generator of the measurement sequence are connected in series with each other. the head in the feedback loop. On the other hand, the output of the clock generator is connected to the second input of the relative waveform block, and the output of the relative waveform block is additionally connected to the input of the measuring integrator. The output of this element is connected with a voltage indicator. The advantage of the system according to the invention is the objective measurement of the average isochronous distortion of the binary waveforms and the high accuracy of the measurement. The subject of the invention is presented in the example of the embodiment in the drawing, in which Fig. 1 shows the logical diagram of the system , Fig. 2 binary waveforms on the inputs and outputs of the absolute waveform block, and Fig. 3 binary waveforms on the inputs and outputs of the relative waveform block. The measuring transmitter N is connected to the input of the examined discrete channel K, which is connected to the input A of the meter circuit, which is also the input of the absolute waveform block Fr. The block Fj is connected in series with the relative block F2, the output of which is connected to the input of the auxiliary I2 integrator. The next series member of the circuit is the clock generator Z, the input of which is connected to the output of the auxiliary integral element I2, and the output to the generator of the logical structure S of the measurement course. The output of the generator S is connected to the second input of the absolute waveform block Fr. The output of the clock generator Z is also connected to the second input of the absolute waveform F2. The output of the absolute waveform block Fj is additionally connected to the input of the measuring element Ir. The output of the link element is connected to the voltage indicator W. The binary input waveform produced by the measuring transmitter N with a fixed modulation rate with a defined logical structure is at the input of the discrete channel K, which causes isochronous distortions of the telegraph type of this waveform and converts the waveform produced by the transmitter into a binary distorted waveform Uz. The waveform Uz is then fed to the absolute waveform Fr.On the second input of the block F ± is applied simultaneously with the waveform Uz a binary pattern waveform U0, coming from the generator S, with modulation rate and logical structure as produced by the measuring transmitter N. The block Fj transforms the course U0 and Uz has an output binary absolute course Ub. These waveforms are shown in Fig. 2. The Ub waveform is obtained in block F ± according to the dependence u 0 0 1 1 1 Uz 0 1 0 and ub 0 1 1 0 The binary absolute run Ub is placed on block F2, on the second input of which simultaneously introduces a 1: 1 binary Up waveform with a modulation rate of 2 m. The F2 block converts the introduced Ub and Up waveforms into a three-valued relative binary run of Uw according to the dependence or 0. 0 1 1 Up —1 +1 —1 +1 Uw 0 0 —1 +1 1 154 4 The binary Up waveform and the trivalent waveform of Uw are shown in Fig. I2, which determines the mean value of Uw of the relative course of Uw. The constant voltage of Uw is given to the clock generator Z. If the voltage value Uw is not equal to zero, then the modulation rate 1C of the generator Z is changed, so that the condition: uw = o ± zlu is met, with AU may be suitably small. Obtaining such a state completes the process of synchronization and synchronization of the pattern waveform U0, produced by the receiving measuring system in relation to the distorted waveform Uz applied to the block Fr. The connected blocks and the members Fr F2, I2, Z and S form loops. synchronous feedback. We apply the Ub waveform obtained from the output of the block Fj to the input of the measuring integral component lv which determines the mean value Ub of the binary absolute course Ub. The constant voltage with the value Ub is applied to the voltage indicator W. The voltage value Ub indicated by the indicator W is the average value of the isochronous binary distortion of the 3rd distorted waveform Uz, provided that Vw = 0. PL PL