PL69827B1 - - Google Patents
Download PDFInfo
- Publication number
- PL69827B1 PL69827B1 PL1970143936A PL14393670A PL69827B1 PL 69827 B1 PL69827 B1 PL 69827B1 PL 1970143936 A PL1970143936 A PL 1970143936A PL 14393670 A PL14393670 A PL 14393670A PL 69827 B1 PL69827 B1 PL 69827B1
- Authority
- PL
- Poland
- Prior art keywords
- threshold switch
- output
- analog
- digital converter
- comparator
- Prior art date
Links
- 230000001276 controlling effect Effects 0.000 description 4
- 238000005259 measurement Methods 0.000 description 4
- 230000011664 signaling Effects 0.000 description 4
- 238000001514 detection method Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 238000013139 quantization Methods 0.000 description 1
- 230000001105 regulatory effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/12—Analogue/digital converters
- H03M1/34—Analogue value compared with reference values
- H03M1/38—Analogue value compared with reference values sequentially only, e.g. successive approximation type
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Analogue/Digital Conversion (AREA)
Description
Uprawniony z patentu: VEB Elektro-Apparate-Werke Berlin-Treptow, Berlin (Niemiecka Republika Demokratyczna) Uklad kontrolujacy stan zrównowazenia przetwornika analogowo- cyfrowego Przedmiotem wynalazku jest uklad kontrolujacy stan zrównowazenia przetwornika analogowo-cyfrowego, pra¬ cujacego wedlug metody kolejnych przyblizen, to jest w którym wartosc mierzona, jak równiez wartosc od¬ niesienia wytwarzana w sterowanym przez uklad logicz¬ ny przetworniku analogowo-cyfrowym, doprowadzane sa do ukladu porównujacego, który tak steruje uklad logiczny, ze róznica miedzy wielkoscia pomiarowa i wielkoscia odniesienia staje sie coraz mniejsza.Dotychczas aie byly znane zadne urzadzenia ani uklady kontrolujace stan zrównowazenia przetwornika analogowo-cyfrowego, a badanie stanu przetwornika analogowo-cyfrowego bylo przeprowadzane poprzez wstawienie w uklad przetwornika kontrolnych punktów pomiarowych ze stalymi napieciami kontrolowanymi miedzy dwoma cyklami pomiarowymi. Taka kontrola na ogól nie wystarcza, poniewaz blad, który wystepuje podczas cyklu pomiarowego w punktach pomiarowych i w przewodach pomiarowych nie jest rozpoznany, a blad wystepujacy w przetworniku analogowo-cyfrowym jest wykrywany dopiero po zakonczeniu cyklu pomia¬ rowego.Celem wynalazku jest usuniecie powyzszych wad to jest podniesienie niezawodnosci i dokladnosci kontroli, a zadaniem wynalazku jest uklad do ciaglego kontrolo¬ wania stanu zrównowazenia przetwornika analogowo-cy¬ frowego.Zadanie to rozwiazane zostalo dzieki ukladowi kon¬ trolujacemu stan zrównowazenia przetwornika analogo¬ wo-cyfrowego polaczonemu z ukladem porównywujacym 10 15 20 25 30 przy czym wyjscie ukladu porównujacego jest polaczone z jednym z dwóch wejsc bramki LUB poprzez pierwszy przelacznik progowy i inwertor a z drugim wejsciem bramki LUB poprzez drugi przelacznik progowy, przy czym pomiedzy wyjsciem ukladu porównujacego a pierwszym przelacznikiem progowym wlaczony jest re¬ zystor do regulacji pierwszego przelacznika progowego i do przelaczania drugiego przelacznika progowego w stan przewodzenia.Ten uklad kontrolujacy stan zrównowazania prze¬ twornika analogowo-cyfrowego, dzialajacy po kazdym porównaniu wartosci mierzonej i wartosci odniesienia.Umozliwia natychmiastowe uchwycenie bledów wyste¬ pujacych w trakcie cyklu. Dzieki temu, przy zaklóce¬ niach wystepujacych w punktach kontrolowanych wzglednie w przewodach pomiarowych miejsce bledu zostaje okreslone.Przedmiot wynalazku jest przedstawiony w przykla¬ dzie wykonania na rysunku, który przedstawia schemat ukladu kontrolujacego stan zrównowazenia przetworni¬ ka analogowo-cyfrowego polaczonego z ukladem porów¬ nywujacym.Wyjscie ukladu porównujacego 1 jest poprzez pierw¬ szy przelacznik progowy 2 i inwertor 4 polaczone z jednym z dwóch wejsc bramki LUB 5 a przez drugi przelacznik progowy 3 z drugim wejsciem bramki LUB 5.Do wejscia pierwszego przelacznika progowego 2 dola¬ czony jest jeszcze rezystor R na którym panuje napiecie pomocnicze, którego wartosc i biegunowosc sa zalezne 6982769827 od zastosowanych elementów ukladu lub od zastosowa¬ nego ukladu logicznego.Po zakonczonym kwantowaniu w dodatkowym kroku nastepuje sprawdzenie poziomu wyjsciowego ukladu po¬ równujacego 1 przez przelacznik progowy 2 wzgled¬ nie 3. W stanie zrównowazonym (dostrojonym), wtedy gdy wartosc mierzona równa jest wartosci odniesienia na wyjsciu przelacznika progowego 2 powstaje binarny sygnal L, a na wyjsciu drugiego przelacznika progowe¬ go 3 binarny sygnal 0. Poprzez inwertor 4 na obu wej¬ sciach, a przez to równiez na wyjsciu sygnalizacyjnym (meldujacym) czlonu LUB 5 wystepuje binarny sygnal 0.Jezeli przewaza wartosc odniesienia, to przelacznik pro¬ gowy 2 zmienia swój stan. Przy przewazajacej wartosci mierzonej na wyjsciu drugiego przelacznika progowe¬ go 3 powstaje binarny sygnal L. W obu przypadkach na wyjsciu sygnalizujacym (meldujacym) czlonu LUB 5 powstaje binarny sygnal L.W ukladzie przedstawionym w przykladzie wykona¬ nia binarny sygnal ,L na wyjsciu sygnalizacyjnym bratn¬ io 15 20 ki LUB 5 jest zdefiniowany jako sygnal bledu, nato¬ miast istnienie binarnego sygnalu 0 na wyjsciu sygnali¬ zacyjnym bramki LUB wyraza, ze przetwornik analo¬ gowo-cyfrowy pracuje bez bledu. PL PL
Claims (1)
1. Zastrzezenie patentowe Uklad kontrolujacy stan zrównowazenia przetworni¬ ka analogowo-cyfrowego, polaczony z ukladem porów¬ nujacym, znamienny tym, ze wyjscie ukladu porównu¬ jacego (1) jest polaczone z jednym z dwóch wejsc bram¬ ki LUB (5) poprzez pierwszy przelacznik progowy (2) i inwertor (4) oraz z drugim wejsciem bramki LUB (5) poprzez drugi przelacznik progowy (3), przy czym po¬ miedzy wyjsciem ukladu porównujacego (1) a pierw¬ szym przelacznikiem wlaczony jest rezystor (R) do re¬ gulacji wstepnej pierwszego przelacznika progowego (2) i do przelaczania drugiego przelacznika progowego (3) w stan przewodzenia. + X \ ,z h WDA-l. Zam. 7528, naklad 120 egz. Cena 10 z! PL PL
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| DD14317069 | 1969-10-20 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| PL69827B1 true PL69827B1 (pl) | 1973-10-31 |
Family
ID=5481753
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| PL1970143936A PL69827B1 (pl) | 1969-10-20 | 1970-10-14 |
Country Status (7)
| Country | Link |
|---|---|
| CS (1) | CS151051B2 (pl) |
| DE (1) | DE2040866A1 (pl) |
| FR (1) | FR2064431B3 (pl) |
| PL (1) | PL69827B1 (pl) |
| RO (1) | RO63745A (pl) |
| SU (1) | SU488340A1 (pl) |
| YU (1) | YU33423B (pl) |
-
1970
- 1970-08-18 DE DE19702040866 patent/DE2040866A1/de active Pending
- 1970-09-23 SU SU1479801A patent/SU488340A1/ru active
- 1970-10-09 YU YU02495/70A patent/YU33423B/xx unknown
- 1970-10-14 FR FR707037129A patent/FR2064431B3/fr not_active Expired
- 1970-10-14 PL PL1970143936A patent/PL69827B1/pl unknown
- 1970-10-14 RO RO7000064684A patent/RO63745A/ro unknown
- 1970-10-19 CS CS7019A patent/CS151051B2/cs unknown
Also Published As
| Publication number | Publication date |
|---|---|
| CS151051B2 (pl) | 1973-09-17 |
| SU488340A1 (ru) | 1975-10-15 |
| RO63745A (fr) | 1978-10-15 |
| FR2064431B3 (pl) | 1973-06-08 |
| FR2064431A7 (pl) | 1971-07-23 |
| YU249570A (en) | 1976-06-30 |
| DE2040866A1 (de) | 1971-04-29 |
| YU33423B (en) | 1976-12-31 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US3468164A (en) | Open thermocouple detection apparatus | |
| US4525850A (en) | Fluid level sensor employing hot wire probe and digital sample and hold circuitry | |
| US3582882A (en) | Randomness monitor | |
| US3569739A (en) | Variable level detector network having constant percentage hysteresis | |
| EP0404479B1 (en) | Device for measuring displacement | |
| US4267505A (en) | Failure sensor for a gas detector | |
| US2397540A (en) | Ratio circuit | |
| PL69827B1 (pl) | ||
| US3636448A (en) | Signal source disconnection-detecting method for plural sources | |
| US3601804A (en) | Digital comparator utilizing dual circuits for self-checking | |
| US3179882A (en) | System for determining the percentage "on" time of a random signal with respect to a predetermined period | |
| US3568150A (en) | Noise discriminating fault apparatus | |
| GB1558471A (en) | Fire detectors | |
| GB2229594A (en) | Current-to-frequency converter | |
| US2988694A (en) | Automatic fault locator | |
| SU1164636A1 (ru) | Устройство дл разбраковки полупроводниковых диодов | |
| US3309614A (en) | Voltage detection circuit | |
| SU377777A1 (pl) | ||
| SU1285411A1 (ru) | Устройство дл контрол генераторов | |
| GB1013048A (en) | Improvements in or relating to monitoring systems for fault detection | |
| KR920002830Y1 (ko) | 감지기의 연결회선의 단선 검출회로 | |
| US2501704A (en) | Negative feed-back vacuum tube voltmeter | |
| SU853571A1 (ru) | Устройство контрол ключевых элементов | |
| US3586975A (en) | A voltage monitoring circuit for simultaneously detecting excessive excursions of a plurality of primary voltage source | |
| SU445028A1 (ru) | Устройство дл контрол датчиков сопротивлени |