PL65176B3 - - Google Patents
Download PDFInfo
- Publication number
- PL65176B3 PL65176B3 PL134189A PL13418969A PL65176B3 PL 65176 B3 PL65176 B3 PL 65176B3 PL 134189 A PL134189 A PL 134189A PL 13418969 A PL13418969 A PL 13418969A PL 65176 B3 PL65176 B3 PL 65176B3
- Authority
- PL
- Poland
- Prior art keywords
- transistor
- resistor
- power source
- base
- voltage
- Prior art date
Links
Description
Pierwszenstwo: Opublikowano: 14.VI.1969 (P 134 189) 25.X.1972 65176 KI. 12e,5 MKP B03c 3/66 UKD Twórca wynalazku: Andrzej Soltys Wlasciciel patentu: Instytut Energetyki, Warszawa (Polska) Urzadzenie do wytwarzania impulsów w tyrystorowym ukladzie zasilania i regulacji napiecia elektrofiltru Przedmiotem wynalazku jest urzadzenie do wy¬ twarzania impulsów w tyrystorowym ukladzie za¬ silania i regulacji napiecia elektrofiltru wedlug wy¬ nalazku opatentowanego za nr 57337.Urzadzenie do wytwarzania impulsów umozliwia okresowy zaplon jednego lub dwu tyrystorów be¬ dacych elementem wykonawczym w glównym ob¬ wodzie zasilania elektrofiltru.Dotychczas stosowane urzadzenia do generacji impulsów zbudowane w ukladzie relaksatora, gdzie rozladowanie pojemnosci nastepuje przez stabili- wolt polaczony w szereg z cewka z zestykiem her¬ metycznym, posiadaja w zastosowaniu do tyrysto- wego ukladu zasilania elektrofiltru szereg istotnych wad. Mianowicie wymagaja zasilania napieciem stalym o wartosci co najmniej 100 V, co w wypadku ukladów tranzystorowych pociaga za soba koniecz¬ nosc budowy dodatkowego zasilacza. Szerokosc im¬ pulsów zwiazana jest z okresem powtarzania i nie ma mozliwosci jej plynnej regulacji. Czas wycze¬ kiwania na pierwszy impuls jest znacznie wiekszy od odstepu miedzy nastepnymi impulsami. Urza¬ dzenie generuje impulsy nie tylko przy zasilaniu ciaglym, ale i przy zasilaniu impulsowym. Wysokie napiecie pracy pociaga za soba znaczne wymiary elementów, co wplywa niekorzystnie na gabaryty.Celem wynalazku jest proste schematowo urza¬ dzenie generujace impulsy o plynnie regulowanej szerokosci oraz czestosci powtarzania i posiadajace dodatkowe wejscie sterujace. Urzadzenie to powin- 10 20 25 30 no generowac impulsy przy pojawieniu sie napie¬ cia stalego na wejsciu sterujacym, a nie genero¬ wac przy braku napiecia lub przy impulsach na¬ pieciowych o czasie trwania 0—40 ms, byc dostoso¬ wane do wspólpracy z ukladami tranzystorowymi, posiadac niskie napiecie zasilania i male gabaryty.Cel wynalazku zostal osiagniety w urzadzeniu za¬ wierajacym generator impulsów, tranzystor klu¬ czujacy, rezyster rozladowujacy i zestyk hermetycz¬ ny z cewka. Generator impulsów zbudowany jest na dwóch tranzystorach p-n-p i n-p-n. Baza tran¬ zystora p-n-p polaczona jest z kolektorem tranzy¬ stora n-p-n, a kolektor p-n-p z baza tranzystora n-p-n. Miedzy emitor tranzystora n-p-n a minus zródla zasilania wlaczony jest rezystor. Emiter tran¬ zystora p-n-p przylaczony jest poprzez dwa rezy¬ stor i zestyk hermetyczny z plusem zródla zasilania przy czym punkt wspólny tych rezystorów polaczo¬ ny jest poprzez kondensator z minusem zródla za¬ silania a punkt wspólny miedzy drugim rezystorem i zestykiem hermetycznym polaczony jest poprzez rezystor z minusem zródla zasilania. Baza tranzy¬ stora p-n-p polaczona jest poprzez rezystor z plusem zródla zasilania.Schemat ideowy urzadzenia bedacego przedmio¬ tem wynalazku przedstawiony jest w przykladzie wykonania na rysunku.Urzadzenie wedlug wynalazku do wytwarzania impulsów okreslone w opisie patentowym nr 57337 jako generator sklada sie ze zbudowanego na tran- 6517665176 3 zystorach 1 i 2 generatora impulsów, tranzystora kluczujacego 3, rezystora rozladowujacego 4 i ze¬ styku hermetycznego 5 z cewka 6. Generator im¬ pulsów wykonanych na dwóch tranzystorach p-n-p 1 i n-p-n 2 jest generatorem relaksacyjnym zasila¬ nym za pomoca dwu napiec. Jedno z napiec poda¬ wane jest z bieguna dodatniego zródla zasilajacego poprzez rezystor 7 na baze tranzystora 1, drugie napiecie podawane równiez z bieguna dodatniego zródla jest przerywane za pomoca zestyku herme¬ tycznego 5, na którego cewke 6 przylozone jest na¬ piecie sterujace. Napiecie zasilajace poprzez zestyk 5 wprowadzane jest na uklad RC zbudowany na rezystorze 8 i kondensatorze 9.W chwili, gdy napiecie na kondensatorze 9 osiag¬ nie odpowiednia wartosc nastepuje odetkanie tran¬ zystorów 1, 2 i rozladowanie kondensatora 9 po¬ przez rezystor 10, tranzystory 1 i 2 oraz rezystor 11.Na rezystorze 11 pojawia sie impuls napieciowy o malejacej w czasie amplitudzie, której maksymal¬ na wartosc jest ograniczona dioda Zenera 12. Sze¬ rokosc impulsu mozna regulowac zmieniajac war¬ tosc rezystora 10. Czestosc impulsów mozna regulo¬ wac zmieniajac wartosc rezystora 8. Impuls uzyska¬ ny na rezystorze 11 podawany jest poprzez rezy¬ stor 13' na baze tranzystora kluczujacego 3 powo¬ dujac jego odetkanie. Napiecie uzyskiwane na bazie tranzystora 3 ma ksztalt prawie prostokatny z uwagi na nieliniowa zmiane opornosci wejsciowej tranzystora w funkcji pradu sterujacego. W przy¬ padku gdy na wejsciu ukladu pojawi sie napiecie stale zestyk 5 jest zwarty i urzadzenie generuje 20 25 30 impulsy o okreslonej czestosci. W przypadku poja¬ wienia sie na wejsciu impulsów napieciowych, ze¬ styk 5 zwiera sie na czas odpowiadajacy dlugosci impulsu powodujac ladowanie sie kondensatora 9.Aby nie spowodowalo to generacji impulsów, na wejsciu generatora umieszczony jest rezystor roz¬ ladowujacy 4 sluzacy do rozladowania kondensa¬ tora 9 w okresie miedzy kolejnymi impulsami. PL PL
Claims (1)
1. Zastrzezenie patentowe Urzadzenie do wytwarzania impulsów w tyrysto¬ rowym ukladzie zasilania i regulacji napiecia elek¬ trofiltru wedlug patentu nr 57337, zawierajace gene¬ rator impulsów, tranzystor kluczujacy, rezystor roz¬ ladowujacy i zestyk hermetyczny z cewka, znamien¬ ne tym, ze jego generator impulsów zbudowany jest na dwóch tranzystorach p-n-p (1) i n-p-n (2), przy czym baza tranzystora (1) polaczona jest z ko¬ lektorem tranzystora (2), zas kolektor tranzystora (1) polaczony jest z baza tranzystora (2) a miedzy emiter tranzystora (2) a minus zródla zasilania wlaczony jest rezystor (11), ponadto emiter tranzy¬ stora (1) polaczony jest przez rezystory (10 i 8) oraz zestyk hermetyczny (5) z plusem zródla zasila¬ nia, przy czym pomiedzy punkt wspólny rezysto¬ rów (8) i (10) oraz minus zródla zasilania wlaczony jest kondensator (9) a pomiedzy punkt wspólny re¬ zystora (8) i zestyku hermetycznego (5) oraz minus zródla zasilania wlaczony jest rezystor rozladowu¬ jacy (4), a pomiedzy baze tranzystora (1) i plus zródla zasilania wlaczony jest rezystor (7). Cena zl 10,— LZGraf. zam. 553. 25.11.72. 195 PL PL
Publications (1)
| Publication Number | Publication Date |
|---|---|
| PL65176B3 true PL65176B3 (pl) | 1972-02-29 |
Family
ID=
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US3200306A (en) | Touch responsive circuit | |
| US3200304A (en) | Touch control circuit | |
| US3419736A (en) | Externally controlled capacitor charging and discharging circuit | |
| US3156875A (en) | Constant amplitude, variable frequency sawtooth generator | |
| RU2130213C1 (ru) | Реле времени (с выходом на симисторе) | |
| US3010053A (en) | Triggered relay circuit | |
| PL65176B3 (pl) | ||
| US3441810A (en) | Multiple-mode solid-state time delay apparatus including charge-monitoring timing circuits | |
| US3204123A (en) | Monostable pulse generating circuit unresponsive to power supply fluctuations and having fast reset time | |
| US3492542A (en) | Single touch capacity switch | |
| US3259834A (en) | Voltage stabilisers | |
| US3582715A (en) | Multiple-mode solid-state time delay apparatus including charge-monitoring timing circuits | |
| US3435256A (en) | Alternating polarity current driver using cascaded active switching elements | |
| US3513330A (en) | Electronic frequency divider | |
| US3568005A (en) | Control circuit | |
| US3343104A (en) | Gate turn-off device driving a power switching semiconductor device | |
| US3296419A (en) | Heat control circuit generating pulses synchronized to a. c. source employing two pnpn diodes having different threshold values | |
| US3436608A (en) | Trigger circuit for inductive load | |
| US3369172A (en) | Switching circuits | |
| US3332031A (en) | Free-running gate controlled switch generator with disabling switch | |
| US3995176A (en) | Unidirectional alternating current interrupter operable over full half cycles | |
| US3167664A (en) | Flip-flop using silicon controlled rectifiers | |
| US3113250A (en) | Transistor control circuit | |
| US3489926A (en) | Turn-on and turn-off circuit for a semiconductor controlled rectifier energized by an alternating current supply | |
| US3207930A (en) | Gate voltage generator |