PL61894B1 - - Google Patents
Download PDFInfo
- Publication number
- PL61894B1 PL61894B1 PL121339A PL12133967A PL61894B1 PL 61894 B1 PL61894 B1 PL 61894B1 PL 121339 A PL121339 A PL 121339A PL 12133967 A PL12133967 A PL 12133967A PL 61894 B1 PL61894 B1 PL 61894B1
- Authority
- PL
- Poland
- Prior art keywords
- input
- digit
- output
- logical
- decimal
- Prior art date
Links
- 238000005259 measurement Methods 0.000 claims description 10
- 238000000034 method Methods 0.000 claims description 4
- 238000001514 detection method Methods 0.000 description 2
- 238000003491 array Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000002085 persistent effect Effects 0.000 description 1
Description
Sposób okreslania wyniku porównania jest przedstawio¬ ny w tabl.1. ' Przekroczenie 'wartosci granicznej (przy porównywa¬ niu jednej cyfry wyniku z jedna tego samego rzedu cyfra wartosci granicznej) nastapi tylko w tym przy- 2d padku, gdy na obydwóch zaciskach A i B pojawi sie sygnal.Polaczenie grupy deszyfratorów z ukladem logicznym UL pozwala (na podstawie wystepowania odpowiedniej kombinacji napiec) na porównanie liczb wielocyfro- 25 wych. Uklad logiczny przekazuje na zewnatrz kompa¬ ratora sygnal przekroczenia' nastawionej kilkucyfrowej wartosci granicznej tylko w tym przypadku, kiedy na¬ stapi ispelnienie zaleznosci logicznych miedzy napiecia¬ mi pobieranymi z dwóch zacisków wyjsciowych kazde- 30 go deszyfratora, z wyjatkiem deszyfratora najnizszego stopnia, z którego pobierane jest napiecie tylko z jed¬ nego zacisku wyjsciowego. Zaleznosci te zostana omó¬ wione na podstawie przykladu przedstawionego na fig. 2. 35 Na fig. 2 przedstawiono schemat komparatora cyfro¬ wego zlozonego przykladowo z trzech ukladów zmody¬ fikowanych deszyfratorów diodowych Di, D2, D3 (umo¬ zliwiajacych lacznie wykrywanie przekroczen liczby trzycyfrowej) i trzech ukladów przelaczników Ki, K2, 40 K3, umozliwiajacych porównywanie dostarczonego na zaciski wejsciowe * deszyfratorów wyniku trzycyfrowego z jedna (trzycyfrowa) wartoscia graniczna, która w po¬ lozeniu przelaczników oznaczonym na fig. 2 odpowiada liczbie 336. Przelaczniki K2 i K3 zlozone sa z dwóch 45 sekcji A i B, a przelaczniki Ki tylko z jednej sekcji B.Uklad logiczny dla wykrycia przekroczenia liczby trzy¬ cyfrowej sklada sie z dwóch bramek typu „i" (iloczyn logiczny) bi, b2 oraz jednej bramki typu „lub" (suma logiczna) bQ. Wyjscia bramek bi i b2 oraz zacisk B3 50 stanowia wejscia bramki bG. Zacisk Bi polaczony jest z wejsciem bramki bi, a B2 — z wejsciem b2. Zacisk A2 polaczony jest z wejsciem bramki bi, a A3 — z wej¬ sciem b2 i wejsciem bi.Po przekazaniu wyniku pomiarowego na wejscie 55 zmodyfikowanych deszyfratorów Di, D2, D3, tzn. po przylozeniu napiecia ujemnego na jeden z dziesieciu za¬ cisków wejsciowych kazdego z deszyfratorów, wystepuja lub nie wystepuja napiecia na zaciskach wyjsciowych przelaczników A2, A3, Bi, B2, B3, zaleznie od róznicy 60 miedzy wartoscia porównywanego wyniku a nastawiona wartoscia graniczna. Uklad logiczny wysyla sygnal przekroczenia wartosci granicznej w przypadku, kiedy wynik pomiaru przekroczy wartosc graniczna w zakre¬ sie setek; wówczas pojawia sie napiecie w punkcie B3, 65 które skierowane do bramki „lub" b0 uruchamia sygnal5 61894 6 przekroczenia wartosci granicznej; Natomiast, gdy wy¬ nik pomiaru przekroczy wartosc graniczna w zakresie dziesiatek, pod warunkiem, ze wartosc setek wyniku pomiarowego jest równa nastawionej wartosci granicz¬ nej (w zakresie setek), wówczas pojawiaja sie napiecia w punktach B2 i A3, które — jesli beda trwaly jedno¬ czesnie na zaciskach wejsciowych bramki b2 — urucho¬ mia sygnal przekroczenia wartosci granicznej. W przy¬ padku przekroczenia jednostek (pod dwoma warunka¬ mi, ze wartosc wyniku pomiarowego jest równa nasta¬ wionej wartosci granicznej w zakresie setek i w zakre¬ sie dziesiatek) pojawiaja sie napiecia w punktach Bi, A3 i A2, które — jesli beda trwaly jednoczesnie na zaci¬ skach wejsciowych bramki bi — uruchomia sygnal przekroczenia wartosci granicznej.Kilka przykladów porównania 3-cyfrowego wyniku pomiarowego x z 3-cyfrowa wartoscia graniczna y = 336 (której odpowiada ustawienie przelaczników na fig. 2) przedstawiono w tabl. 2.Dla zwiekszenia napiec wyjsciowych Bi, B2,... Bn mozna zamiast przelaczników Ki, K2 ... Kn umieszczo¬ nych na fig. 2 zastosowac zmodyfikowany przelacznik K przedstawiony na fig. 3, dzieki któremu sygnal wej¬ sciowy deszyfratora przechodzi przez co najwyzej czte¬ ry szeregowo polaczone diody.Zamiast tego przelacznika mozna równiez stosowac tablice wtykowa TW polaczona np. jak na fig. 4, przy czym wyjscia Bia i Bib polaczone sa z bramka b typu „lub", skad wyprowadzone jest. wlasciwe wyjscie Bi.Przewody Ai, Bia, Bib sa zakonczone (z przeciwnej strony niz bramka b) wtykiem 3-biegunowym umozli¬ wiajacym polaczenie ich z tablica TW. Nastawianie wartosci granicznej odbywa sie tu przez wsadzanie wtyku w odpowiednie (zanumerowane) miejsce na ta¬ blicy TW.Dla porównywania liczb o wiekszej ilosci cyfr nalezy zastosowac wiecej deszyfratorów D i przelaczników K (fig. 1) oraz bardziej zlozony uklad logiczny. I tak np. dla liczby 5-cyfroweji, uklad logiczny przedstawiono na fig. 5.Dla jednoczesnego porównywania wyniku pomiaro¬ wego z kilkoma wartosciami granicznymi (zastosowanie np. w urzadzeniach sortujacych) nalezy zwielokrotnic przelaczniki K i uklady logiczne. Np. dla jednoczesnego porównywania n-cyfrowego wyniku pomiarowego z dwiema n-cyfrowymi wartosciami granicznymi nalezy w ukladzie wg fig. 1 zastosowac dodatkowe przelaczniki Ki, K2,... Kn (do nastawiania drugiej wartosci granicz¬ nej) i dodatkowy uklad logiczny UL, przy czym wejscia kazdego dodatkowego przelacznika nalezy polaczyc rów¬ nolegle do wejsc przelacznika K z fig. 1, a wejscia A i B dodatkowego ukladu logicznego UL nalezy polaczyc z wyjsciami A i B dodatkowych przelaczników.Dla zapewnienia wspólpracy komparatora cyfrowego wedlug wynalazku (pracujacego w kodzie dziesietnym) z cyfrowymi przyrzadami pomiarowymi o wyjsciu w kodzie dwójkowo-dziesietnym nalezy zastosowac na wejsciu komparatora dodatkowe deszyfratory do zmia¬ ny kodu. I tak np. na fig. 6 dla wykrywania przekro¬ czen wyników pomiarowych podawanych w kodzie 8-4-2-1 zastosowano dodatkowo na wejsciu kazdego de¬ szyfratora Dn, bedacego odmiana deszyfratora Dn, do¬ datkowy deszyfrator Dn, który stanowi uklad zlozony z 5 bramek typu „i" b1, b2,... b5, przy czym w kazdym z deszyfratorów Di, D2... Dn sygnal przechodzi przez co najwyzej dwie szeregowo polaczone diody. Wyjscie iloczynu logicznego b1 polaczone jest z wejsciem 9 de¬ szyfratora dziesietnego Dn Jub Dn, wyjscie b2 —z wyj¬ sciem 7, wyjscie b3— z wejsciem 6, wyjscie b4 — z 5 wejsciem 5, a wyjscie b5 — wejsciem 3. PL PL
Claims (9)
1. Zastrzezenia patentowe 1. Komparator cyfrowy znamienny tym, ze sklada 10 sie z deszyfratorów (Di, D2, D3... Dn), z których kazdy posiada 10 wyjsc w kodzie dziesietnym, oraz z prze¬ laczników (Ki, K2, K3... Kn) sluzacych do nastawiania wartosci granicznej w kodzie dziesietnym, przy czym przelaczniki te wybieraja -odpowiednie dwa sasiednie 15 wyjscia z kazdego deszyfratora (D2, D3... Dn) — z wy¬ jatkiem deszyfratora najnizszego rzedu (Di), z którego wybierane jest jedno wyjscie — laczac je z wejsciami ukladu logicznego (UL).
2. Komparator wedlug zastrz. 1 znamienny tym, ze 20 deszyfratory (Di, D2, D3... Dn) sa wykonane na dio¬ dach lub innych elementach o jednokierunkowym prze¬ wodzeniu i posiadaja 10 zacisków wejsciowych (Xwe) o numerach 0—9 zwiazanych z wprowadzana cyfra w sy¬ stemie dziesietnym i 10 zacisków wyjsciowych (Xwy) o 25 numerach 0—9 zwiazanych z wyprowadzana cyfra w zmodyfikowanym systemie dziesietnym, przy czym kaz¬ dy zacisk wejsciowy o danym numerze jest polaczony poprzez diode z zaciskiem wyjsciowym o tym samym numerze oraz kazdy zacisk wyjsciowy o danym nume- 30 rze X — z wyjatkiem zacisku nr 0 — jest polaczony poprzez diode z zaciskiem wyjsciowym o numerze X-l.
3. Komparator wedlug zastrz. 1, znamienny tym, ze przelaczniki (K2,... Kn) — z wyjatkiem przelacznika najnizszego rzedu — maja co najmniej po dwa wyjscia 35 (A2,B2,...An,Bn). 4. •
4. Komparator wedlug zastrz. 1, znamienny tym, ze uklad logiczny UL zawiera n-1 ukladów iloczynu lo¬ gicznego (bi, b2,... bn_i), gdzie iloczyn logiczny najniz¬ szego rzedu (bi) sygnalizuje przekroczenie jednostek, iloczyn nastepny wyzszego rzedu (b2) — setek, jeszcze nastepny iloczyn wyzszego rzedu (b3) — tysiecy itd., a wyjscia poszczególnych iloczynów stanowia wejscie ukladu sumy logicznej (b0), przy czym kazdy uklad ilo¬ czynu logicznego stwierdza, czy podporzadkowana mu cyfra porównywanej wartosci zmierzonej jest wieksza lub w innym polaczeniu mniejsza od nastawionej, pod warunkiem, ze wszystkie cyfry wyzszego rzedu sa jed¬ noczesnie równe poszczególnym nastawionym cyfrom wartosci granicznej. 50
5. Komparator wedlug zastrz. 1—4, znamienny tym, ze wyjscie (Bn) przelacznika najwyzszego rzedu (Kn) jest polaczone bezposrednio z wejsciem ukladu sumy lo¬ gicznej (b0). 55
6. Komparator wedlug zastrz. 1 i 5, znamienny tym, ze wyjscia (A2,... An) przelaczników polaczone sa z wejsciami iloczynów logicznych (Bi,... bn_i).
7. Komparator wedlug zastrz. 1, 4 i 5 znamienny tym, ze zamiast przelacznika ma tablice wtykowa (TW). 60
8. Komparator wedlug zastrz. 1 przeznaczony do wspólpracy z przyrzadami pomiarowymi o wyjsciu w kodzie dwójkowo-dziesietnym 8-4-2-1 znamienny tym, ze ma na wejsciu wlaczone dodatkowe deszyfratory (D"i, D"2...D"4) kodu dwójkowo-dziesietnego 8-4-2-1, 65 z których kazdy sklada sie z 5 bramek iloczynu logicz-61894 nego (b1, b2 ... b5), przy czym iloczyn logiczny (b1), któ¬ rego jedno wejscie przeznaczone jest dla bitu o wadze 8, a drugie — o wadze 1, ma wyjscie polaczone z wej¬ sciem (9) przeznaczonym do przyjmowania cyfry 9 de- szyfratora dziesietnego (Dn) lub (D'n), iloczyn logiczny (b2) przyjmujacy na wejsciach bity o wagach 1, 2, 4 ma wyjscie polaczone z wejsciem (7), przeznaczonym do przyjmowania cyfry 7, iloczyn logiczny (b3) przyjmuja- 8 cy na wejsciach bity o wagach 2, 4 ma wyjscie polaczo¬ ne z wejsciem (6), przeznaczonym do przyjmowania cy¬ fry 6, iloczyn logiczny (b4) przyjmujacy na wejsciach bity o wagach 1, 4 ma wyjscie polaczone z wejsciem (5) przeznaczonym do przyjmowania cyfry 5, a iloczyn lo¬ giczny (b5) przyjmujacy na wejsciach bity o wagach 1, 2 ma wyjscie polaczone z wejsciem (3) przeznaczonym do przyjmowania cyfry 3. Tablica 1 Wynik pcrcwnania cyfr x < m x = m x m Sygnal na zaciskach wyjscio¬ wych przelacznika A 0 1 1 B 0 0 1 gdzie: x- cyfra porównywanego wyniku. m- cyfra nastawianej wartosci granicznej Tablica 2 y-336 \ x < y x=y x y Wynik pomiaru X 021 128 091 336 337 382 411 Przekroczenia nie jenostek dziesiatek nie jednostek dziesiatek setek Sygnaly wejsciowe Sygnaly wejscioweele\ elementów Logicznych mentów logicznych Aj 4 0 0 1 1 1 1 B3 0 0 0 0 0 0 1 Az 0 0 1 1 1 1 0 82 0 ' 0 1 0 0 1 0 Bi 0 1 0 0 1 0 0 02 0 0 0 0 0 1 0 bt 0 0 0 0 1 0 ' 0 bo (zacisk G1) 0 0 0 0 1 1 1 1 - sygnal z przelacznika wykorzystywany do wytworzenia sygnalu Gf przekroczenia wartosci granicznej.KI. 42 m3, 7/04 61894 MKP G 06 f, 7/04 we / T 9 wy We * 10f D» We *l0n-z -H D„ o (A- We x10' =\D* We x10° EB A —IL Bs *3 D B* -An. An Kn-1 Bn-j An- _B±_ Bi_ % fig.1 M az r -*¦- ty 6/ /i'ff-5KI. 42 m3,7/04 61894 MKP G 06 f, 7/04 We We We x io fig. 2KI. 42 m3, 7/04 61894 MKP G 06 f, 7/04 9 o fis 3 9 o- 8 O- /l94KI. 42 m3, 7/04 61894 MKP G 06 f. 7/04 fi9.7. WDA-1. Zam. 642
9. Naklad 240 egz. PL PL
Publications (1)
| Publication Number | Publication Date |
|---|---|
| PL61894B1 true PL61894B1 (pl) | 1970-12-30 |
Family
ID=
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US2398771A (en) | Electronic device | |
| US2615127A (en) | Electronic comparator device | |
| US3428946A (en) | Means for merging data | |
| US2528394A (en) | Electronic remote-controlled registering system | |
| Kalantari et al. | On the complexity of nonnegative-matrix scaling | |
| US2705108A (en) | Electronic adder-accumulator | |
| US2563841A (en) | Frequency divider | |
| US2781447A (en) | Binary digital computing and counting apparatus | |
| US3272970A (en) | Automatic preset counters | |
| US3633015A (en) | Adjustable cycle length pseudorandom sequence generator | |
| PL61894B1 (pl) | ||
| US3124794A (en) | Stage | |
| Mounika et al. | CMOS based design and simulation of ternary full adder and Ternary coded Decimal (TCD) adder circuit | |
| GB583973A (en) | Improvements in or relating to accounting machines | |
| US3381095A (en) | Camp-on circuit | |
| US3591785A (en) | Signal averaging system | |
| US3408644A (en) | Pulse count conversion system | |
| Cornette et al. | Another locally connected Hausdorff continuum not connected by ordered continua | |
| US3546442A (en) | Digital subtractor with means for providing conjugate angle | |
| US3015445A (en) | Relay type bi-quinary adder apparatus | |
| US3022944A (en) | Counter and display systems | |
| Petrović et al. | The integral 3-harmonic graphs | |
| US3035770A (en) | Digital comparator for binary-coded decimal system | |
| US3593009A (en) | Device for checking of precalculated numbers | |
| GB1394670A (en) | Identification of conductors in multi-conductor arrangements |