PL61817B1 - - Google Patents

Download PDF

Info

Publication number
PL61817B1
PL61817B1 PL131564A PL13156469A PL61817B1 PL 61817 B1 PL61817 B1 PL 61817B1 PL 131564 A PL131564 A PL 131564A PL 13156469 A PL13156469 A PL 13156469A PL 61817 B1 PL61817 B1 PL 61817B1
Authority
PL
Poland
Prior art keywords
positions
numbers
inputs
items
digits corresponding
Prior art date
Application number
PL131564A
Other languages
English (en)
Inventor
Majerski Stanislaw
Original Assignee
Instytut Maszyn Matematycznych
Filing date
Publication date
Application filed by Instytut Maszyn Matematycznych filed Critical Instytut Maszyn Matematycznych
Publication of PL61817B1 publication Critical patent/PL61817B1/pl

Links

Description

Nie podkreslone i podkreslone liczby wystepujace nad niektórymi wyrazami ciagu (13) przed¬ stawiaja warunkowe czasy ti które sa wynikiem dziala¬ nia dodatkowych polaczen specjalnych zwiazanych z przeskokami obejmujacymi odpowiednio po cztery i po trzynascie pozycji.Na podstawie" wzoru (6) i ciagu (13) otrzymuje sie dla omawianego ukladu przeniesien, w którym zastoso¬ wano sposób zwiekszania szybkosci dzialania wedlug wynalazku, czas propagacji' przeniesien Tn=3 dla 14^n^40. Dla n 40 czas Tn jest wiekszy i wzra¬ sta o jedna jednostke co 13 pozycji sumatora. Dla porównania, w analogicznym ukladzie przeniesien, ale bez dodatkowych polaczen specjalnych wedlug wynalaz¬ ku, jak wynika z wzoru (6) i ciagu (11), otrzymuje sie czas Tn = 5 dla 14 24 czas Tn jest wiekszy i wzrasta o jedna' jednostke co trzynascie po¬ zycji sumatora. PL PL

Claims (3)

1. Zastrzezenia patentowe 1. Sposób zwiekszania szybkosci dzialania elektro¬ nicznych równoleglych ukladów cyfrowych, zwlaszcza sumatorów, ukladów odejmujacych i ukladów porównu¬ jacych, zlozonych z mniejszych ukladów cyfrowych zwanych pozycjami, w których, sygnalom elektrycznym na wejsciach i wyjsciach pozycji znajdujacych sie w ustabilizowanym stanie elektrycznym przyporzadkowac mozna jednoznacznie odpowiednie cyfry, na przyklad odpowiednie cyfry binarne, w taki sposób, ze kazdej kombinacji cyfr wejsciowych ukladu równoleglego od¬ powiada jednoznacznie okreslona kombinacja cyfr wyj¬ sciowych tego ukladu, przy czym wymienione pozycje charakteryzuja sie tym, ze mozna je tak uporzadkowac i ponumerowac, aby w ustabilizowanym stanie elek¬ trycznym ukladu równoleglego cyfry wyjsciowe odpo¬ wiadajace sygnalom elektrycznym na wyjsciach pozycji o dowolnie wybranym numerze zalezaly od cyfr wej¬ sciowych odpowiadajacych sygnalom elektrycznym na wejsciach pozycji o numerach nie wiekszych od tego nu- 10 meru i nie zalezaly od cyfr wejsciowych odpowiadaja¬ cych sygnalom elektrycznym na wejsciach pozycji o nu¬ merach wiekszych od tego numeru, znamienny tym, ze przebieg procesu ustalania sie stanu elektrycznego wy- 5 branych pozycji o numerach mniejszych uzaleznia sie dodatkowo od cyfr wejsciowych odpowiadajacych syg¬ nalom elektrycznym na wejsciach niektórych pozycji o numerach wiekszych.
2. Sposób wedlug zastrz. 1, znamienny tym, ze uza- 10 leznienie przebiegu procesu ustalania sie stanu elek¬ trycznego wybranych pozycji o numerach mniejszych od cyfr wejsciowych odpowiadajacych sygnalom elek¬ trycznym na wejsciach niektórych pozycji o numerach wiekszych odnosi sie do równoleglego ukladu cyfrowe- 15 g°, w którym, jedynie w odpowiednio wyodrebnionej jego czesci, porzadkuje sie i numeruje sie pozycje w ta¬ ki sposób, ze w ustabilizowanym stanie elektrycznym cyfry wyjsciowe odpowiadajace sygnalom elektrycznym na wyjsciach pozycji o numerach mniejszych nie zaleza od cyfr wejsciowych odpowiadajacych sygnalom elek¬ trycznym na wejsciach pozycji o numerach wiekszych, mimo ze zaleznosc taka istnieje w calym ukladzie rów¬ noleglym, jak to ma miejsce w sumatorze bez przenie¬ sien cyklicznych traktowanym jako wyodrebniona nie¬ zalezna czesc sumatora z przeniesieniami cyklicznymi.
3. Sposób wedlug zastrz. 1 i 2 znamienny tym, ze w celu uzaleznienia przebiegu procesu ustalania sie sta¬ nu elektrycznego pozycji o numerach mniejszych, od cyfr wejsciowych odpowiadajacych sygnalom elektrycz¬ nym na wejsciach pozycji o numerach wiekszych, dola¬ cza sie w ukladzie równoleglym odpowiednie uklady przyspieszajace, takie jak uklady przeskoków przenie¬ sien w sumatorach, w taki sposób, aby sygnaly elek¬ tryczne z wyjsc danego ukladu przyspieszajacego poda¬ wane byly do okreslonej liczby pozycji ukladu równo¬ leglego, w tym miedzy innymi równiez do pozycji o nu¬ merach mniejszych niz najwiekszy numer pozycji, któ¬ rej cyfry wejsciowe maja wplyw na postac tych sygna¬ lów elektrycznych. 40 4. Sposób wedlug zastrz. 1—3, znamienny tym, ze w celu uzaleznienia procesu ustalania sie stanu elektrycz¬ nego pozycji o numerach mniejszych od cyfr wejscio¬ wych odpowiadajacych sygnalom elektrycznym na wej¬ sciach pozycji o numerach wiekszych dolacza sie w 45 ukladzie równoleglym pewna liczbe jednakowych ukla¬ dów przyspieszajacych, lub jednakowych grup ukladów przyspieszajacych, rozmieszczonych równomiernie w stosunku do pozycji lub w stosunku do jednakowych grup pozycji ukladu równoleglego lub pewnej jego 50 czesci. 25 Dokonano dwóch poprawekKI. 42 m3 7/385 61817 MKP G 06 f, 7/385 D< Ci-; yi.a xi-< \yc-3 x<-3 \yi-t x<-2 |y«- * 8 I - r- ~ r\ W^m^imtrm^ A ^3 I Vi ^B I yi *i I rc 4--l- W^r B i i W (5) I i ! i Fig. 1 Ci-i- c(5) C;.s - #-« - #-3 . #-2 - - w £}-• w ¦yr c{5) %• 2 WDA-l. Zam. 6251. Naklad 240 eyz. PL PL
PL131564A 1969-02-05 PL61817B1 (pl)

Publications (1)

Publication Number Publication Date
PL61817B1 true PL61817B1 (pl) 1970-10-25

Family

ID=

Similar Documents

Publication Publication Date Title
Tzafestas et al. On the decoupling of multivariable control systems with time delays
GB1490964A (en) Signal generators
GB1517170A (en) Method of producing pseudo-random binary signal sequences
PL61817B1 (pl)
Al-Aamily et al. The representations of the Weyl groups of type Bn
US3202806A (en) Digital parallel function generator
GB1386503A (en) Digital shift apparatus
Lee Simple stabilizability criteria and memoryless state feedback control design for time-delay systems with time-varying perturbations
US2942192A (en) High speed digital data processing circuits
US4179663A (en) Devices for generating pseudo-random sequences
Erdös et al. On the growth of dk (n)
Pastijn Pseudovarieties of completely regular semigroups
US3460129A (en) Frequency divider
US3051853A (en) Ring counter using a walking code and having a common pulsing line
Avann Dual symmetry of projective sets in a finite modular lattice
SU404082A1 (ru) УСТРОЙСТВО дл ВЫЧИСЛЕНИЯ ФУНКЦИИ ВИДАZ =. KV&#39;X^ + у
SU1262726A1 (ru) Управл емый делитель частоты
Perrin A conjecture on rational sequences
SU372703A1 (pl)
US3086707A (en) Add-subtract counter
Marden On the zeros of rational functions having prescribed poles, with applications to the derivative of an entire function of finite genre
US3337721A (en) Count by six counter
Kuo The geometric aspects of a class of differential games I. Necessary conditions
SU1171993A1 (ru) Рекурсивный цифровой фильтр
Tauber n-Fibonacci products