PL61576B1 - - Google Patents
Download PDFInfo
- Publication number
- PL61576B1 PL61576B1 PL128097A PL12809768A PL61576B1 PL 61576 B1 PL61576 B1 PL 61576B1 PL 128097 A PL128097 A PL 128097A PL 12809768 A PL12809768 A PL 12809768A PL 61576 B1 PL61576 B1 PL 61576B1
- Authority
- PL
- Poland
- Prior art keywords
- voltage
- maximum voltage
- diodes
- circuit
- outputs
- Prior art date
Links
- 230000001419 dependent effect Effects 0.000 description 2
- 238000010894 electron beam technology Methods 0.000 description 2
- 238000012887 quadratic function Methods 0.000 description 2
- 238000010586 diagram Methods 0.000 description 1
- 238000003384 imaging method Methods 0.000 description 1
Description
Pierwszenstwo: Opublikowano: 13.VII.1968 (P 128 097) 27.11.1971 61576 KI. 21 g, 13/23 MKP H 01 j, 29/58 Twórca wynalazku: Jerzy Rychlik Wlasciciel patentu: Przemyslowy Instytut Telekomunikacji, Warszawa (Polska) Uklad do wytwarzania przebiegu elektrycznego dla dynamicznego ogniskowania plamki w lampach obrazowych (Przedmiotem wynalazku jest uklad do wytwarzania przebiegu elektrycznego dla dynamicznego ogniskowania plamki w lampach obrazowych, koniecznego dla kom¬ pensacji rozogniskowania, powstajacego na skutek od¬ chylania promienia elektronowego, przeznaczony do za¬ stosowania go we wskaznikach radiolokacyjnych.W znanych rozwiazaniach przebiegi elektryczne dla dynamicznego ogniskowania wytwarza sie przez zasto¬ sowanie dwóch ukladów odwracania fazy napiecia, dwóch ukladów wybierania napiecia maksymalnego, z których kazdy jest dolaczony do wyjsc jednego ukladu odwra¬ cania fazy napiecia, dwóch ukladów o charakterystyce kwadratowej, dolaczonych do wyjsc ukladów wybierania napiecia maksymalnego oraz ukladu sumujacego, które¬ go wejscia dolaczone sa do wyjsc ukladów o charakte¬ rystyce kwadratowej. Na wejscia ukladów odwracania fazy napiecia podawane sa napiecia proprejonalne do odchylenia plamki od srodka ekranu w dwóch prosto¬ padlych kierunkach, np. poziomym i pionowym.Te znane uklady realizuja wiec sume kwadratów na¬ piec odchylajacych promien elektronowy we wspólrzed¬ nych prostokatnych. Ta suma kwadratów reprezentuje kwadrat wartosci odchylenia plamki od srodka ekranu.Napiecie proporcjonalne do sumy kwadratów podawane jest na uklad korekcji ogniskowania lampy obrazowej.Wada tego ukladu jest koniecznosc stosowania dwóch skomplikowanych ukladów nieliniowych, realizujacych funkcje kwadratowa.Celem wynalazku jest uproszczenie ukladu dla uzyski¬ wania napiecia proporcjonalnego do kwadratu odleglos- 10 15 20 25 30 ci plamki od srodka ekranu przez zmniejszenie liczby ukladów realizujacych funkcje kwadratowa do jednego ukladu.Cel ten zostal osiagniety przez zastosowanie dwóch ukladów odwracania fazy napiecia, dwóch ukladów wy¬ bierania napiecia maksymalnego, dolaczonych do wyjsc ukladów odwracania fazy napiecia, ukladu dzielników oporowych (co najmniej dwóch), których wejscia dola¬ czone sa do wyjsc ukladów wybierania napiecia ma¬ ksymalnego, trzeciego ukladu wybierania napiecia ma¬ ksymalnego, dolaczonego do wyjsc dzielników oporo¬ wych oraz ukladu nieliniowego o charakterystyce kwa¬ dratowej, dolaczonego do wyjscia trzeciego ukladu wy¬ bierania napiecia maksymalnego.Przedmiot wynalazku jest przedstawiony w przykla¬ dzie wykonania na rysunku, który przedstawia schemat ideowy ukladu.Uklad wedlug wynalazku zawiera dwa uklady odwra¬ cania fazy napiecia A i B, do których wyjsc 3 i 4 oraz 5 i 6 dolaczone sa anody diod Dl i D2 pierwszego ukla¬ du wybierania napiecia maksymalnego UW1 oraz anody diod Dl i D2 drugiego ukladu wybierania napiecia ma¬ ksymalnego UW2. Katody diod Dl i D2 pierwszego ukladu wybierania napiecia maksymalnego UW1 dola¬ czone sa do zródla ujemnego napiecia — El poprzez rezystor Rl oraz do wejscia a dzielników oporowych Fi, ^2, •?. Fn. Podobnie katody diod Dl i D2 drugiego ukladu wybierania napiecia maksymalnego UW2 dola¬ czone sa do zródla ujemnego napiecia — El poprzez re¬ zystor Rl oraz do drugiego wejscia b dzielników opo- 615763 61576 4 rowych FI, F2, ... Fn. Kazdy z dzielników oporowych posiada dwa szeregowo polaczone rezystory R2 i R3, wlaczone miedzy pierwsze wejscie a i drugie wejscie b dzielników oporowych oraz rezystor R4 wlaczony mie¬ dzy zródlo napiecia E2 oraz punkt c, który jest punktem wspólnym polaczonych szeregowo rezystorów R2 i R3 i stanowi jednoczesnie wyjscie dzielnika.Rezystancje rezystorów dzielnika Fk powinny spelniac nastepujace zaleznosci: 1,1,1 "r" —— "t" —— = const. dla wszystkich k, R2k R3k R4k ' 90 1\ 90 1 \ R2k -cos — (k— — = R3k -sin — (k— — n 2/ n 2 / = const. dla wszystkich k, przy czym, n — oznacza liczbe stosowanych dzielników, k — numer k-tego dzielnika, R2k — rezystancje rezysto¬ ra R2 dzielnika Fk, R3k — rezystancje rezystora R3 dzielnika Fk oraz R4k — rezystancje rezystora R4 dziel¬ nika Fk.Do wszystkich wyjsc c dzielników Fi, F2 ... Fn do¬ laczone sa anody diod Dl, D2, ... Dn trzeciego ukladu wybierania napiecia maksymalnego UW3. Katody tych diod dolaczone sa do ujemnego napiecia —El poprzez rezystor Rl oraz na wejscie ukladu nieliniowego NL.Dzialanie ukladu jest nastepujace. Na wejscie jednego ukladu odwracania fazy napiecia A podawane jest na¬ piecie proporcjonalne do skladowej poziomej odchyle¬ nia plamki na ekranie lampy obrazowej, zas na wejscie drugiego ukladu odwracania fazy napiecia B podawane jest napiecie proporcjonalne do skladowej pionowej od¬ chylenia plamki. W ukladzie wedlug wynalazku zasto¬ sowano uklady odwracania fazy napiecia A i B, na któ¬ rych wyjsciach 3, 4, 5 i 6 pojawiaja sie równe napiecia o wartosci równej E2 przy podaniu na ich wejscia 1 i 2 napiec odpowiadajacych polaczeniu plamki na srodku ekranu, a zmiany napiec na wyjsciach 3 i 4 oraz 5 i 6 przy zmianie polozenia plamki na brzeg ekranu w kie¬ runku poziomym i pionowym sa równe.Z wyjsc 3 i 4 pierwszego ukladu odwracania fazy napiecia A napiecie jest podawane poprzez uklad wy¬ bierania napiecia maksymalnego UW1 na pierwsze wyj¬ scia a dzielników oporowych Fi, F2, ... Fn, zas z wyjsc 5 i 6 drugiego ukladu odwracania fazy napiecia B na¬ piecie jest podawane poprzez drugi uklad wybierania napiecia maksymalnego UW2 na drugie wejscia b dziel¬ ników oporowych.Napiecie na wyjsciach c kazdego z dzielników oporo¬ wych jest liniowo zalezne od napiec na dwóch wejsciach a i b. Najwieksze z napiec na wyjsciach wszystkich dziel¬ ników jest w przyblizeniu liniowo zalezne od wartosci odleglosci plamki od srpdka ekranu lampy obrazowej.Wybór tego napiecia dokonany jest za pomoca trzeciego 5 ukladu wybierania napiecia maksymalnego UW3. Z wyj¬ scia tego ukladu napiecie proporcjonalne do odchylenia plamki od srodka ekranu podawane jest na uklad nie¬ liniowy NL o charakterystyce kwadratowej. Z wyjscia tego ukladu napiecie podawane jest na uklad korygu¬ jacy ogniskowanie plamki. Wprowadzenie ukladu nieli¬ niowego NL o charakterystyce kwadratowej jest koniecz¬ ne, gdyz zaleznosc wymaganej korekcji ogniskowania od odchylenia plamki od srodka ekranu jest w przyblizeniu kwadratowa. PL PL
Claims (3)
1. Zastrzezen i a patentowe 1. Uklad do wytwarzania przebiegu elektrycznego dla dynamicznego ogniskowania plamki -w lampach obrazo¬ wych, zawierajacy dwa uklady odwracania fazy napie¬ cia, dwa uklady wybierania napiecia maksymalnego, do¬ laczone do wyjsc ukladów odwracania fazy napiecia i trzeci uklad wybierania napiecia maksymalnego, zna¬ mienny tym, ze pomiedzy dwa uklady wybierania na¬ piecia maksymalnego (UW1 i UW2), a trzeci uklad wy¬ bierania napiecia maksymalnego (UW3) jest wlaczony uklad dzielników oporowych Fi, F2, ... Fn), z których kazdy posiada dwa szeregowo polaczone rezystory (R2) i (R3), wlaczone miedzy pierwsze wejscie (a) i drugie wejscie (b) dzielników oporowych oraz rezystor (R4) wlaczony miedzy zródlo napiecia (E2) oraz punkt (c), który jest punktem wspólnym polaczonych szeregowo rezystorów (R2, R3) i stanowi jednoczesnie wyjscie dziel¬ nika, natomiast wyjscia (c) wszystkich dzielników (Fi, F2, • • • Fn) polaczone sa z anodami diod (Dl, D2, ... Dn) trzeciego ukladu wybierania napiecia maksymalne¬ go (UW3), a ponadto zawiera on uklad nieliniowy (NL).
2. Uklad wedlug zastrz. 1, znamienny tym, ze katody diod (Dl, 5)2, ... Dn) trzeciego ukladu wybierania na¬ piecia maksymalnego (UW3) polaczone sa ze zródlem napiecia (—El) poprzez rezystor (Rl) oraz z wejsciem (9) ukladu nieliniowego (NL).
3. Uklad wedlug zastrz. 1 i 2, znamienny tym, ze diody (Dl, D2) w pierwszym i drugim ukladzie wybie¬ rania napiecia maksymalnego (UW1, UW2) oraz diody (Dl, D2, ... Dn) w trzecim ukladzie wybierania napie¬ cia maksymalnego (UW3) sa kierunkami odwrócone a zródlo napiecia (—El) zasilania ukladów wybierania na¬ piecia maksymalnego (UW1, UW2 i UW3) jest zasta¬ pione zródlem napiecia (+E1). 15 20 25 30 35 40 45KI. 21 g, 13/23 61576 MKP H 01 j, 29/58 PL PL
Publications (1)
| Publication Number | Publication Date |
|---|---|
| PL61576B1 true PL61576B1 (pl) | 1970-10-25 |
Family
ID=
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US2059004A (en) | Cathode ray oscillograph sweep circuit | |
| US3215860A (en) | Clock pulse controlled sine wave synthesizer | |
| US2413063A (en) | Measuring system and triangular wave generator for use therein | |
| US2554172A (en) | Linear sweep wave generator | |
| US3742384A (en) | Variable frequency oscillator | |
| US3422306A (en) | Distortion correction circuitry | |
| PL61576B1 (pl) | ||
| US3350575A (en) | Application of triangular waveforms to exponential impedance means to produce sinusoidal waveforms | |
| US3277318A (en) | Gamma correction circuits | |
| US1882850A (en) | Frequency producer | |
| US2616627A (en) | Counter circuit | |
| US2848647A (en) | Multiplexing system | |
| US2579525A (en) | Rectangular and saw-tooth impulse generator | |
| CA1071717A (en) | Arrangement for producing pulse-shaped signals | |
| US2572586A (en) | Sweep circuit | |
| US3465168A (en) | Nonlinear function generator | |
| US2568099A (en) | Pulse generator | |
| US2521952A (en) | Electronic switch | |
| US2433236A (en) | Electronic computing device | |
| US1932606A (en) | Gas filled discharge tube control system | |
| US3665400A (en) | Switching circuits and method for diode elements in conductor selection matrices | |
| US3947777A (en) | Circuit arrangement for the demodulation of a phase-modulated signal | |
| US3003111A (en) | Pulse generator having means for independently controlling, during successive output periods, amplitude or slope and duration | |
| US2956158A (en) | Voltage discriminating circuit | |
| US3443081A (en) | Cascade squarer |